SU368598A1 - Преобразователь двоично-десятичного кода «12222» в унитарный код - Google Patents

Преобразователь двоично-десятичного кода «12222» в унитарный код

Info

Publication number
SU368598A1
SU368598A1 SU1619595A SU1619595A SU368598A1 SU 368598 A1 SU368598 A1 SU 368598A1 SU 1619595 A SU1619595 A SU 1619595A SU 1619595 A SU1619595 A SU 1619595A SU 368598 A1 SU368598 A1 SU 368598A1
Authority
SU
USSR - Soviet Union
Prior art keywords
code
circuit
output
input
unitary
Prior art date
Application number
SU1619595A
Other languages
English (en)
Inventor
Ю. В. Ковачич витель Т. В. Кузовкина
Original Assignee
Ордена Ленина институт проблем управлени автоматики , телемеханики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина институт проблем управлени автоматики , телемеханики filed Critical Ордена Ленина институт проблем управлени автоматики , телемеханики
Priority to SU1619595A priority Critical patent/SU368598A1/ru
Application granted granted Critical
Publication of SU368598A1 publication Critical patent/SU368598A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Description

I
Изобретение относитс  к области автоматики и вычислительной техники и предназначено дл  преобразовани  кодов чисел.
Известен преобразователь параллельного двоичного кода в унитарный (число-импульсный ) код, в котором серии импульсов, число которых соответствует весу двоичного разр да , подаютс  через соответствующую схему «И на выходную схему «ИЛИ, а в качестве удвоител  импульсов использован двоичный счетчик.
.Предложенное устройство отличаетс  тем, что в нем выход схемы «И, соответствующей разр ду с весом «1, соединен со входом дополнительной схемы «ИЛИ, со вторым входом которой соедиНен выход схемы сборки, соединенный со входом выходной схемы «ИЛИ, выход дополнительной схемы «ИЛИ, соединен со входом элемента задержки.
Это позвол ет упростить схему устройства.
Схема устройства изображена на фиг. 1.
Устройство содержит регистр 1 дл  записи параллельного кода «12222, схемы «И 2, схему сборки 3, соединенную с теми схемами «И, которые соответствуют разр дам с весом «2, дополнительную схему «ИЛИ 4, элемент задержки 5, выходную cxeiviy «ИЛИ 6 и шины опроса 7.
На фиг. 2 изображены временные диаграммы , иллюстрирующие распределение импульсов опроса, .подаваемых по шинам 7, в
цикле преобразовани , а также выходные сигналы устройства при преобразовании дес тичных чисел от «1 до «9, записанных двоично-дес тичным кодом «12222 в регистре 1.
Устройство работает следующим образом.
Импульс опроса, поступающий на вход схемы «И 2, соединенной с выходо.м разр да с весом «I (крайний левый разр д регистра 1 на фиг. 1), проходит на выход устройства (выход схемы «ИЛИ 6) без удвоени  (при состо нии «единица указанного разр да). Все остальные импульсы опроса, если открыты соответствующие схемы «И 2, удванваютс , ибо поступают на выходную схему «ИЛИ 6 как непосредственно с выхода схемы сборки 5, так и через схему «ИЛИ 4 и элемент задержки 5.
Если величина сдвига между импульсами опроса, поступающими по щина.м 7, равна Г, то элемент 5 должен задерживать сигнал на врем  0,5Г.
Выходной код выдаетс  в виде пачки импульсов , причем в каждой пачке импульсы распределены равномерно, а положение пачки в пределах цнкла преобразовани  зависит от значени  дес тичного числа («Ь -;-«9).
Предмет изобретени 
Преобразователь двончно-дес тичного кода «12222 в унитарный код, содержащий схемы
«И, первый вход каждой из которых соединен с -шиной соответствующего разр да преобразуемого кода, а второй - с соответствующей шиной опроса; схему сборки, входы которой соединены с выходами сх-ем «И, соответствующих разр дам с весом.«2, удвоитель , выполненный на элементе задержки,, выход которого соединен со входом выходной схемы дополнительную схему
«ИЛИ, отличающийс  тем, что, с целью упрощени  устройства, выход схемы «И, соответствующей разр ду с весом «1, соединен со входом дополнительной схемы «ИЛИ, со вторым -входом которой соедииен выход схемы сборки, соединенный со входом выходной схемы «ИЛИ, выход дополиигельной схемы «ИЛИ соединен со входом элемента задержки .
iIZJ СП ZJ .rZJ
I
Фиг. 2
1
Фиг /
SU1619595A 1971-01-26 1971-01-26 Преобразователь двоично-десятичного кода «12222» в унитарный код SU368598A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1619595A SU368598A1 (ru) 1971-01-26 1971-01-26 Преобразователь двоично-десятичного кода «12222» в унитарный код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1619595A SU368598A1 (ru) 1971-01-26 1971-01-26 Преобразователь двоично-десятичного кода «12222» в унитарный код

Publications (1)

Publication Number Publication Date
SU368598A1 true SU368598A1 (ru) 1973-01-26

Family

ID=20465430

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1619595A SU368598A1 (ru) 1971-01-26 1971-01-26 Преобразователь двоично-десятичного кода «12222» в унитарный код

Country Status (1)

Country Link
SU (1) SU368598A1 (ru)

Similar Documents

Publication Publication Date Title
SU368598A1 (ru) Преобразователь двоично-десятичного кода «12222» в унитарный код
SU450162A1 (ru) Перестраиваемый фазо-импульсный многоустойчивый элемент
SU432487A1 (ru) Преобразователь двоично-десятичного кода в унитарный код
SU1311021A1 (ru) Аналого-цифровой преобразователь с самоконтролем
SU1474853A1 (ru) Устройство преобразовани параллельного кода в последовательный
SU746497A1 (ru) Преобразователь двоично-дес тичного кода 12222 в унитарный код
SU549801A1 (ru) Устройство дл преобразовани двоично-дес тичного кода в двоичный
SU434404A1 (ru) Преобразователь двоичного кода в двоично-десятичный
SU418971A1 (ru)
SU781806A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1317661A1 (ru) Устройство дл приема и преобразовани двоичного равновесного кода
SU496674A2 (ru) Многоканальный преобразователь частоты в код
SU1084779A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU693538A1 (ru) Преобразователь интервала времени в цифровой код
SU1557685A1 (ru) Преобразователь кода
SU549803A2 (ru) Преобразователь двоично-дес тичного кода "12222" в унитарный код
SU494744A1 (ru) Преобразователь двоично-дес тичного кода в двоичный
SU570196A1 (ru) Многоканальный преобразователь "частота-код"
SU851394A1 (ru) Преобразователь двоичного кода вдВОичНО-дЕС ТичНый
SU479109A1 (ru) Устройство дл сравнени двоичных чисел
SU785865A1 (ru) Устройство дл преобразовани параллельного кода в последовательный
SU519707A1 (ru) Преобразователь кодов в системе передачи и приема информации
SU1522411A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1130858A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU560222A1 (ru) Устройство дл преобразовани двоичного кода в код гре и обратно