SU1522411A1 - Преобразователь двоичного кода в двоично-дес тичный - Google Patents

Преобразователь двоичного кода в двоично-дес тичный Download PDF

Info

Publication number
SU1522411A1
SU1522411A1 SU874328294A SU4328294A SU1522411A1 SU 1522411 A1 SU1522411 A1 SU 1522411A1 SU 874328294 A SU874328294 A SU 874328294A SU 4328294 A SU4328294 A SU 4328294A SU 1522411 A1 SU1522411 A1 SU 1522411A1
Authority
SU
USSR - Soviet Union
Prior art keywords
binary
output
code
decimal
input
Prior art date
Application number
SU874328294A
Other languages
English (en)
Inventor
Александр Васильевич Веселко
Original Assignee
Институт Геохимии И Геофизики Ан Бсср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Геохимии И Геофизики Ан Бсср filed Critical Институт Геохимии И Геофизики Ан Бсср
Priority to SU874328294A priority Critical patent/SU1522411A1/ru
Application granted granted Critical
Publication of SU1522411A1 publication Critical patent/SU1522411A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при построении преобразователей кодов. Цель изобретени  - повышение быстродействи . Преобразователь содержит регистр двоичного кода, элемент И, генератор тактовых импульсов, два триггера, схему сравнени , двоичный счетчик, двоично-дес тичный счетчик и два элемента НЕ, причем выходы регистра двоичного кода подключены к четным входам схемы сравнени , к нечетным входам которой подсоединены выходы двоичного счетчика, установочный вход которого соединен с установочным входом двоично-дес тичного счетчика, выходом установки кода регистра двоичного числа и счетным входом первого триггера, выход которого соединен с первым входом элемента И, второй вход которого подсоединен к выходу генератора импульсов, а выход - к счетным входам двоичного и двоично-дес тичного счетчиков, при этом выход схемы сравнени  подключен к счетному входу второго триггера, инверсный выход которого через элементы НЕ подсоединен к R-входам первого и второго триггеров. 1 ил.

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при построении преобразователей кодов.
Цель изобретени  - повышение быстродействи .
На чертеже представлена структурна  схема преобразовател , где прин ты следующие обозначени : генератор I тактовых импульсов, регистр 2 двоичного кода, первый триггер 3, элемент И 4, схема сравнени  5, двоичный 6 и двоично-дес тичный 7 счетчики , второй триггер 8, элементы НЕ 9, .. 10.
Преобразователь работает следующим образом.
При включении питани  на выходах регистра 2 по вл етс  код, на вход первого триггера 3 и на установочные входы счетчиков 6 и 7 подаетс  ,HNir пульс положительной пол рности с выхода установки кода регистра 2 двоичного кода, этот импульс соответствует По влению выходного кода, триггеры 3 и 8 первоначально (при включении питани ) устанавливаютс  в нулевое состо ние посредством цепочки, построенной на элементах НЕ 9, 10, Положительный импульс, поступающий с выхода регистра 2 двоичного кода, устанавливает в нулевое состо ние счетчики 6 и 7 и в единичное состо ние первый триггер 3, положительный
Сл INS
tc
4;

Claims (1)

  1. уровень сигнала с выхода которого разрешает прохождение сигнала с генератора 1 через элемент И 4 на счетные входы двоичного 6 и двоично-дес тичного 7 Счетчиков, которые начинают подсчет импульсов. На выходе схемы сравнени  5 присутствует уровень лoг о. (Схема сравнени  5 - сложени  по модулю 2) , При .оов падении кодов на четных и нечетных входах схемы 5 сравнени  (выходной код двоичного счетчика 6 соответствует коду на выходных шинах регистра двоичного кода) и на выходе схемы 5 сравнени  по вл етс  уровень лог, 1, и триггер 8 начинает перебрасыватьс  в единичное состо ние, на его инверсном выходе начинает по вл тьс  уровень лог. О, который со временем задержки, равным времени задержки элементов 9 и 10 НЕ, подаетс  на его R-вход, и триггер 8 устанавливаетс  вновь в нулевое состо ние , одновременно с ним в нулевое состо ние устанавливаетс  и триггер 3, сигнал с выхода которого запрещает прохождение сигнала через элемент И 4 счетные входы счетчиков 6 и 7. На выходах двоично-дес тичного счетчика 7 сохран етс  двоично-дес тичный код, соответствующий двоичному коду регистра 2 двоичного кода, до прихода следующего положительного импульса с выхода установки кода регистра 2 двоичного кода. Таким образом происходит первый цикл преобразовани  двоичного кода в двоично- дес тичный, С приходом следующего импульса, соответствующего по влению кода на выходах регистра 2 двоичного кода, весь цикл повтор етс . Параметры генератора 1 выбираютс  таким образом, чтобы весь цикл преобразовани  двоичного кода в двоично- дес тичный происходил за меньшее врем , чем период следовани  импульсов установки кода, т,е, с каждым новым импульсом установки кода на выходе регистра 2 двоичного кода подает- с  команда на новое преобразование, Формула изобретени 
    Преобразователь двоичного кода в двоично-дес тичный, содержащий регистр двоичного кода, генератор тактовых импульсов, двоичный и двоично- дес тичный счетчики, два элемента. НЕ, первый и второй триггеры элемент И, отличающийс  тем, что, с целью повьшени  быстродействи , в него введена схема сравнени , причем выходы регистра двоичного кода соединены с четными входами схемы сравнени  , нечетные входы которой подключены к выходам двоичного счетчика, установочный вход которого, объединенный с установочным- входом двоично- дес тичного счетчика и счетным входом первого триггера, соединен с выходом установки кода регистра двоичного кода, выход первого триггера подключен к первому входу элемента И, второй вход которого соединен с выходом генератора тактовых импульсов, а выход - со счетными входами двоичного и двоично-дес тичного счетчиков, выход схемы сравнени  подключен к счетному входу второго триггера, инверсный выход которого через последовательно соединень}е первый и второй элементы НЕ соединен с R-входами первого и второго триггеров, выходы двоично-дес тичного счетчика  вл ютс  выходами преобразовател .
SU874328294A 1987-11-16 1987-11-16 Преобразователь двоичного кода в двоично-дес тичный SU1522411A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874328294A SU1522411A1 (ru) 1987-11-16 1987-11-16 Преобразователь двоичного кода в двоично-дес тичный

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874328294A SU1522411A1 (ru) 1987-11-16 1987-11-16 Преобразователь двоичного кода в двоично-дес тичный

Publications (1)

Publication Number Publication Date
SU1522411A1 true SU1522411A1 (ru) 1989-11-15

Family

ID=21336330

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874328294A SU1522411A1 (ru) 1987-11-16 1987-11-16 Преобразователь двоичного кода в двоично-дес тичный

Country Status (1)

Country Link
SU (1) SU1522411A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1078422, кл. Н 03 М 7/127 1980. Авторское свидетельство СССР № 1229966, кл. Н 03 М 7/12, 1982. *

Similar Documents

Publication Publication Date Title
SU1522411A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1662005A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код
SU1476616A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код угловых величин
SU1383497A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU1172004A1 (ru) Управл емый делитель частоты
SU606210A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1430946A1 (ru) Цифровой генератор периодических функций
SU1273923A1 (ru) Генератор импульсов со случайной длительностью
SU1531086A1 (ru) Арифметико-логическое устройство
SU788375A1 (ru) Преобразователь интервала времени в цифровой код
SU1181133A2 (ru) Счетчик
SU1051727A1 (ru) Устройство дл контрол работоспособности счетчика
SU368598A1 (ru) Преобразователь двоично-десятичного кода «12222» в унитарный код
SU693538A1 (ru) Преобразователь интервала времени в цифровой код
SU630627A1 (ru) Преобразователь двоичных дес тиразр дных чисел в двоично-дес тичные
SU1076950A1 (ru) Регистр сдвига
SU1755366A1 (ru) Генератор последовательности импульсов
SU669478A1 (ru) Устройство дл формировани импульсных последовательностей
SU450162A1 (ru) Перестраиваемый фазо-импульсный многоустойчивый элемент
SU1338059A1 (ru) Счетчик импульсов
SU432487A1 (ru) Преобразователь двоично-десятичного кода в унитарный код
SU1319268A1 (ru) Коммутатор с заданием пор дка коммутации
SU1651374A1 (ru) Синхронный делитель частоты
SU1264165A1 (ru) Накапливающий сумматор
RU2032598C1 (ru) Устройство для управления упаковочной машиной циклического действия