SU1319268A1 - Коммутатор с заданием пор дка коммутации - Google Patents

Коммутатор с заданием пор дка коммутации Download PDF

Info

Publication number
SU1319268A1
SU1319268A1 SU864034295A SU4034295A SU1319268A1 SU 1319268 A1 SU1319268 A1 SU 1319268A1 SU 864034295 A SU864034295 A SU 864034295A SU 4034295 A SU4034295 A SU 4034295A SU 1319268 A1 SU1319268 A1 SU 1319268A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
elements
input
inputs
outputs
Prior art date
Application number
SU864034295A
Other languages
English (en)
Inventor
Анатолий Степанович Дыкун
Ярослав Степанович Парамуд
Леонид Маркович Сергейчук
Original Assignee
Предприятие П/Я В-8751
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751 filed Critical Предприятие П/Я В-8751
Priority to SU864034295A priority Critical patent/SU1319268A1/ru
Application granted granted Critical
Publication of SU1319268A1 publication Critical patent/SU1319268A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в устройствах дл  программного управлени  и коммутации каналов. Цель изобретени  - упрощение устройства. Устройство содержит генератор 1 импульсов, счетчик 2, два дешифратора 3 и 6, два элемента И 4 и 18, блок 7 элементов И с элементами И 7.1-7.п, блок 8 управлени  с группами элементов коммутации 8.1-8.п и 8.S, схему 9 сравнени , сумматор 10, К регистров 11.1 - И.к сдвига с разр дами 17.1 - 17.П, триггер 19. В устройство введен элемент 5 задержки. На чертеже также показаны установочные входы 12.1 -12.к, информационные входы 13, вход 14 разрешени  установки , входы 15 сдвига и выходы 16.1 - 16.п регистров сдвига, выходы 20.1-20.п устройства . Упрощение устройства заключаетс  в уменьшении общего количества элементов и св зей. 2 ил. SS (Л со СО 1чЭ 05 00 ФигЛ L 1 20. п.20.1

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в устройствах дл  программного управлени  и коммутации каналов.
Цель изобретени  - упрощение устройства .
На фиг. 1 приведена схема коммутатора; на фиг. 2 - схема регистра сдвига.
Коммутатор с заданием пор дка коммутации содержит генератор 1 импульсов, счетчик 2, дешифратор 3, элемент И 4, элемент 5 задержки, дешифратор 6, блок 7 элементов И с элементами И 7.1-7:п, блок 8 управлени  с группами элементов 8.1-8.п и 8.S коммутации, схему 9 сравнени , сумматор 10, регистры 11.1 -11.к сдвига, установочные входы 12.1 - 12.П регистра сдвига, информационный вход 13 регистра сдвига, вход 14 разрешени  установки регистра сдвига , вход 15 сдвига регистра сдвига, выходы 16.1 - 16.П разр дов 17.1 - 17.П регистра сдви12 .2-12.П соединены с первыми входами элементов И-НЕ 22.1, 22.2-22.п соответственно, вход 13 с D-входом триггера 21.1, вход 14 с вторыми входами элементов И-НЕ 22.1,
5 22.2-22.П, вход 15 с С-входом триггеров 21.1, 22.2-22.П, выходы триггеров 21.1, 21.2-21.п с выходами 16.1, 16.2-16.п соответственно, дополнительно выходы триггеров 21.1, 21.2- 21.п соединены с D-входами триггеров 21.2, 21.3-21.П соответственно. Выходы элемен10 тов И-НЕ 22.1, 22.2-22.П соединены с S-BXO- дами триггеров 21.1 21.2-21.п соответственно .
Коммутатор с заданием пор дка коммутации работает следующим образом.
5 В исходном состо нии счетчик 2, регистры 11.1 -11.к сдвига и триггер 19 обнулены. Цепи установки в исходное состо ние указанных элементов не показаны. Так как регистры 11.1 -11.к сдвига обнулены, то с выходов 16.П указанных регистров на входы де25
30
га, элемент И 18, триггер 19, выходы ком- 20 шифратора 6 поступают сигналы логического мутатора20.1-20.п. Группы элементов 8.1-нул . Вследствие этого на нулевом выходе
8.П коммутации содержат по К элементов коммутации, например тумблеров.
Выход генератора 1 соединен с входом счетчика 2, выходы которого соединены с входами дешифратора 3, первый выход которого соединен с первым входом элемента И 4, второй выход с первым входом элемента И 18, третий выход с третьими входами элементов И 7.1-7.П, четвертый выход с входами 15 сдвига регистров 11.1.-11.к сдвига, выход элемента И 4 соединен с входами 14 разрешени  установки регистров 11.1 -11.к сдвига, выход элемента 5 задержки соединен с вторым входом элемента И 4, нулевой выход дешифратора 6 соединен с входом
элемента 5 задержки, остальные выходы де- 35 тора св заны соотношением -1. Нуле- шифратора 6 соединены с вторыми входамивой код не используетс  дл  кодировани 
соответствующих элементов И 7.1-7.п, вы-выходных каналов коммутатора. Изменение
ходы которых  вл ютс  выходами 20.1-20.пкодов с помощью элементов групп 8.1-8.п
коммутатора, выходы групп элементов 8.1 - 8.П коммутации соединены с установочными входами соответствующих одноименных разр дов 17.1 - 17.П регистров 11.1 - 11 .к сдвига, выходы элементов 8.S коммутации соединены с вторыми входами схемы 9 сравнени , выход которой соединен с вторым входом элемента И 18, выходы сумматора 10 соединены с первыми входами схемы 9 сравнени , выходешифратора 6 будет сигнал логической единицы , который через элемент 5 задержки поступает на второй вход элемента И 4 и подготавливает его к открыванию. С блока 8 управлени  задаетс  очередность коммутации выходных каналов (выходов) 20.1-20.п коммутатора. Кажда  группа элементов 8.1-8.П, состо ща  из К элементов коммутации , задает код коммутируемого канала, а последовательность группы 8.1-8.п задает последовательность коммутации выходных каналов. Количество элементов коммутации К в группах элементов 8.1-8.п, количество групп элементов п в блоке 8 управлени , количество выходных каналов п коммутаобеспечивает возможность ко.ммутации выходных каналов с любой очередностью. С по- мощью группы элементов 8.s задаетс  конт45
ды 16.1 - 16.П разр дов регистров сдвига соединены с соответствующими группами входов сумматора 10, выходы 16.п разр дов регистра сдвига соединены с входами дешифратора 6 и входами 13 регистров 11.1 - 11.к сдвига , выход элемента И 18 соединен с входом триггера 19, выход которого соединен с первыми входами элементов И 7.1-7.п. Регистр ll.i сдвига (фиг. 2) содержит триггеры 21.1-21.п, элементы И-НЕ 22.1, 22.2-
рольна  сумма кодов коммутируемых каналов , котора  равна сумме кодов, заданных на группах элементов 8.1-8.п.
После сн ти  сигнала установки в исходное состо ние счетчик 2 начинает подсчет импульсов, поступающих от генератора 1 импульсов. Код с выходов счетчика 2 поступает на входы дещифратора 3, на выходах которого начинают вырабатыватьс  импульсы . Импульс с первого выхода дещифра- 50 тора 3 используетс  только в первом такте дл  начальной записи выходных кодов номеров каналов блока 8 в сдвигающие регистры 11. Этот импульс поступает через элемент И 4 на входы 14 регистров 11.1 -11.к сдвига, а далее - на вторые входы элемен22 .п, установочные входы 12.1, 12.2-12.п, 55 тов И-НЕ 22.1, 22.2-22.п, на первые входы
информационный вход 13, вход 14 разреще- ни  установки, вход 15 сдвига, выходы 16.1, 16.2-16.П разр дов. При этом входы 12.1,
которых поступают сигналы с групп элементов 8.1-8.П коммутации через входы 12.1, 12.2-12.П. С выхода элементов И-НЕ 22.1,
12.2-12.П соединены с первыми входами элементов И-НЕ 22.1, 22.2-22.п соответственно, вход 13 с D-входом триггера 21.1, вход 14 с вторыми входами элементов И-НЕ 22.1,
22.2-22.П, вход 15 с С-входом триггеров 21.1, 22.2-22.П, выходы триггеров 21.1, 21.2-21.п с выходами 16.1, 16.2-16.п соответственно, дополнительно выходы триггеров 21.1, 21.2- 21.п соединены с D-входами триггеров 21.2, 21.3-21.П соответственно. Выходы элементов И-НЕ 22.1, 22.2-22.П соединены с S-BXO- дами триггеров 21.1 21.2-21.п соответственно .
Коммутатор с заданием пор дка коммутации работает следующим образом.
В исходном состо нии счетчик 2, регистры 11.1 -11.к сдвига и триггер 19 обнулены. Цепи установки в исходное состо ние указанных элементов не показаны. Так как регистры 11.1 -11.к сдвига обнулены, то с выходов 16.П указанных регистров на входы дешифратора 6 поступают сигналы логического нул . Вследствие этого на нулевом выходе
шифратора 6 поступают сигналы логического нул . Вследствие этого на нулевом выходе
тора св заны соотношением -1. Нуле- вой код не используетс  дл  кодировани 
дешифратора 6 будет сигнал логической единицы , который через элемент 5 задержки поступает на второй вход элемента И 4 и подготавливает его к открыванию. С блока 8 управлени  задаетс  очередность коммутации выходных каналов (выходов) 20.1-20.п коммутатора. Кажда  группа элементов 8.1-8.П, состо ща  из К элементов коммутации , задает код коммутируемого канала, а последовательность группы 8.1-8.п задает последовательность коммутации выходных каналов. Количество элементов коммутации К в группах элементов 8.1-8.п, количество групп элементов п в блоке 8 управлени , количество выходных каналов п коммутакодов с помощью элементов групп 8.1-8.п
обеспечивает возможность ко.ммутации выходных каналов с любой очередностью. С по- мощью группы элементов 8.s задаетс  конт
рольна  сумма кодов коммутируемых каналов , котора  равна сумме кодов, заданных на группах элементов 8.1-8.п.
После сн ти  сигнала установки в исходное состо ние счетчик 2 начинает подсчет импульсов, поступающих от генератора 1 импульсов. Код с выходов счетчика 2 поступает на входы дещифратора 3, на выходах которого начинают вырабатыватьс  импульсы . Импульс с первого выхода дещифра- тора 3 используетс  только в первом такте дл  начальной записи выходных кодов номеров каналов блока 8 в сдвигающие регистры 11. Этот импульс поступает через элемент И 4 на входы 14 регистров 11.1 -11.к сдвига, а далее - на вторые входы элементов И-НЕ 22.1, 22.2-22.п, на первые входы
которых поступают сигналы с групп элементов 8.1-8.П коммутации через входы 12.1, 12.2-12.П. С выхода элементов И-НЕ 22.1,
22.2-22.П происходит запись информации сигналом по S-входу в триггеры 21.1-21.п. Кажда  совокупность одноименных разр дов 17.1 - 17.1 (триггеры 21.1 -21.1, элементы И 22.1-22.1), 17.2-17.2 (триггеры 21.2- 21.2, элементы И 22.2-22.2),...,17.n-17.n (триггеры 21.п-21.п), элементы И 22.п- И 22.п (сдвигающих регистров 11.1 - 11.к образуют регистр параллельного кода, который хранит код номера канала, а размещение этих кодов в разр дах 17.1 - 17.п соответствует заданной очередности их коммутации. При этом в последних разр дах 17.п размещаетс  код канала, который коммутируетс  первым, в предпоследних разр дах 17.П-1 - код канала, который коммутируетс  вторым и т. д., в первых разр дах 17.1 - код канала, который коммутируетс  последним.
Как только в разр ды 17.п запишетс  код, на нулевом выходе дешифратора 6 по витс  нулевой сигнал, который через элемент 5 задержки поступит на второй вход элемента И 4 и закроет его. Элемент задержки обеспечивает уверенную запись кодов коммутируемых каналов в разр ды 17.1 - 17.п регистров 11.1 -11.к сдвига.
При этом в устройстве выполн ютс  следующие операции. На сумматоре 10 вычисл етс  сумма чисел, установленных в разр дах 17.1 - 17.П регистров 11.1 - 11.к сдвига и подаетс  на первые входы схемы 9 сравнени , котора  сравнивает ее с контрольной суммой, заданной группой элементов 8.S блока 8 управлени . При равенстве этих сумм вырабатываетс  сигнал логического нул , при неравенстве сигнал логической единицы и с выхода схемы 9 сравнени  поступает на элемент И 18. Импульс с второго выхода дешифратора 3 управл ет передачей результатов сравнени  через элемент И 18 в триггер 19. При равенстве сумм сохран етс  нулевое состо ние триггера 19 и сигнал логической единицы с его инверсного выхода поступает на первые входы элементов 7.1-7.п. При неравенстве сумм триггер 19 устанавливаетс  в единичное состо ние и сигнал логического нул  с его инверсного выхода поступает на первые входы элементов 7.1-7.п, запреща  коммутацию выходных каналов. Выходной код с разр дов 17.П сдвигающих регистров 11.1 -11.к поступает на дешифратор бив зависимости от значени  кода на одном из выходов дешифратора 6 вырабатываетс  сигнал логической единицы, который поступает на второй вход соответствующего элемента И блока 7. В случае равенства сумм на входах схемы 9 сравнени  импульс с третьего выхода дешифратора 3 поступает на третьи входы элементов И блока 7, открывает один из элементов, на котором присутствует сигнал логической единицы с выхода дешифратора 6, и на одном из выходов 20.1-20.п вы0
рабатываетс  коммутирующий сигнал. Номер выходного канала, на котором вырабатываетс  сигнал, соответствует . заданному группой элементов В.п блока 8. Импульс с четвертого выхода дешифратора 3 производит сдвиг информации в регистрах 11.1 - U.K. В разр дах 17.п регистров 11.1 -11.к окажетс  код, заданный группой элементов 8.П-1 блока 8. Под управлением импульсов с выходов дешифратора 3 вырабатываетс  коммутирующий сигнал логической единицы на одном из выходных каналов, заданном группой элементов 8.П-1 блока 8, и выпOv н eтc  сдвиг инфор.мации в регистрах 11.1 - 11.К. Аналогичным образом последовательно на выходных каналах устройства вырабатываетс  сигнал, причем номера выходных каналов 20.i соответствуют кодам, заданным группами эле.ментов 8.п-2-8.1 блока 8. Затем устройство циклически вырабатывает выходные сигналы в каналах 20.1 - 0 20.п в соответствии с кодами, заданными группами элементов 8.п-8.1 блока 8. Упрощение устройства заключаетс  в уменьшении общего количества элементов и св зей.
5
5
0
5
0
5
0
5

Claims (1)

  1. Формула изобретени 
    Коммутатор с задание.м пор дка коммутации , содержащий генератор импульсов, счетчик, первый и второй дешифраторы, первый и второй элементы И, блок элементов И, блок управлени , схему сравнени , сумматор, К регистров сдвига, триггер,выход генератора импульсов соединен с входом счетчика, выходы которого подключены к входу первого дешифратора, первый выход которого соединен с первы.м входом первого элемента И, второй выход первого дешифратора соединен с первым входом второго элемента И, выход которого соединен с входом триггера, выход которого подключен к первым входам элементов И блока элементов И, вторые входы которых соединены с соответствующими выходами,начина  с первого, второго дешифратора, каждый вход которого соединен с выходом последнего разр да соответствующего регистра сдвига, соответствующий выход группы выходов б,тока управлени  соединен с установочным входом соответствующего разр да регистров сдвига, выходы одноименных разр дов регистров сдвига соединены с соответствующими группами входов сумматора, выход схемы сравнени  соединен с вторым входом второго элемента И, третий выход первого дешифратора соединен с третьими входами элементов И блока элементов И, выходы которых  вл ютс  выходами коммутатора, четвертый выход первого дешифратора соединен с входом сдвига каждого регистра сдвига, отличающийс  тем, что, с целью упрощени  устройства , в него введен элемент задержки, вход которого соединен с нулевым выходом второго дешифратора, а выход подключен к второму входу первого элемента И, выход которого соединен с входом разрешени  установки каждого регистра сдвига, пр мой выход последнего разр да каждого регистра сдвига соединен с информационным входом первого разр да того же регистра сдвига, выходы сумматора соединены с первыми входами схемы сравнени , вторые входы которой соединены с контрольным выходом блока управлени .
SU864034295A 1986-01-30 1986-01-30 Коммутатор с заданием пор дка коммутации SU1319268A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864034295A SU1319268A1 (ru) 1986-01-30 1986-01-30 Коммутатор с заданием пор дка коммутации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864034295A SU1319268A1 (ru) 1986-01-30 1986-01-30 Коммутатор с заданием пор дка коммутации

Publications (1)

Publication Number Publication Date
SU1319268A1 true SU1319268A1 (ru) 1987-06-23

Family

ID=21225375

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864034295A SU1319268A1 (ru) 1986-01-30 1986-01-30 Коммутатор с заданием пор дка коммутации

Country Status (1)

Country Link
SU (1) SU1319268A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 664294, кл. Н 03 К 17/04, 1979. Авторское свидетельство СССР № 1018244, кл. Н 03 К 17/00, 1983. *

Similar Documents

Publication Publication Date Title
SU1319268A1 (ru) Коммутатор с заданием пор дка коммутации
SU1596453A1 (ru) Делитель частоты следовани импульсов
SU1388874A1 (ru) Устройство дл формировани тестов логических блоков
SU1522411A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU984057A1 (ru) Делитель частоты импульсов
SU1179547A1 (ru) Преобразователь непозиционного кода в двоичный код
SU628487A1 (ru) Устройство дл возведени двоичных чисел в квадрат
SU1182657A1 (ru) Многофазный широтно-импульсный модулятор
SU1290318A1 (ru) Устройство управлени
SU1506582A1 (ru) Устройство дл передачи сложных сигналов с частотно-фазовой манипул цией
SU1180898A1 (ru) Устройство дл контрол логических блоков
SU1197068A1 (ru) Управл ема лини задержки
RU2013001C1 (ru) Преобразователь код-напряжение
SU209836A1 (ru)
SU1529429A1 (ru) Устройство дл защиты от дребезга контактов
SU1487154A1 (ru) Генератор кодовых последовательностей
SU754405A1 (ru) Преобразователь десятичного кода в двоичный код1
SU1506547A1 (ru) Троичное счетное устройство
SU902248A1 (ru) Устройство дл преобразовани интервала времени в цифровой код
SU630627A1 (ru) Преобразователь двоичных дес тиразр дных чисел в двоично-дес тичные
SU606210A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1091351A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1354408A1 (ru) Коммутатор
SU1200400A1 (ru) Формирователь импульсов
SU576671A1 (ru) Устройство фазового пуска рекуррентными последовательност ми