SU1506582A1 - Устройство дл передачи сложных сигналов с частотно-фазовой манипул цией - Google Patents

Устройство дл передачи сложных сигналов с частотно-фазовой манипул цией Download PDF

Info

Publication number
SU1506582A1
SU1506582A1 SU874358743A SU4358743A SU1506582A1 SU 1506582 A1 SU1506582 A1 SU 1506582A1 SU 874358743 A SU874358743 A SU 874358743A SU 4358743 A SU4358743 A SU 4358743A SU 1506582 A1 SU1506582 A1 SU 1506582A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
output
input
frequency
Prior art date
Application number
SU874358743A
Other languages
English (en)
Inventor
Вадим Михайлович Советов
Иван Борисович Кальщиков
Борис Михайлович Жулев
Original Assignee
Войсковая Часть 25871
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25871 filed Critical Войсковая Часть 25871
Priority to SU874358743A priority Critical patent/SU1506582A1/ru
Application granted granted Critical
Publication of SU1506582A1 publication Critical patent/SU1506582A1/ru

Links

Landscapes

  • Transmitters (AREA)

Abstract

Изобретение относитс  к радиотехнике. Цель изобретени  - повышение помехозащищенности передачи информации. Устройство содержит опорный г-р 1, формирователь 2 импульсов, цифровой делитель 3 частоты, г-р 4 псевдослучайной последовательности, дешифратор 5, @ триггер 6, элементы И 7 и 8, элемент ИЛИ 9, балансный модул тор 10, цифровой коммутатор 11, г-р 12 сетки частот. Цель достигаетс  введением делителей 13-15 частоты, двоично-дес тичного счетчика 16, электронных коммутаторов 17 и г-ров 18 числовой последовательности, каждый из которых состоит из блока триггеров 19 и коммутатора 20. С их помощью в устройстве осуществл етс  максимально возможное количество перестановок, после каждого цикла которых счетчик 16 начинает счет нового цикла с нового состо ни  на его выходах, определ емого соотношением поступающих в данный момент времени на управл ющие входы счетчика 16 набора псевдослучайных последовательностей. Устройство по п.2 ф-лы отличаетс  выполнением г-ра 18. 1 з.п. ф-лы, 1 ил.

Description

Изобретение относитс  к радиотехнике и может использопатьс  дл  формировани  сложных сигналов с частотно-фазовой манипул цией.
Цель изобретени  - повьппение поме- хозащипценности передачи информации.
На чертеже представлена структурна  электрическа  схема предложенного устройства.
Устройство дл  передачи сложных сигналов с частотно-фазовой манипул цией содержит опорньш генератор 1, формирователь 2 1тмпульсов, цифровой делитель 3 частоты, генератор 4 псевдослучайной последовательности, дешифратор 5, D-триггер 6, первый и второй элементы И 7 и 8, элемент ПОИ 9, бапансный модул тор 10, цифровой коммутатор 11, генератор 12 сет- ки частот, первый, второй и третий делители 13 - 15, двоично-дес тичный счетчик 16, электронцые коммутаторы 17, генераторы 18.1 - 18,п числовой последовательности, каждый из которых состоит из блока триггеров 19 и коммутатора 20. «
Устройство работает следующим образом .
Опорный генератор 1 вырабатывает синусоидальное колебание, поступающее на генератор 12, с выходов которого сформированные колебани  поступают на цифровой коммутатор 11. Си- (нусоидальное колебание с опорного генератора 1 подаетс  также на формирователь 2, преобразующий его в колебание типа меандр с получением импульсов тактовой частоты, которые поступают в генератор 4, цифровой делитель 3 частоты и первый делитель 13 частоты.
После каждого периода псевдослучайной последовательности дешифратором 5 вырабатываетс  импульс сброса , устанавливающий генераторы 18.1- 18.п в начальное состо ние и поступающий через цифровой делитель 3 на счетный вход D-триггера 6, разреша  запись в D-триггер 6 информации, поступающей по его D-входу. С выхода D-триггера 6 информаци  поступает на входы первого и второго элементов И 7 и 8 и далее на элемент ИЛИ 9, в которых суммируетс  с пневдослу- чайной последовательностью, поступающей с генератора 4. С выхода элемент ИЛИ 9 суммарньш сигнал поступает на вход балансного модул тора 10, на
п
10
15 20 25
зо Q
50 а
35
45
55
другП11 нхпд которогст 1ии:туп,чр.т молу- лирующее колеба}тие с цифроиого коммутатора 1 1 .
На упранл шцие входы цифрового коммутатора 11 поступает код частоты, сформированный генераторами 18.1-18.п. Первый, второй и третий делигелн 13 - 15 частоты, а также двоично-дес тичный счетчик 16 управл ют работой генераторов 18.1 - 18.п.Установка дпоич- но-дес тичного счетчика 16 осуществл етс  набором псевдослучайных последовательностей , поступающих с генератора 4.
При работе устройства импульсы тактовой частоты поступают на первый делитель 13 частоты, осуществл ющий деление на L, где L - коэффициент отношени  тактовой частоты к частоте переключени  частот. Импульсы с частотой переключени  частот поступают на второй Делитель 14 частоты, осуществл ющий деление на 2 , с Тзыхода которого импульсы поступают на вход двоично-дес тичного счетчика 16, который начинает счет с позиции, определ емой в двоичном коде набором псевдослучайных последовательностей, поступающих с генератора 4. С выхода второго делител  14 частоты импульсы „поступают на блоки триггеров 19 генераторов 18.1-18.П, под действием (Которых начинает сдвигатьс  информаци , записанна  в RS-триггерах 19 блока, в соответствии с их последовательными соединени ми, определ ющимис  коммутатором 20. Таким образом , на каждом входе соответствуюгцих электронных коммутаторов 17 за период М присутствуют состо ни  всех RS-триггеров 19 блока. На выходе двоично-дес тичного счетчика 16 в двоичном коде формируетс  номер входа электронного коммутатора 17, проклю- чаемого на его выход. Таким образом, начина  счет с i-ro состо ни , двоично-дес тичный счетчик 16 считает (в дес тичном коде): i, i+l, 1+2, ..., 0,1, 2, ... , i- 2, i-1 , i, проклю- ча  поочередно на выходы электронного коммутатора 17 состо ние всех RS-триггеров 19 блока. После окончани  цикла просчета, когда двоично-дес тичный счетчик 16 устанавливаетс  в i-тое состо ние, с второго делител  14 частоты приходит импульс, сдвигающий информацию, и далее повтор етс  весь цикл в М тактов. Сдвиг информации
осущргтрит ртс  М рлз. Таким образом, получаетс  М М циклов перестановок, что соотпетстнует м ксима. тьно возможному количеству перестановок, которое
случайной гюследоиателт ности, пр мо и и инверсный вь1ходы которого сордимен соответственно с вторыми входами пер вого и второго э.пементов И, при этом
определ етс  как М . После каждого цик- выход балансного модул тора  нл етслучайной гюследоиателт ности, пр мо и и инверсный вь1ходы которого сордимены соответственно с вторыми входами первого и второго э.пементов И, при этом
выход балансного модул тора  нл ет
цикла по М«М перестановок двоично-дес тичный счетчик t6 начинает счет нового цикла с нового состо ни  на его выходах, определ емого соотношением поступающег о в данный момент времени на управл ющие входы двоично-дес тичного счетчика 16 набора псевдослучайных последовательностей.
Работа устройства продолжаетс  до тех пор, пока с дешифратора 5 не поступит импульс установки в начальное состо ние генераторов 18.1-18.п, которьш устанавливает элементы устройства в начальное состо ние, после чего весь цикл работы повтор етс .

Claims (2)

  1. Формула изобретени  1. Устройство дл  передачи сложных сигналов с частотно-фазовой мани- 25 ющими входами электронных коммутатопул циеи , содержащее последовательно соединенные опорный генератор и генератор сетки частот, выходы которого подключены к сигнальным входам цифрового коммутатора, выход которого соединен с одним входом балансного модул тора, к другому входу которого подключен выход элемента ИЛИ, входы которого соединены с выходами первог и второго элементов И, к первым входам которых подключены соответствен- .но пр мой и инверсный выходы D-триг- гера, счетньш вход которого соединен с выводом цифрового делител  частоты , первый и второй входы которого соединены соответственно с выходом формировател  импульсов, к входу которого подключен второй выход опорного генератора, и с выходом дешифра- тора, к входам которого подключены разр дные выходы генератора псевдоен выходом устройства, входом которого  вл етс  информационный вход D- триггера, отличающеес 
    тем, что, с целью повьппени  помехозащищенности передачи информации, введены генераторы числовой последовательности , электронные коммутаторы и последовттельно соединенные первый , второй и третий Дjeлитeли частоты и двоично-дес тичный счетчик, к сч ет- ному входу которого подключен выход первого делител  частоты, вход которого соединен с выходом формировате- Я импульсов и с входом генератора псевдослуча ной последовательности, выходы которого подключены к входам записи двоично-дес тичного счетчика, выходы которого соединены с управл 0
    5
    0
    5
    ров, к сигнальным входам которых подключены выходы соответствующих генераторов числовой последовательности, установочные и счетные входы которых соединены с выходами дешифратора и второго делител  частоты, причем выходы электронных коммутаторов подключены к управл ющ1тм входам цифрового коммутатора.
  2. 2. Устройство по п. 1,отличающеес  тем, что каждый . генератор числовой последовательности содержит блок триггеров и коммутатор , входы и выходы которого соединены с соответствующими сигнальными выходами и входами блока триггеров, установочный и счетный входы и сигнальные выходы которого  вл ютс  соответственно установочным и счетным входами и выходами генератора числовой последовательности.
SU874358743A 1987-10-22 1987-10-22 Устройство дл передачи сложных сигналов с частотно-фазовой манипул цией SU1506582A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874358743A SU1506582A1 (ru) 1987-10-22 1987-10-22 Устройство дл передачи сложных сигналов с частотно-фазовой манипул цией

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874358743A SU1506582A1 (ru) 1987-10-22 1987-10-22 Устройство дл передачи сложных сигналов с частотно-фазовой манипул цией

Publications (1)

Publication Number Publication Date
SU1506582A1 true SU1506582A1 (ru) 1989-09-07

Family

ID=21347728

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874358743A SU1506582A1 (ru) 1987-10-22 1987-10-22 Устройство дл передачи сложных сигналов с частотно-фазовой манипул цией

Country Status (1)

Country Link
SU (1) SU1506582A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Журавлев В.И. Поиск и синхронизаци в широмополосных системах. - М.: Радио и св зь, 1986, с. 10. *

Similar Documents

Publication Publication Date Title
SU1506582A1 (ru) Устройство дл передачи сложных сигналов с частотно-фазовой манипул цией
CA1092242A (en) Method and apparatus for digital data transmission in television receiver remote control systems
SU1192120A1 (ru) Генератор последовательности импульсов
SU1319268A1 (ru) Коммутатор с заданием пор дка коммутации
SU658788A1 (ru) Устройство дл приема селективного вызова
SU1566503A1 (ru) Цифровой частотный детектор
SU743227A1 (ru) Устройство кодировани и декодировани видеоинформации
SU1570019A1 (ru) Устройство дл формировани сложных сигналов
SU1555893A1 (ru) Устройство синхронизации кодовой последовательности
SU500592A1 (ru) Устройство дл переключени аппаратуры передачи данных на резервный канал св зи
SU1262501A1 (ru) Сигнатурный анализатор
SU497718A1 (ru) Устройство формировани псевдослучайных сигналов сложной структуры
SU1734226A1 (ru) Устройство синхронизации М-последовательности
SU554631A1 (ru) Устройство циклового фазировани дл приема двоичной информации
SU843194A1 (ru) Формирователь двоичных и четвертич-НыХ пОСлЕдОВАТЕльНОСТЕй
SU1088052A1 (ru) Устройство дл передачи и приема сигналов телеуправлени
SU1628210A1 (ru) Устройство дл контрол качества канала св зи с шумоподобными сигналами
SU873421A1 (ru) Многоканальное устройство приема шумоподобных сигналов
SU668081A2 (ru) Устройство дл синхронизации контрольного и эталонного цифровых сигналов
SU554630A1 (ru) Цифровое устройство слежени за задержкой псевдослучайных последовательностей
SU1543559A1 (ru) Устройство дл передачи и приема сигналов начальной синхронизации
SU1424127A1 (ru) Устройство дл определени потери достоверности дискретной информации
SU1218389A1 (ru) Устройство дл формировани тестовой последовательности
SU760456A1 (ru) Пересчетное устройство 1
JPS6362138B2 (ru)