SU668081A2 - Устройство дл синхронизации контрольного и эталонного цифровых сигналов - Google Patents
Устройство дл синхронизации контрольного и эталонного цифровых сигналовInfo
- Publication number
- SU668081A2 SU668081A2 SU772534129A SU2534129A SU668081A2 SU 668081 A2 SU668081 A2 SU 668081A2 SU 772534129 A SU772534129 A SU 772534129A SU 2534129 A SU2534129 A SU 2534129A SU 668081 A2 SU668081 A2 SU 668081A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- digital signals
- output
- input
- flop
- Prior art date
Links
Landscapes
- Measuring Phase Differences (AREA)
- Transmission And Conversion Of Sensor Element Output (AREA)
- Control Of Motors That Do Not Use Commutators (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ КОНТРОЛЬНОГО и ЭТАЛОННОГО ЦИФРОВЫХ СИГНАЛОВ
частоты а также элемент НЕ, .RS-триггер и блок несовпадений, выход которого с первым входом элемента НЕТ, второй вход которого подключен к последнему разр у счетчика импульсов , а выход элемента НЕТ соединен с одним из входов RS-триггера, другой вход которого подключен ко второму выходу дешифратора, пр чем выход RS-ipHrrepa соединен со вторым входом второго элемента И непосредственно и через элемент НЕ со вторым входом первого элемента И, выход которого подключен к третьему входу генератора этало шых сигналов, выход которого соединен с первым входом блока несовпаде1ШЙ , второй вход которого подключен к шине контрольного сигнала, введены последовательно соедкненньш счетчик несовпадений, дополнительный дешифратор и блок элементов ИЛИ, при этом выход элемента НЕТ подключен ко входу сче1чика несовпадений, другие входы кото; рого соединены с вторым входом дешифратора , а выход блока элементов ИЛИ соединен с одним из входов RS-триггера.
На чертеже изображена структурна электрическа схема предложенного устройства.
Устройство дл синхронизации контрольного и эталонного цифровых сигналов содержит элемент НЕТ 1, блок выделени 2 тактовой частоты , с1етчик 3 импульсов, дешифратор 4, элементы И 5 н 6, генератор 7 эталонных сигналов, элемент НЕ 8, RS-триггер 9, блок несовпадений 10, счетчик 11 несовпадений, дополнительный дешифратор 12, блок элементов ИЛИ 13 и переключатель 14.
Предложенное устройство работает следующим образом.
Контрольный сигнал поступает на блок вьщелени 2 и в блок несовпадений. 10, где он сравниваетс с эталонным сигналом той же структуры , вьфабатываемым генератором 7. Вы вленные несовпадени подсчитываютс счетчиком 11 в течение 2п тактов, пока состо ние последнего (п+1)-го разр да счетчика 3 разрешает.прохождение несовпадений через элемент НЕТ 1.
Переключатель 14 обеспечивает считывание состо ни счетчика 11, соответствующего вы бранной кратности ошибки. Когда количество несовпадений, подсчитываемых счетчиком И, достигает выбра шого значени , на соответствующем выходе дополнительного дешифратора 12 по вл етс импульс, который, пройд через
блок элементов ИЛИ 13, переворачивает RS-триггер 9 в положение, символизующее несовпадение контрольного и эталонного сигналов по фа зе. Соответственно при количестве несовпадений на 2 тактов меньше выбранного значени RS-триггер 9 остаетс в исходном нулевом состо нии, символизирующем совпадение по фазе контрольного и эталонного сигналов, т.е. окончание синхронизавди.
При состо нии (п + 1)-го разр да счетчика 3, запрещающего подсчет несовпадений счетчиком II, осуществл ютс следующие операции.
Считывание состо ний RS-триггера 9 через элементы И 5 и 6 импульсом с выхода дешифратора 4. Последующее обнуление RS-триггера 9 и счетчика 11 дл последующего цикла синхронизации . Обнуление осуществл етс подачей с вь.кода дешифратора 4 импульса йа вход RS-триггера 9 и вход установки нул счетteKa 11. Импульс обнулени подаетс с тако задержкой относительно импульса считывани что считывание состо ний RS-триггера 9 вл етс устойчивым.
При считывании состо ни RS-триггера 9, символизирующего несовпадение по фазе контрольного и эталонного сигналов, на выходе элемента И 5 формируетс импульс, поступление которого в генератор 7 обеспечивает сдвиг эталонной последовательности относительно контрольной на такт, после чего производитс повторное сравнение последовательностей.
Поэлементный сдвиг осуществл етс по достижении совпадени по фазе контрольного и эталонного сигналов. В том случае, если количество ошибок, поразивших контрольную последовательность в сравниваемых 2 тактах, не превысит заранее выбранного, то RS-триггер 9 остаетс в нулевом состо нии, при считывании которого импульс формируетс на выходе элемента И 6. Этот импульс поступает в генератор 7, обеспечдаай отключение устройства синхронизации до подачи новой команды от оператора.
Емкость счетчика 3 выбираетс таким образом , что минимальное кодовое рассто ние (t) между фрагментами измерительных последовательностей 2 вл етс дбстаточным дл исправлени ошибки выбра1шой кратности (d), при чем
t 2d
Дл псевдослучайных последовательностей типа М, где М , емкость счетчика 3 можно определить
дл кольцевого счетчика
п К + 2d,
дл двоичного счетчика
п logi {К + 2d)
При использовании предложенного устройвтва увеличиваетс помехоустойчивость.
Claims (1)
1. Авторское свидетельство СССР № 598226, кл. Н 04 К .5/1530. 26.05.76 г .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772534129A SU668081A2 (ru) | 1977-10-17 | 1977-10-17 | Устройство дл синхронизации контрольного и эталонного цифровых сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772534129A SU668081A2 (ru) | 1977-10-17 | 1977-10-17 | Устройство дл синхронизации контрольного и эталонного цифровых сигналов |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU598226 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU668081A2 true SU668081A2 (ru) | 1979-06-15 |
Family
ID=20729026
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772534129A SU668081A2 (ru) | 1977-10-17 | 1977-10-17 | Устройство дл синхронизации контрольного и эталонного цифровых сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU668081A2 (ru) |
-
1977
- 1977-10-17 SU SU772534129A patent/SU668081A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU668081A2 (ru) | Устройство дл синхронизации контрольного и эталонного цифровых сигналов | |
SU1758846A1 (ru) | Генератор опорной частоты | |
SU668100A2 (ru) | Устройство цикловой синхронизации | |
SU1533012A1 (ru) | Устройство дл передачи сигналов начальной синхронизации | |
SU900466A1 (ru) | Цифровой фазоразностный демодул тор | |
SU788411A1 (ru) | Устройство коррекции фазы | |
SU886234A1 (ru) | Цифровой фазовый детектор | |
SU856010A1 (ru) | Устройство дл фазировани синхронных источников импульсов | |
SU938196A1 (ru) | Фазосдвигающее устройство | |
SU582586A1 (ru) | Устройство дл приема сигналов времени и кодовой информации о текущем времени | |
SU807487A1 (ru) | Селектор сигналов по длительности | |
SU684758A1 (ru) | Устройство синхронизации по циклам | |
SU553754A1 (ru) | Устройство дл синхронизации псевдослучайных сигналов | |
SU860296A1 (ru) | Устройство дл формировани импульсных последовательностей | |
SU1330753A1 (ru) | Устройство фазировани синхронных источников импульсов с произвольным коэффициентом делени | |
SU873445A1 (ru) | Устройство дл синхронизации по циклам | |
SU906014A1 (ru) | Устройство дл фазового пуска приемника | |
SU1010717A1 (ru) | Генератор псевдослучайных последовательностей | |
SU678653A2 (ru) | Генератор псевдослучайных последовательностей импульсов | |
SU907838A2 (ru) | Устройство цикловой синхронизации | |
SU496655A1 (ru) | Устройство синхронизации псевдошумовых последовательностей сигналов | |
SU558414A1 (ru) | Устройство дл формировани испытательного сигнала | |
SU1262501A1 (ru) | Сигнатурный анализатор | |
SU501469A1 (ru) | Устройство дл получени серий импульсов | |
SU1338028A2 (ru) | Устройство выделени одиночного @ -го импульса |