SU1330753A1 - Устройство фазировани синхронных источников импульсов с произвольным коэффициентом делени - Google Patents

Устройство фазировани синхронных источников импульсов с произвольным коэффициентом делени Download PDF

Info

Publication number
SU1330753A1
SU1330753A1 SU864040603A SU4040603A SU1330753A1 SU 1330753 A1 SU1330753 A1 SU 1330753A1 SU 864040603 A SU864040603 A SU 864040603A SU 4040603 A SU4040603 A SU 4040603A SU 1330753 A1 SU1330753 A1 SU 1330753A1
Authority
SU
USSR - Soviet Union
Prior art keywords
dividers
triggers
phasing
elements
frequencies
Prior art date
Application number
SU864040603A
Other languages
English (en)
Inventor
Михаил Иосифович Пархоменко
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU864040603A priority Critical patent/SU1330753A1/ru
Application granted granted Critical
Publication of SU1330753A1 publication Critical patent/SU1330753A1/ru

Links

Landscapes

  • Bus Control (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в устройствах формировани  импульсных последовательностей . Изобретение позволило упростить известное устройство в результате введени  новых функцио- нальных св зей. Устройство содержит входную шину 1, делители 2 и 3 частоты с переменным коэффициентом делени , элементы И 4 и 9, Т - триггеры 5 и 6 , выходные шины 7 и 8, При синхронной работе на триггерах 5 и 6 вырабатываютс  импульсы положительной пол рности, перевод щие элемент . И 9 в единичное состо ние, который подтверждает нулевое состо ние делителей 2 и 3, Врем  фазировани  равно времени срабатывани  делител  с большим коэффициентом делени . Использование в устройстве двух Т-триг- геров и двух элементов И обеспечивает возможность изменени  кратных между собой коэффициентов делени  синхронно работающих делителей частоты при малом количестве схемных элементов, 4 ил. § (Л со со о сд со

Description

11
Изобретение относитс  к автоматике и вычислительной технике и предназначено дл  использовани  в устройствах формировани  импульсных последовательностей.
Целью изобретени   вл етс  упрощение .
На фиг.1 представлена структурна  схема устройства; на фиг.2,3 и 4 - временные диаграммы, по сн ющие фазирование делителей частоты с коэффициентами делени  2 и 2,2 и 4,4 и 4.
Схема устройства (фиг.1) содержит входную шину 1, соединенную со счетными входами делителей 2 и 3 частоты с переменным коэффициентом делени  и с первым входом первого элемента И 4, выход которого соединен с входа ми установки Т-триггеров 5 и 6. Старшие разр ды делителей частоты 2 и 3 соединены соответственно со счетными входами Т-триггеров 5 и 6 и выходными шинами 7 и 8. Выходы Т-триггеров 5 и 6 соединены с первым и вторым входами второго элемента И 9, выход которого соединен с входами установки делителей 2 и 3 частоты и с вторым входом первого элемента И 4.
На фиг.2-4 прин ты следующие обозначени  :
10-синхроимпульсы с входной шины 1 ;
11,12 - сигналы на выходе делителей частоты 2 и 3;
13,14 - сигналы на выходе триггеров 5 и 6;
15 - сигналы на выходе элемента И 9;
16 - сигналы на выходе элемента И 4.
Устройство работает следующим образом .
При включении питани  все триггеры могут установитьс  в произвольное состо ние.
Делители 2 и 3 имеют переменный коэффициент делени , значени  которого задаютс  сигналами управлени , поступающими от внешнего устройства.
Предположим, что все разр ды делител  2 частоты (диаграммы П), Т-триггеры 5 и 6 (временные диаграммы 13 и 14), а также все разр ды делител  3 частоты, за исключением первого, установились в нулевое состо ние . Первый разр д делител  3
307532
частоты (диаграммы 12) установилс  в единичное состо ние, что означает расфазировку делителей 2 и 3 частоты.
с По срезу первого синхроимпульса 1-й разр д делител  2 частоты переходит в единичное состо ние,а 1-й разр д делител  3 частоты - в нулевое (диаграммы 11 и 12). По переполнению
10 делителей 2 и 3 частоты Т-триггеры 5 и 6 переход т из единичного состо ни  в нулевое (диаграммы 13 и 14). При совпадении этих сигналов на элементе И 9 (диаграмма 15) вырабатывает15 с  сигнал, устанавливающий 1-е разр ды делителей 2 и 3 частоты в нулевые состо ни  (или подтверждающий нулевые состо ни ).
По положительному фронту синхро- 20 импульсов с входной шины 1 (диаграмма 10) элемент И 4 переходит в единичное состо ние (диаграмма 16), который устанавливает Т-триггеры 5 и 6 в нулевое состо ние. Таким образом,
25 происх одит фазирование делителей частоты.
Далее, уже при синхронной работе по переполнению делителей 2 и 3 частоты на триггерах 5 и 6 вырабаты30 ваютс  импульсы положительной пол рности , перевод щие элемент И 9 в единичное состо ние, который подтверждает нулевое состо ние делителей . Врем  фазировани  равно времени
2g срабатывани  делител  с большим коэффициентом делени .
Длнтельность сброса делителей
равна длительности входных импульсов „
40 Использование в устройстве фазировани  двух Т-триггеров и двух элементов И позвол ет обеспечить возможность изменени  кратных между собой коэффициентов делени  синхрон45 но работающих делителей частоты при малом количестве оборудовани .

Claims (1)

  1. Формула изобретени 
    Устройство фазировани  синхронных 5Q источников импульсов с произвольным коэс фициентом делени , содержащее делители частоты, счетные входы которых объединены с входной шиной с первым входом первого элемента И, 55 а выходы соединены с выходными шинами , два триггера, входы установки которых соединены с выходом первого элемента И, и второй элемент И, первый и второй входы которого соединены с выходами триггеров, отличающее с  тем, что, с целью упрощени , выход второго элемента И соединен с вторым входом
    13307534
    первого элемента И и с входами установки делителей частоты, старшие разр ды которых соединены со счетными входами триггеров.
    5
    фи.З
    /7
    гт
    n
    1
    фиЗ.
SU864040603A 1986-03-24 1986-03-24 Устройство фазировани синхронных источников импульсов с произвольным коэффициентом делени SU1330753A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864040603A SU1330753A1 (ru) 1986-03-24 1986-03-24 Устройство фазировани синхронных источников импульсов с произвольным коэффициентом делени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864040603A SU1330753A1 (ru) 1986-03-24 1986-03-24 Устройство фазировани синхронных источников импульсов с произвольным коэффициентом делени

Publications (1)

Publication Number Publication Date
SU1330753A1 true SU1330753A1 (ru) 1987-08-15

Family

ID=21227721

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864040603A SU1330753A1 (ru) 1986-03-24 1986-03-24 Устройство фазировани синхронных источников импульсов с произвольным коэффициентом делени

Country Status (1)

Country Link
SU (1) SU1330753A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 586568, кл.Н 03 К 23/00, 1976. Авторское свидетельство СССР № 864582, кл, Н 03 К 23/00, 1979. *

Similar Documents

Publication Publication Date Title
SU1330753A1 (ru) Устройство фазировани синхронных источников импульсов с произвольным коэффициентом делени
SU1378029A1 (ru) Устройство дл формировани импульсов
SU1734199A1 (ru) Устройство синхронизации импульсов
SU1438016A1 (ru) Цифровой частотный манипул тор
SU1275746A1 (ru) Устройство дл синхронизации импульсов
SU790120A1 (ru) Устройство дл синхронизации импульсов
SU1676075A1 (ru) Устройство дл формировани импульсных сигналов
SU1288928A1 (ru) Устройство дл передачи фазоманипулированного сигнала
SU1368983A1 (ru) Синхронный делитель частоты на 14
SU647876A1 (ru) Устройство синхронизации
SU1483617A1 (ru) Устройство дл синхронизации и формировани серии импульсов
SU1451841A1 (ru) Устройство дл вычитани и выделени импульсов
SU1626352A1 (ru) Формирователь одиночного импульса
SU598226A1 (ru) Устройство дл синхронизации контрольного и эталонного цифровых сигналов
SU1723655A1 (ru) Генератор импульсов
SU553737A1 (ru) Устройство синхронизации
SU1531185A1 (ru) Устройство синхронизации импульсов
SU758500A1 (ru) Синхронизатор импульсов
SU1394416A1 (ru) Формирователь импульсов
SU1243113A1 (ru) Устройство дл синхронизации импульсов
SU1614127A1 (ru) Устройство дл формировани частотно-манипулированного сигнала
SU1182669A1 (ru) Делитель частоты с переменным коэффициентом делени
RU1812625C (ru) Устройство синхронизации
SU696622A1 (ru) Устройство синхронизации
SU1173534A1 (ru) Формирователь импульсов