SU696622A1 - Устройство синхронизации - Google Patents

Устройство синхронизации

Info

Publication number
SU696622A1
SU696622A1 SU782621987A SU2621987A SU696622A1 SU 696622 A1 SU696622 A1 SU 696622A1 SU 782621987 A SU782621987 A SU 782621987A SU 2621987 A SU2621987 A SU 2621987A SU 696622 A1 SU696622 A1 SU 696622A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
inputs
counter
Prior art date
Application number
SU782621987A
Other languages
English (en)
Inventor
Владимир Николаевич Дзюба
Анатолий Васильевич Доровских
Иван Никифорович Мешков
Леонид Данилович Сташук
Original Assignee
Киевское Высшее Военное Инженерное Дважды Краснознаменное Училище Связи Им. М.И.Калинина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевское Высшее Военное Инженерное Дважды Краснознаменное Училище Связи Им. М.И.Калинина filed Critical Киевское Высшее Военное Инженерное Дважды Краснознаменное Училище Связи Им. М.И.Калинина
Priority to SU782621987A priority Critical patent/SU696622A1/ru
Application granted granted Critical
Publication of SU696622A1 publication Critical patent/SU696622A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Description

I
Изобретение относитс  к технике св зи и может использоватьс  в системах передачи дискретной информации.
Известно устройство синхронизации, содержащее последовательно соединенные задающий генератор, делитель и блок задержки, а также формирователь входного сигнала, выходы которого подключены соответственно к входам первого и второго счетчиков, выход задающего генератора подключен к входу формировател  входного сигнала, а выход делител  подключен к входу элемента ИЛИ и к другому входу первого счетчика, выход которого подключен к второму входу элемента ИЛИ, выход которого через первый триггер подключен к второму входу формировател  входного сигнала, а второй выход второго счетчика подключен к второму входу первого триггера, и второй триггер 1.
Однако такое усчройство не обеспечивает синхронизацию импульсов с различной длительностью .
Цель изобретени  - обеспечение синхронизации импульсов с различной длительностыр.

Claims (2)

  1. Дл  зтого в устройство синхронизацин, оодержагцее последовательно соединенные задающий генератор, делитель и блок задержки, а также формирователь входного сигнала, выходы которого подключены соответственно к входам первого и второго счетчиков, выход задающего генератора подключен к входу формировател  входного сигнала, а выход делител  подклц чен к входу элемента ИЛИ и к щ угому входу первого счетчика, выход которого подключен к второму входу элемента ИЛИ, выход которого-через первый триггер подключен к второму входу формировател  входного сигнала, а второй выход второго счетчика подключ ен к второму входу первого триггера, и второй триггер , введены два злемента задержки, злемент И, дополнительный счетчик, блок фиксации, блок триггеров и блок злементов И, причем выходы первого и второго счетчиков через соответствующие элементы задержки подключены к входамвторого триггера, выход которого через последовательно соединенные элемент И, дополнительный счетчик и блок триггеров подключен к входам блока элементов И, другие входы котоporo соединены с входом элемента И, второй вход которого соединен с выходом задающего генератора, а дополнительные выходы формировател  входного сигнала нодключень к третьим входам блока элементов И и входам блоков фиксации, выходы которого подключены к другим входам блока триггеров, причем формирователь входного сигнала состоит из четырех элементов И, элемента НЕ счетчика, и дегиифратора , причем входы первого и второго элементон И и элемента НЕ о.бъединены, а выход треть его элемента И подключены к второму входу второго элемента И и входучетвертого элемента И, второй вход которого подключен к выходу элемента НЕ, выход первого элемента И чере счетчик подключен к выходам дешифратора, при этом входы третьего элемента И, входы первого элемента И и выходы второго и четвертого элементов И  вл ютс  соответственно входами и выходами формировател  входного сигнала. На чертеже дана структурна  электрическа  схема предложенного устройства. Устройство содержит задающий генератор 1, делитель 2, блок 3 задержки, формирователь 4 входного сигнала, счетчики 5-7 элемент ИЛИ 8, триггеры 9, 10, элементы 11, 12 задержки элемент И 13, счетчик 14, блок 15 фиксации, блок 16 триггеров и блок 17 элементов И, элементы И 18-21, элемент НЕ 22 и дешифратор 23. Устройство работает следующим образом. Если на устройство поступает импульс информационна  единица, то он подготавливает к открытию элементы И 19 и 21. Импу.пьсы задающего генератора 1 с частотой через элементы И 18, 19 поступают на вход счетчика 5 и через элемент И 21 - на вход счетчика 14, который производит измерение длительности импульса. После т-го импульса задающего генератора на выходе счетчика 5 по витс  импульс, который , пройд  элемент 12, через п тактов, устанав ливает в единичное состо ние триггер 10, под готавлива  тем самым блок 17 к открытию. Через элемент 11 на счетчик 7 начинают поступать импульсы с задающего генератора 1. На од ном иэ выходов дешифратора 23 соответствующ му длительности поступающего импульса по вит с  напр жение, которое откроет соответствуюиш эле.мент И блока 17 и произведет остановку сче чика 7 на к-том такте (к-том импульсе с задающего генератора 1), соответствующем длительности поступающего импульса. На выходе элемента И блока 17 по витс  выходной импульс. Когда счетчик 7 досчитает до к-го импульса, этот импульс установит блок 6 в uvjioiioe состо ние, элемент И блока 17 закроетс , и выходной импульс прекратитс . Длительность импульса на выходе будет таким ()бра:юм равна длительности входного импульса, и его фаза будет синхронна с фазойттробируюпдах импульсов, поступающих с блока, обеспеивающего попадание стробирующих импульсов на середину и}гформационных импульсов. Предложенное устройство обеспечивает синхронизацию импульсов с различной длительностью . Формула изобретени  Устройство синхронизации, содержащее последовательно соединенные задающий генератор, делитель и 5уок задержки, а также формирователь входного сигнала, выходы которого подключены соответственно к входам первого и второго счетчиков, выход задающего генератора подключен к входу формировател  входного сигнала , а выход делител  подключен к входу элемента ИЛИ и к другому входу первого счетчика , выход которого подключен к второму входу элемента ИЛИ, выход которого через первый триггер подключен к второму входу формировател  входного сигнала, а второй выход второго счетчика подключен к второму входу первого триггера, и второй триггер, отличающеес  тем, что, с целью обеспечени  синхронизации импульсов с различной длительностью, введены два элемента задержки, элемент И, дополнительный счетчик, блок фиксации, блок триггеров и блок элементов И, причем выходы первого и второго счетчика через соответствующие элементы задержки подключены к входам второго триггера, выход которого через последовательно соединенные элемент И, дополнительный счётчик и блок триггеров подключен к : входам блока элементов И, другие входы которого соединены с входом элемента И, второй вход которого соединен с выходом задающего генератора, а дополнительные выходы формировател  входного сигнала подключены к третьим входам блока элементов И и входам блока фиксации , выходы которого подключены к другим входам блока триггеров.
  2. 2. Устройство по п, 1, о т л и ч а ю щ ее с   тем, что формирователь входного сигнала состоит из четырех элементов И, элемента НЕ, счетчика и дешифратора, причем входы первого и второго элементов И и элемента НЕ объеданены , а выход третьего элемента И подключен к второму входу второго элемента И и входу четвертого элемента И, второй вход которого подключен к выходу элемента НЕ, выход первого элемента И через счетчик подключен к
    выходум дешифратора, ггри :)том входь третьего элемента И, входы первою элемента И и выходы второго и четвертого элементов И  вл ютс  соответственно входами и выходами формировател  входного сигнала.
    Источники информа1ши, прин тые во внимание при экспертизе 1 . За вка № 2412268/18-09, кл. Н 04 L 7/04, 1977, по которой прин то решение о выдаче авторского свидетельства.
    I i 8ш к Знал ( I 2пап f
SU782621987A 1978-05-30 1978-05-30 Устройство синхронизации SU696622A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782621987A SU696622A1 (ru) 1978-05-30 1978-05-30 Устройство синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782621987A SU696622A1 (ru) 1978-05-30 1978-05-30 Устройство синхронизации

Publications (1)

Publication Number Publication Date
SU696622A1 true SU696622A1 (ru) 1979-11-05

Family

ID=20767327

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782621987A SU696622A1 (ru) 1978-05-30 1978-05-30 Устройство синхронизации

Country Status (1)

Country Link
SU (1) SU696622A1 (ru)

Similar Documents

Publication Publication Date Title
US3515997A (en) Circuit serving for detecting the synchronism between two frequencies
ES485969A1 (es) Circuito de prueba para emisores de cadencia de funciona- miento sincrono
GB1265530A (ru)
SU696622A1 (ru) Устройство синхронизации
GB1082975A (en) Apparatus for frequency and phase comparison of two periodic signals
JPS558166A (en) Data transmission system
US2850568A (en) Pulse generators
SU855977A1 (ru) Устройство дл задержки пр моугольных импульсов
SU767972A1 (ru) Счетчик по модулю три
SU930686A1 (ru) Делитель частоты следовани импульсов с нечетным коэффициентом делени
SU1394416A1 (ru) Формирователь импульсов
SU819980A1 (ru) Устройство синхронизации
SU1197120A1 (ru) Синхронизирующее устройство
SU1622926A2 (ru) Формирователь временных интервалов
SU633152A1 (ru) Синхронизирующее устройство
SU1116524A1 (ru) Генератор случайных сигналов
SU678698A1 (ru) Устройство синхронизации
SU1330753A1 (ru) Устройство фазировани синхронных источников импульсов с произвольным коэффициентом делени
SU790120A1 (ru) Устройство дл синхронизации импульсов
SU720826A1 (ru) Устройство дл приема адресной комбинации
SU817979A1 (ru) Устройство дл управлени многофаз-НыМ иНВЕРТОРОМ
SU1310791A1 (ru) Генератор функций Уолша
SU744622A1 (ru) Устройство дл определени отклонени частоты импульсной последовательности от заданной
SU647876A1 (ru) Устройство синхронизации
SU873440A1 (ru) Устройство синхронизации