Дл зтого в устройство синхронизацин, оодержагцее последовательно соединенные задающий генератор, делитель и блок задержки, а также формирователь входного сигнала, выходы которого подключены соответственно к входам первого и второго счетчиков, выход задающего генератора подключен к входу формировател входного сигнала, а выход делител подклц чен к входу элемента ИЛИ и к щ угому входу первого счетчика, выход которого подключен к второму входу элемента ИЛИ, выход которого-через первый триггер подключен к второму входу формировател входного сигнала, а второй выход второго счетчика подключ ен к второму входу первого триггера, и второй триггер , введены два злемента задержки, злемент И, дополнительный счетчик, блок фиксации, блок триггеров и блок злементов И, причем выходы первого и второго счетчиков через соответствующие элементы задержки подключены к входамвторого триггера, выход которого через последовательно соединенные элемент И, дополнительный счетчик и блок триггеров подключен к входам блока элементов И, другие входы котоporo соединены с входом элемента И, второй вход которого соединен с выходом задающего генератора, а дополнительные выходы формировател входного сигнала нодключень к третьим входам блока элементов И и входам блоков фиксации, выходы которого подключены к другим входам блока триггеров, причем формирователь входного сигнала состоит из четырех элементов И, элемента НЕ счетчика, и дегиифратора , причем входы первого и второго элементон И и элемента НЕ о.бъединены, а выход треть его элемента И подключены к второму входу второго элемента И и входучетвертого элемента И, второй вход которого подключен к выходу элемента НЕ, выход первого элемента И чере счетчик подключен к выходам дешифратора, при этом входы третьего элемента И, входы первого элемента И и выходы второго и четвертого элементов И вл ютс соответственно входами и выходами формировател входного сигнала. На чертеже дана структурна электрическа схема предложенного устройства. Устройство содержит задающий генератор 1, делитель 2, блок 3 задержки, формирователь 4 входного сигнала, счетчики 5-7 элемент ИЛИ 8, триггеры 9, 10, элементы 11, 12 задержки элемент И 13, счетчик 14, блок 15 фиксации, блок 16 триггеров и блок 17 элементов И, элементы И 18-21, элемент НЕ 22 и дешифратор 23. Устройство работает следующим образом. Если на устройство поступает импульс информационна единица, то он подготавливает к открытию элементы И 19 и 21. Импу.пьсы задающего генератора 1 с частотой через элементы И 18, 19 поступают на вход счетчика 5 и через элемент И 21 - на вход счетчика 14, который производит измерение длительности импульса. После т-го импульса задающего генератора на выходе счетчика 5 по витс импульс, который , пройд элемент 12, через п тактов, устанав ливает в единичное состо ние триггер 10, под готавлива тем самым блок 17 к открытию. Через элемент 11 на счетчик 7 начинают поступать импульсы с задающего генератора 1. На од ном иэ выходов дешифратора 23 соответствующ му длительности поступающего импульса по вит с напр жение, которое откроет соответствуюиш эле.мент И блока 17 и произведет остановку сче чика 7 на к-том такте (к-том импульсе с задающего генератора 1), соответствующем длительности поступающего импульса. На выходе элемента И блока 17 по витс выходной импульс. Когда счетчик 7 досчитает до к-го импульса, этот импульс установит блок 6 в uvjioiioe состо ние, элемент И блока 17 закроетс , и выходной импульс прекратитс . Длительность импульса на выходе будет таким ()бра:юм равна длительности входного импульса, и его фаза будет синхронна с фазойттробируюпдах импульсов, поступающих с блока, обеспеивающего попадание стробирующих импульсов на середину и}гформационных импульсов. Предложенное устройство обеспечивает синхронизацию импульсов с различной длительностью . Формула изобретени Устройство синхронизации, содержащее последовательно соединенные задающий генератор, делитель и 5уок задержки, а также формирователь входного сигнала, выходы которого подключены соответственно к входам первого и второго счетчиков, выход задающего генератора подключен к входу формировател входного сигнала , а выход делител подключен к входу элемента ИЛИ и к другому входу первого счетчика , выход которого подключен к второму входу элемента ИЛИ, выход которого через первый триггер подключен к второму входу формировател входного сигнала, а второй выход второго счетчика подключен к второму входу первого триггера, и второй триггер, отличающеес тем, что, с целью обеспечени синхронизации импульсов с различной длительностью, введены два элемента задержки, элемент И, дополнительный счетчик, блок фиксации, блок триггеров и блок элементов И, причем выходы первого и второго счетчика через соответствующие элементы задержки подключены к входам второго триггера, выход которого через последовательно соединенные элемент И, дополнительный счётчик и блок триггеров подключен к : входам блока элементов И, другие входы которого соединены с входом элемента И, второй вход которого соединен с выходом задающего генератора, а дополнительные выходы формировател входного сигнала подключены к третьим входам блока элементов И и входам блока фиксации , выходы которого подключены к другим входам блока триггеров.