SU1173534A1 - Формирователь импульсов - Google Patents
Формирователь импульсов Download PDFInfo
- Publication number
- SU1173534A1 SU1173534A1 SU833667713A SU3667713A SU1173534A1 SU 1173534 A1 SU1173534 A1 SU 1173534A1 SU 833667713 A SU833667713 A SU 833667713A SU 3667713 A SU3667713 A SU 3667713A SU 1173534 A1 SU1173534 A1 SU 1173534A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- trigger
- output
- counter
- flip
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ , содержащий два //С-триггера, шину входного сигнала и тактовую шину, выход первого /Л -триггера соединен со входом / второго //(-триггера, отличающийс тем, что, с целью расширени функциональных возможностей путем получени импульсов за +Епит . данной длительности при одновременном повышении точности формировани , в него введены счетчик, / 5-триггер, переключатель, элемент ИЛИ, инвертор, причем входы Л /( первого и вход /С второго //(-триггеров соединены с положительной, а вход R второго Л -триггера - с отрицательной шиной питани , шина входного сигнала соединена с синхронизирующим входом первого //(-триггера и первым входом элемента ИЛИ, выход которого соединен со входом установки нул счетчика, тактова шина соединена со счетным входом счетчика и входом инвертора , выход которого соединен со входом R / 5-триггера, вход 5 которого через переключатель соединен с одним из выходов с S счетчика, а выход / 5-триггера соединен со вторым входом элемента ИЛИ и синхрони (Л зирующим входом второго //(-триггера, выход которого соединен с / -входом первого //(-триггера.
Description
о:) ел
со
4;:а
Изобретение относитс к электротехнике и может быть использовано в различных цифровых устройствах, дл функционировани которых требуетс формирование импульсов определенной длительности, в том числе в медицинских электронных приборах - электростимул торах органов и тканей.
Целью изобретени вл етс расширение функциональных возможностей устройства путем получени импульсов дискретно регулируемой заданной длительности при одновременном повышении точности моделировани временной последовательности импульсов.
На чертеже приведена электрическа принципиальна схема формировател импульсов .
Формирователь импульсов, содержаший два //С-триггера 1 и 2, выход первого IKтриггера 1 соединен с входом / второго //(-триггера 2, счетчик 3, / 5-триггер 4, переключатель 5, элемент ИЛИ 6, инвертор 7, причем входы /, К первого и вход К. второго //(-триггеров 1, 2 соединены с положительной , а вход R второго //С-триггера 2 - с отрицательной шиной питани , шина 8 входного сигнала соединена с синхронизируюш,им входом первого //(-триггера 1 и первым входом элемента ИЛИ 6, выход которого соединен с входом уставки нул счетчика 3, тактова шина 9 соединена со счетным входом счетчика 3 и входом инвертора 7, выход которого соединен со входом R / 5-триггера 4, вход S которого через переключатель 5 соединен с одним из выходов счетчика 3, а выход / 5-триггера 4 соединен с вторым входом элемента ИЛИ 6 и синхронизирующим входом второго //С-триггера 2, выход которого соединен с / -входом первого JKтриггера 1.
Устройство работает следующим образом.
В исходном состо нии на шине входного сигнала 8 имеетс логический «О, на выходах первого и второго //(-триггеров 1, 2 также логические «О. На-тактовую шину 9 подаетс последовательность тактовых импульсов Ст. С по влением на шине 8 входного сигнала логической «1 на выходе первого //(-триггера 1 по вл етс логическа «1. На выходе элемента ИЛИ 6 также по вл етс логическа «1, поступающа на вход установки нул счетчика 3, все выходы этого счетчика перевод тс в нулевое состо ние . Схема находитс в таком состо нии до тех пор, пока на шине 8 входного сигнала не по витс логический «О, который через
.элемент ИЛИ 6 разрешает работу счетчика 3. После этого каждый тактовый импульс последовательности Ст суммируетс счетчиком 3. При по влении логической «1 на S-входе / 5-триггера 4, который соединен через переключатель 5 с одним из выходов счетчика 3, на выходе / 5-триггера 4 по вл етс логическа «1, котора поступает на тактовый вход второго //(-триггера 2 и передает логическую «1 с его /-входа на выход
0 и одновременно через элемент ИЛИ поступает на вход установки нул счетчика 3 и переводит выходы счетчика 3 в нулевое состо ние . Эта же логическа «1 с выхода второго //(-триггера 2 поступает на / -вход первого //(-триггера и на его выходе по вл етс логический «О. Последующий отрицательный перепад тактового импульса Ст через инвертор 7 переводит выход / 5-триггера 4 в состо ние логического «О и он находитс в этом состо нии до прихода следуQ ющей логической «1 на 5-вход. С приходом на 5-вход / 5-триггера 4 логической «1 через период времени, равный произведению периода тактовых импульсов на коэффициент делени счетчика 3, на выходе 7 Sтриггера 4 по вл етс логическа «1, котора передает логический «О с ./-входа второго //(-триггера 2 на его выход и снова через элемент ИЛИ 6 устанавливает выходы счетчика 3 в нулевое состо ние.
Таким образом, на выходе формировател , которым вл етс выход второго
0 //(-триггера 2, образуетс последовательность импульсов, следующих с частотой входного си гнала и имеющих длительностьт , равную произведению периода тактовых импульсов TT на /(-коэффициент делени счетчика 3 т Тт- /(,
Т
причем коэффициент К ,
где Tt
период тактовых импульсов, поступающих на тактовый вход второго //(-триггера;
Т - период тактовых импульсов, поступающих на счетный вход счетчика-делител .
Значение коэффициента /(дискретно мен етс от 1 до своего максимального значени . Например, при использовании счетчика Джонсона /(1,2,...,п, при использовании двоичного счетчика /(1,2,2...,2, где п - число выходов счетчика-делител .
Claims (1)
- ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, содержащий два /A-триггера, шину входного сигнала и тактовую шину, выход первого /A-триггера соединен со входом / второго /A-триггера, отличающийся тем, что, с целью расширения функциональных возможностей путем получения импульсов за- данной длительности при одновременном повышении точности формирования, в него введены счетчик, RS-триггер, переключатель, элемент ИЛИ, инвертор, причем входы /, А первого и вход А второго /A-триггеров соединены с положительной, а вход R второго /А-триггера — с отрицательной шиной питания, шина входного сигнала соединена с синхронизирующим входом первого /А-триггера и первым входом элемента ИЛИ, выход которого соединен со входом установки нуля счетчика, тактовая шина соединена со счетным входом счетчика и входом инвертора, выход которого соединен со входом R RS-триггера, вход S которого через переключатель соединен с одним из выходов с счетчика, а выход RS-триггера соединен со 5S вторым входом элемента ИЛИ и синхрони- л зирующим входом второго /A-триггера, вы- V ход которого соединен с R-входом первого > /A-триггера. V
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833667713A SU1173534A1 (ru) | 1983-12-02 | 1983-12-02 | Формирователь импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833667713A SU1173534A1 (ru) | 1983-12-02 | 1983-12-02 | Формирователь импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1173534A1 true SU1173534A1 (ru) | 1985-08-15 |
Family
ID=21091036
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833667713A SU1173534A1 (ru) | 1983-12-02 | 1983-12-02 | Формирователь импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1173534A1 (ru) |
-
1983
- 1983-12-02 SU SU833667713A patent/SU1173534A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 790190, кл. Н 03 К 5/01, 1980. Гутников в. С. Интегральна электроника в измерительных приборах. Л.: Энерги , 1980, с. 114, рис. 616. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
IE41344B1 (en) | Improvement to synchronizing circuits | |
EP0313178A3 (en) | Circuit and method for performing clock division and clock synchronization | |
HK46079A (en) | Improvements in or relating to circuit arrangements for eliminating the effects of switch chatter | |
SU1173534A1 (ru) | Формирователь импульсов | |
GB1534053A (en) | Distinguishing valid from invalid transitions in a two level logic signal | |
SU1497721A1 (ru) | Генератор импульсной последовательности | |
GB1454531A (en) | Frequency comparison circuit arrangements | |
GB1082975A (en) | Apparatus for frequency and phase comparison of two periodic signals | |
SU633152A1 (ru) | Синхронизирующее устройство | |
SU674208A1 (ru) | Формирователь импульса огибающего серию импульсов | |
JPS5381059A (en) | Digital phase synchronizing system | |
SU553737A1 (ru) | Устройство синхронизации | |
JPS54124611A (en) | Communication unit | |
SU783969A1 (ru) | Устройство дл выделени одиночного импульса | |
SU851757A1 (ru) | Синхронизатор импульсов | |
SU785979A1 (ru) | Селектор импульсов по периоду следовани | |
SU1330753A1 (ru) | Устройство фазировани синхронных источников импульсов с произвольным коэффициентом делени | |
JPS52119276A (en) | Delayed synchronizing pulse generator | |
SU744622A1 (ru) | Устройство дл определени отклонени частоты импульсной последовательности от заданной | |
SU788411A1 (ru) | Устройство коррекции фазы | |
SU634454A1 (ru) | Умножитель частоты следовани периодических импульсов | |
SU739721A1 (ru) | Устройство дл синхронизации импульсов | |
SU980257A1 (ru) | Многоканальный генератор импульсов | |
SU647876A1 (ru) | Устройство синхронизации | |
SU798773A2 (ru) | Устройство дл формировани временныхиНТЕРВАлОВ |