SU984057A1 - Делитель частоты импульсов - Google Patents

Делитель частоты импульсов Download PDF

Info

Publication number
SU984057A1
SU984057A1 SU792831199A SU2831199A SU984057A1 SU 984057 A1 SU984057 A1 SU 984057A1 SU 792831199 A SU792831199 A SU 792831199A SU 2831199 A SU2831199 A SU 2831199A SU 984057 A1 SU984057 A1 SU 984057A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
frequency divider
output
pulse frequency
modulo
Prior art date
Application number
SU792831199A
Other languages
English (en)
Inventor
Владислав Иванович Чеусов
Анна Васильевна Козырева
Original Assignee
Предприятие П/Я А-1221
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1221 filed Critical Предприятие П/Я А-1221
Priority to SU792831199A priority Critical patent/SU984057A1/ru
Application granted granted Critical
Publication of SU984057A1 publication Critical patent/SU984057A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(5) ДЕЛИТЕЛЬ ЧАСТОТЫ ИМПУЛЬСОВ
Изобретение относитс  к вычислител ной технике и может быть использс вано в цифровых устройствах автоматики. Известен делитель частоты импульсов , содержащий три синхронных триггера и элемент совпадени  1. Недостатком этого технического решени   вл етс  невозможность получени  на выходе делител  частоты импуль сной последовательности со скважноетью , равной двум, .в широком диапазоне частот входных сигналов. Наиболее близким по технической сущности к изобретению  вл етс  делитель частоты импульсов на (2 ±1), содержащий двоичный счетчик по модулю () 2. Однако известный делитель частоты импульсов имеет низкие функциональные возможности, обусловленные отсутствием возможности в получении выходной .импульсной последовательности со скваж ностью, равной двум. Цель изобретени  - расширение функциональных возможностей путем получени  выходной импульсной последовательности со скважностью, равной двум. Поставленна  цель достигаетс  тем, что в делитель частоты импульсов на (2 ±1), содержащий двоичный счетчик по модулю (), счетный вход которого соединен с входной шиной, дополнительно введен синхронный , тактовый вход которого соединен со счетным входом двоичного счетчика по модулю (), а вход асинхронной установки К и информационный вход D синхронного Dt-триггера объединены и подключены к инверсному выходу п-го разр да двоичного счетчика по модулю (). На фиг. 1 представлена функциональна  схема предлагаемого делител  частоты импульсов на три; на фиг. 2 пример реализации делител  частоты импульсов на п ть с использованием двои чного счетчика по модулю п ть , состо 398ii щего из триггеров типа ЗК; на фиг. 3 пример реализации делител  частоты импульсов на три с использованием двоичного счетчика по модулю три, состо щего из триггеров типа Dt. Делитель частоты импульсов на три содержит двоичный счетчик импульсов .1 по модулю три, состо щий из ЗК-триггеров 2 и 3, синхронный Dt-триггер , входную шину 5 и выходную шину 6, Делитель частоты импульсов на п ть (фиг. 2) содержит двоичный счетчик мпо модулю п ть, состо щий пульсов 7 мз 3 К-ТРИггеров о- 1 Р и элемента и , синхронный Dt-триггер 12, входную шину 13 и выходную шину 14. Делитель частоты импульсов на три (фиг. 3) содержит двоичный счетчик 15 по модулю три, состо щий из Dt-триггеров 16 и ТрИ , состо щий и о и U I Иг I I IW i-i . 17, элемент HE 18, синхронный 01-триг . л г .. гер 19 входную шину 20 и выходную шину 21. Рассмотрим работу делител  частоты импульсов на примере реализации делител  частоты, изображенного на фиг. 1. В исходном состо нии триггеры 2 и 3 наход тс  в нулевом состо нии. Вход на  импульсна  последовательность поступает на входную шину-5. На выходе триггера 3 будет присутствовать импульсна  последовательность, поделенна  на три со скважностью, равной тре При этом нулевой уровень на выходе триггера 3 удерживает в нулевом состо нии триггер 4. После переключени  триггера 3 в единичное состо ние по переднему фронту входного сигнала

Claims (2)

  1. ae.f 4 риггер k установитс  в единичное состо ние . Таким образом, на выходе триггера будет сформирована импульсна  последовательность со скважностью, равной двум. Формула изобретени  Делитель частоты импульсов на (),. содержащий двоичный счетчик по модулю (), -счетный вход которого соединен с входной шиной. i v-w,.. - -,-р,. - -.--- , л и ч а ю щ и и с   тем, что,- с целью расширени  функциональных возможностей путем получени  выходной импульсной последовательности со скважностью , равной двум, в него дополнитель1 uiu, ... M-j-, но введен синхронный Dt-триггер, тактовый вход которого соединен со счет .,.,.,..-, f (1 f f rLJi T ным входом двоичного счетчика по модулю (2+1), а вход асинхронной установки R и информационный вход D синхронного Dt -триггера объединены и подключены к инверсному выходу п-го разр да двоичного счетчика по модулю ( ). Источники информации. прин тые во внимание при экспертизе 1. Алексеев С. Применение микросхем серии К 155- М., Радио № 10, с. 39.
  2. 2. Букреев И.Н. и др. Микроэлектронные схемы цифровых устройств. М., Советское радио, 1975, с. 191, рис. 5-31 (прототип).
    .Z
SU792831199A 1979-10-24 1979-10-24 Делитель частоты импульсов SU984057A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792831199A SU984057A1 (ru) 1979-10-24 1979-10-24 Делитель частоты импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792831199A SU984057A1 (ru) 1979-10-24 1979-10-24 Делитель частоты импульсов

Publications (1)

Publication Number Publication Date
SU984057A1 true SU984057A1 (ru) 1982-12-23

Family

ID=20855555

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792831199A SU984057A1 (ru) 1979-10-24 1979-10-24 Делитель частоты импульсов

Country Status (1)

Country Link
SU (1) SU984057A1 (ru)

Similar Documents

Publication Publication Date Title
SU984057A1 (ru) Делитель частоты импульсов
SU641658A1 (ru) Многопрограмный делитель частоты
SU580647A1 (ru) Делитель частоты с дробным коэффициентом делени
SU1150731A1 (ru) Импульсный генератор
SU554630A1 (ru) Цифровое устройство слежени за задержкой псевдослучайных последовательностей
SU530463A1 (ru) Преобразователь частоты с переменным коэффициентом преобразовани
SU815862A1 (ru) Частотный дискриминатор
SU951280A1 (ru) Цифровой генератор
SU1474863A1 (ru) Фазовый манипул тор
SU1368983A1 (ru) Синхронный делитель частоты на 14
RU1815803C (ru) Цифровой формирователь сигналов с манипул цией минимальным сдвигом
SU1383497A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU762195A1 (ru) Устройство для деления частоты следования импульсов
SU684710A1 (ru) Фазоимпульсный преобразователь
SU1660144A1 (ru) Генератор последовательности случайных временных интервалов
SU1170608A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU839068A1 (ru) Делитель частоты следовани импуль-COB C КОэффициЕНТАМи дЕлЕНи
SU548832A1 (ru) Часы на многоустойчивых элементах
SU613504A1 (ru) Делитель частоты с переменным коэффициентом делени
SU463234A1 (ru) Устройство делени времени циклов на дробное число интервалов
SU1506504A2 (ru) Умножитель частоты
SU1723655A1 (ru) Генератор импульсов
SU1314435A1 (ru) Цифровой умножитель частоты
SU1272342A1 (ru) Устройство дл вычислени показател экспоненциальной функции
SU777824A1 (ru) Перестраиваемый делитель частоты следовани импульсов