SU762195A1 - Устройство для деления частоты следования импульсов - Google Patents

Устройство для деления частоты следования импульсов Download PDF

Info

Publication number
SU762195A1
SU762195A1 SU782572690A SU2572690A SU762195A1 SU 762195 A1 SU762195 A1 SU 762195A1 SU 782572690 A SU782572690 A SU 782572690A SU 2572690 A SU2572690 A SU 2572690A SU 762195 A1 SU762195 A1 SU 762195A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
register
shift register
flip
Prior art date
Application number
SU782572690A
Other languages
English (en)
Inventor
Aleksandr S Rybakov
Original Assignee
Rizhskij Polt Inst
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rizhskij Polt Inst filed Critical Rizhskij Polt Inst
Priority to SU782572690A priority Critical patent/SU762195A1/ru
Application granted granted Critical
Publication of SU762195A1 publication Critical patent/SU762195A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относится к дискретной автоматике, может быть использовано в различных устройствах вычислительной техники и электросвязи.
Известно устройство для деления частоты 5 следования импульсов, содержащее регистр сдвига, /5-триггер и логический элемент, причем С-входы регистра сдвига и 75-триггера соединены с входной шиной, входы логического элемента соединены соответст- ю венно с 75-входом и выходом 75-триггера, а выход логического элемента соединен с 75-входом регистра сдвига ![1].
Это устройство позволяет сравнительно просто изменять коэффициент деления, из- 15 меняя разрядность регистра сдвига. Однако оно делит частоту на целое число и не обеспечивают получение дробного коэффициента деления, что ограничивает область его применения. 20
Наиболее близким по технической сущности устройством является устройство для деления частотны следования импульсов, содержащее регистр сдвига, 75-триггеры, элементы И—НЕ и инвертор, причем С-входы 25 регистра сдвига и первого 75-триггера соединены с входной шиной непосредственно, а С-вход второго 75-триггера соединен через инвертор, входы первого элемента И—
НЕ соединены соответственно с 75-входом 30
и выходом первого 75-триггера, выход первого элемента И—НЕ соединен с 75-входом регистра сдвига, 75-вход первого 75-триггера соединен с выходом регистра сдвига, а выход второго 75-триггера — с первым входом второго элемента И—НЕ [2].
Недостатком этого устройства тоже является отсутствие возможности получения дробного коэффициента деления, что сужает его функциональные возможности.
Целью настоящего изобретения является обеспечение возможности получения дробного коэффициента деления частоты.
Поставленная цель достигается тем, что в устройстве для деления частоты следования импульсов, содержащем регистр сдвига на А 75- триггерах, С-входы А-ного из которых через инвертор, а остальных — непосредственно соединены со входной шиной, элементы И—НЕ, первый вход первого из которых соединен с выходом, второй вход — с 75-входом (Ν—1)-го триггера регистра сдвига, выход — с 75-входом регистра сдвига, а первый вход второго — с выходом А-ного 75-триггера регистра сдвига, второй вход второго элемента И—НЕ соединен с выходом первого элемента И—НЕ, а 75-входы А-ного и (А—1)-го 75-триггеров регистра сдвига объединены.
762195
3
Описанное устройство создает положительный эффект, заключающийся в получении дробного коэффициента деления частоты:
К = Ν—1,5,
где N — число разрядов регистра сдвига.
На чертеже представлена структурная электрическая схема устройства для деления частоты следования импульсов.
Устройство для деления частоты следования импульсов содержит регистр сдвига 1 на /V О-триггерах, (Ν— 1)-й и Λί-ный из которых обозначены соответственно цифрами 2 и 3, первый и второй элементы И—НЕ 4, 5, инвертор 6, входную шину 7 и выходную шину 8.
Рассмотрим работу устройства на примере устройства для деления частоты с коэффициентом деления 2, 5. Для получения такого коэффициента деления N = 4. В этом случае на чертеже выход N—2 регистра 1 соответствует выходу второго разряда.
За исходное состояние устройства принимается наличие уровней логического «О» на выходах N—2 разрядов регистра 1 и на выходах .О-триггеров 2 и 3. При этом уровнями «О», поступающими с выхода N—2 регистра 1 и выхода О-триггера 2, на выходе элемента И—НЕ 4 поддерживается потенциал «1», который поступает на О-вход регистра 1. Уровень «О» с выхода О-триггера 3 поступает на вход элемента И—НЕ 5, при этом на его выходе присутствует уровень логической «1», который далее подается на выходную шину 8.
При поступлении первого импульса на входную шину 7 происходит сдвиг информации в регистре 1 на один разряд, в первый разряд записывается «1» и в N—2 в разрядах регистра устанавливается код «10». Других изменений сигналов на выходах элементов при этом не происходит.
При поступлении второго импульса на входную шину 7 происходит вновь сдвиг информации в регистре 1 на один разряд и в нем устанавливается код «11». «1» с выхода N—2 разряда, регистра 1 поступает на О-входы О-триггеров 2 и 3. Других изменений сигналов на выходах элементов не происходит.
После окончания второго импульса на шине 7 на выходе инвертора 6 появляется уровень «1», который, воздействуя на С-вход О-триггера 3, записывает в этот триггер логическую «1». Потенциал «1» с выхода О-триггера 3 открывает элемент И—НЕ 5, т. к. на другом его входе присутствует также потенциал «1», поступающий с выхода элемента И—НЕ 4. На выходе элемента И—НЕ 5 появляется потенциал «0», далее поступающий на выходную шину 8.
Третий импульс, поступивший на шину 7, сдвигает информацию в регистре 1 на один разряд, а так как на выходе элемента И— НЕ 4 до этого момента сохранялся уровень «1», то в регистре вновь устанавливается код «И». Третий импульс, воздействуя также на С-вход .О-триггера 2, записывает в этот триггер «1». Уровнями «1», поступающими с выхода N—2 разряда регистра и выхода О-триггера 2, производится изменение состояния элемента И—НЕ 4. На выходе элемента И—НЕ 4 появляется потенциал «0», который поступает на О-вход регистра 1 и на вход элемента И—НЕ 5. Элемент И—НЕ 5 запирается, на его выходе появляется уровень «1», далее, поступающий на выходную шину 8.
При поступлении четвертого импульса на шину 7, происходит очередной сдвиг информации в регистре 1 на один разряд. В первый разряд регистра записывается «0», и в регистре устанавливается код «01». Других изменений сигналов на выходах элементов при этом не происходит.
При поступлении пятого импульса на шину 7 вновь происходит сдвиг информации в регистре 1 на один разряд, а так как на выходе элемента И—НЕ 4 до этого момента присутствовал уровень «0», то в первый разряд регистра записывается «0», и в регистре устанавливается код «00». Потенциал «0», появившийся на выходе N—2 разряда регистра, воздействуя на один из входов элемента И—НЕ 4, вызывает появление на выходе этого элемента уровня логической «1», далее поступающего на О-вход регистра сдвига и на один из входов элемента И—НЕ 5, на другом входе которого присутствует также уровень «1», поступающий с выхода О-триггера 3. Поэтому элемент И—НЕ 5 открывается, на его выходе появляется потенциал «0», далее поступающий на выходную шину 8.
После окончания пятого импульса на шине 7 на выходе инвертора 6 появляется «1», которая, воздействуя на С-вход Η-триггера 3, записывает в этот триггер логический «0», поступающий с выхода N—2 разряда регистра. Потенциал «0» с выхода О-триггера 3 запирает элемент И—НЕ 5, на его выходе появляется уровень «1», далее поступающий на выходную шину 8.
При поступлении шестого импульса на шину 7 происходит очередной сдвиг информации в регистре 1 на один разряд. В первый разряд регистра записывается «1», и в N—2 разрядах регистре устанавливается код «10». Шестой импульс, воздействуя также на С-вход О-триггера 2, записывает в этот триггер «0», поступающий на О-вход О-триггера 2 с N—2 разряда выхода регистра 1. Других изменений сигналов на выходах элементов не происходит.
При поступлении каждого из последующих импульсов на шину 7 происходит сдвиг
762195
информации в регистре 1 на один разряд, и цикл работы устройства повторяется. На каждые пять импульсов, поступивших на входную шину 7, на выходе элемента И— НЕ 5 формируются два импульса, т. е. устройство делит частоты следования входных импульсов на 2,5. С выходов элементов устройства 1—4 могут быть при этом одновременно сняты импульсы с частотой следования в 5 раз меньшей, чем у входных импульсов.
Аналогичным образом работает делитель с любым другим дробным коэффициентом деления вида 1,5; 2,5; 3,5; 4,5 и т. д. в общем случае
К = Ν—1,5,
где N — число разрядов регистра сдвига.
При этом коэффициент деления по выходам элементов 1—4
К' = 2Ν—3.
Новая совокупность связей между элементами устройства создает положительный эффект, заключающийся в получении дробного коэффициента деления частоты следования импульсов, что позволяет расширить функциональные возможности устройства и область его применения.

Claims (1)

  1. Формула изобретения
    Устройство для деления частоты следования импульсов, содержащее регистр сдви5 га на N .О-триггерах, С-вход, У-ного из которых через инвертор, а остальных непосредственно соединены со входной шиной, элементы И—НЕ, первый вход первого из которых соединен с выходом, второй вход10 с О-входом (У—1)-го триггера регистра сдвига, выход — с О-входом регистра сдвига, а первый вход второго — с выходом У-ного О-триггера регистра сдвига, отличающееся тем, что, с целью обеспече15 ния возможности получения дробного коэффициента деления, второй вход второго элемента И—НЕ соединен с выходом первого элемента И—НЕ, а Л-входы У-ного и (У—1)-го П-триггеров регистра сдвига
    20 объединены.
SU782572690A 1978-01-26 1978-01-26 Устройство для деления частоты следования импульсов SU762195A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782572690A SU762195A1 (ru) 1978-01-26 1978-01-26 Устройство для деления частоты следования импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782572690A SU762195A1 (ru) 1978-01-26 1978-01-26 Устройство для деления частоты следования импульсов

Publications (1)

Publication Number Publication Date
SU762195A1 true SU762195A1 (ru) 1980-09-07

Family

ID=20745803

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782572690A SU762195A1 (ru) 1978-01-26 1978-01-26 Устройство для деления частоты следования импульсов

Country Status (1)

Country Link
SU (1) SU762195A1 (ru)

Similar Documents

Publication Publication Date Title
US4160154A (en) High speed multiple event timer
KR870010688A (ko) 잡음펄스 억제회로
US4408336A (en) High speed binary counter
SU762195A1 (ru) Устройство для деления частоты следования импульсов
US3996523A (en) Data word start detector
US3519941A (en) Threshold gate counters
US4334194A (en) Pulse train generator of predetermined pulse rate using feedback shift register
SU1277387A2 (ru) Делитель частоты следовани импульсов
RU2037958C1 (ru) Делитель частоты
SU437061A1 (ru) Генератор цепеей маркова
JPH0683066B2 (ja) カウンタ回路
SU743204A1 (ru) Делитель частоты импульсов
SU1287281A1 (ru) Делитель частоты с дробным коэффициентом делени
SU1264165A1 (ru) Накапливающий сумматор
SU1418701A1 (ru) Накапливающий сумматор
SU756639A1 (ru) Счетчик 1
SU799148A1 (ru) Счетчик с последовательным переносом
SU875462A1 (ru) Регистр сдвига
SU1177910A1 (ru) Устройство для формирования четверично-кодированных последовательностей
SU984057A1 (ru) Делитель частоты импульсов
SU1653154A1 (ru) Делитель частоты
SU546937A1 (ru) Перестраиваемый фазо-импульсный многоустойчивый элемент
SU871166A1 (ru) Устройство дл контрол параллельного двоичного кода на четность
SU1128390A1 (ru) Делитель частоты следовани импульсов
SU1173402A1 (ru) Генератор чисел