SU1200400A1 - Формирователь импульсов - Google Patents
Формирователь импульсов Download PDFInfo
- Publication number
- SU1200400A1 SU1200400A1 SU833643280A SU3643280A SU1200400A1 SU 1200400 A1 SU1200400 A1 SU 1200400A1 SU 833643280 A SU833643280 A SU 833643280A SU 3643280 A SU3643280 A SU 3643280A SU 1200400 A1 SU1200400 A1 SU 1200400A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- information
- inputs
- input
- shift register
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
ФОРМИРОВАТЕЛЬ ИШУЛЬСОВ, содержащий генератор, счетчик импульсов и триггер, отличающийс тем, что, с целью повышени помехоустойчивости, в него введены регистр .сдвига, элемент ИЛИ, информационный и контрольный регистры сдвига, элемент И, сумматор по модуш два и блок сравнени , причем тактовый вход регистра сдвига соединен с тактовыми входами триггера, счетчика импульсов и с выходом генератора, выход регистра сдвига соединен с входами элемента ИЛИ, выход которого соединен с Информационным входом триггера, пр мой выход триггера соединен с выходами информационного и контрольного регистров сдвига, а инверсный выход с первым входом элемента И, второй вход которого соединен с тактовыми входами информационного и контрольного регистров сдвига и с выходом счетчика импульсов, выход элемента И соединен с управл ющим входом блока сравнени , первый выход .которого соединен с управл ющим входом сумматора по модулю два, а второй выход - с установочным входом контрольного регистра сдвига, информационные входы блока сравнени сое1 динены с соответствующими выходами О) контрольного регистра сдвига и с соответствующими первыми входами сумматора по модулю два, выходы которого соединены с информационными входами информационного регистра сдвига, выходы которого соединены с вторыми входами сумматора по модулю два.
Description
Изобретение относитс к импульсной технике и может быть использова но в согласующих устройствах, обеспечивающих взаимодействие между АТС по каналам аппаратуры ИКМ-30, в приемниках импульсов набора номер координатных АТС, в устройствах, измерени и контрол параметров номе ронабирателей и т.д. Целью изобретени вл етс повышение помехоустойчивости формировател импульсов, так как формирователь принимает периодическую и непериодическую пачки импульсов, пре образу их в одиночный пр моугольный чистый без дребезга импульс, такжеформирователь не укорачивает импульс (информационный сигнал), а только сдвигает его во времени, не тер информации, исключа помехи , если даже импульс меньше заданной длительности. На чертеже представлена функциональна электрическа схема формировател импульсов. Формирователь .содержит генерато 1, регистр 2 сдвига, счетчик 3 импульсов , элемент ИЛИ 4, триггер 5, элемент И 6, информационный и контрольный регистры 7 и 8 сдвига, сумматор 9 по модулю два, блок 10 срав нени , причем, выход генератора 1 через последовательно соединенные регистр 2, элемент ИЛИ 4, триггер 5, элемент И 6, блок 10 сравнени соединен с входами регистра 8 и сум матора 9, другие входы которого соединены через регистры 7 и 8 с выходом счетчика 3, соединенного с выходом генератора 1. Формирователь работает следующим образом. Источник информации (не показан циклически опраошваетс . Период опроса в два раза меньше периода пропадани информационного сигнала (дбезга контактов, который равен 4 мс), так как если два опроса информационного сигнала попадают в дребезг (провал информации), то третий заведомо будет вне дребезга , т.е. будет нести информацию. Таким образом, если один и более OO из трех последовательных опоросов несет в себе информацию, то можно считать, что по линии передаетс импульс (информаци ). При каждом опросе текуща информаци заноситс в первый разр д регистра 2 сдвига , а предыдуща информаци сдвигаетс на один разр д в регистре 2 сдвига, при этом содержимое 3-разр дного регистра 2 сдвига логически складьшаетс на элементе ИЛИ 4 и результат заноситс в триггер 5. Счетчик 3 подсчитьгоает количества опросов и после каждого третьего выдает импульс сдвига на регистры 7 и 8. По этим импульсам информаци из триггера 5 переписьюаетс в информационный и контрольный регистры 7 и 8, а их содержимое сдвигаетс на один разр д. Дпина регистров 7 и 8 выбираетс исход из максимальной длительности помехи , идущей по линии св зи. Если, например, длительность помехи равна 18 мс, то длина регистра равна, как минимум, п ти разр дам, так Как запись информации происходит через 6 мс, т.е. в регистр при поступлении помехи поступили три единицы. По окончании помехи, т.е. при записи в триггер 5 логического нул , срабатьшает элемент И 6, разреша работу блоку 10 сравнени . Блок 10 настроен на максимальную длительность помехи, в данном случае на три. Если в контрольйом регистре 8 больше трех единиц , то он обнул етс , а содержимое информационного регистра 7 сдвига остаетс без изменени , т.е. сохран етс , а после достижени последнего разр да регистра 7 сдвига информаци по вл етс на выходе. Если три и меньше единицы, то блок 10 сравнени разрешает работу сумматоРУ 9 который производит операцию: сумма по модулю два содержимого информационного и контрольного регистров 7 и 8, результат заноситс в и 1 ормационный регистр 7. Этой операцией исключаетс помеха, идувщ по линии св зи, а информаци сохран етс , после этого контрольный регистр 8 сбрасьюаетс .
Claims (1)
- ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, содержащий генератор, счетчик импульсов и триггер, отличающийся тем, что, с целью повышения помехоустойчивости, в него введены регистр сдвига, элемент ИЛИ, информационный и контрольный регистры сдвига, элемент И, сумматор по модуле два и блок сравнения, причем тактовый вход регистра сдвига соединен с тактовыми входами триггера, счетчика импульсов и с выходом генератора, выход регистра сдвига соединен с входами элемента ИЛИ, выход которого соединен с информационным входом триггера, пря- мой выход триггера соединен с выходами информационного и контрольного регистров сдвига, а инверсный выход с первым входом элемента И, второй вход которого соединен с тактовыми входами информационного и контрольного регистров сдвига и с выходом счетчика импульсов, выход элемента И соединен с управляющим входом блока сравнения, первый выход которого соединен с управляющим входом сумматора по модулю два, а второй выход - с установочным входом контрольного регистра сдвига, информационные входы блока сравнения соединены с соответствующими выходами контрольного регистра сдвига и с соответствующими первыми входами сумматора по модулю два, выходы которого соединены с информационными входами информационного регистра сдвига, выходы которого соединены с вторыми входами сумматора по модулю два.>
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833643280A SU1200400A1 (ru) | 1983-09-16 | 1983-09-16 | Формирователь импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833643280A SU1200400A1 (ru) | 1983-09-16 | 1983-09-16 | Формирователь импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1200400A1 true SU1200400A1 (ru) | 1985-12-23 |
Family
ID=21082144
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833643280A SU1200400A1 (ru) | 1983-09-16 | 1983-09-16 | Формирователь импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1200400A1 (ru) |
-
1983
- 1983-09-16 SU SU833643280A patent/SU1200400A1/ru active
Non-Patent Citations (1)
Title |
---|
Патент DE № 2722395, кл. Н 03 К 5/156, 1977. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1596927A (en) | Decoder | |
SU1200400A1 (ru) | Формирователь импульсов | |
US4642810A (en) | Repetitive sequence data transmission system | |
SU1617655A1 (ru) | Многократный фазовый модул тор | |
SU1180898A1 (ru) | Устройство дл контрол логических блоков | |
SU1116547A1 (ru) | Устройство дл выделени рекуррентного синхросигнала | |
SU1319268A1 (ru) | Коммутатор с заданием пор дка коммутации | |
SU873421A1 (ru) | Многоканальное устройство приема шумоподобных сигналов | |
SU1238096A1 (ru) | Устройство дл подключени абонентов к магистрали электронной вычислительной машины | |
SU1408538A1 (ru) | Устройство дл контрол качества дискретного канала св зи | |
SU1647890A1 (ru) | Декадное счетное устройство | |
SU1265657A1 (ru) | Устройство дл контрол электрических соединений | |
SU1656688A1 (ru) | Устройство дл обнаружени ошибок цифрового сигнала в контролируемых кодах | |
SU1347167A1 (ru) | Генератор псевдослучайных чисел | |
SU1030789A1 (ru) | Устройство дл ввода информации | |
SU1107328A1 (ru) | Устройство дл передачи многочастотных сигналов | |
SU1387188A1 (ru) | Коммутирующее устройство системы контрол | |
SU1462391A1 (ru) | Устройство дл передачи информации | |
RU2009617C1 (ru) | Устройство тактовой синхронизации | |
SU1411953A1 (ru) | Селектор импульсов по длительности | |
SU1010717A1 (ru) | Генератор псевдослучайных последовательностей | |
SU1160545A1 (ru) | Устройство защиты от импульсных помех | |
SU1396136A1 (ru) | Устройство дл сопр жени микроЭВМ с кассетным магнитофоном | |
SU1649677A1 (ru) | Устройство дл контрол @ -кода | |
RU1807586C (ru) | Устройство дл св зи с объектом управлени |