SU1347167A1 - Генератор псевдослучайных чисел - Google Patents
Генератор псевдослучайных чисел Download PDFInfo
- Publication number
- SU1347167A1 SU1347167A1 SU864022981A SU4022981A SU1347167A1 SU 1347167 A1 SU1347167 A1 SU 1347167A1 SU 864022981 A SU864022981 A SU 864022981A SU 4022981 A SU4022981 A SU 4022981A SU 1347167 A1 SU1347167 A1 SU 1347167A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- modulo
- pseudo
- input
- shift register
- Prior art date
Links
Landscapes
- Error Detection And Correction (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
Изобретение может быть исполь- зовано в вычислительной технике и позвол ет повысить равномерность закона распределени символов в периоде формируемой последовательности псевдослучайных чисел. Устройство содержит генератор 1 тактовых импульсов , т-разр дный регистр 2 сдвига, сумматор 3 и элемент И 4. Дл достижени поставленной цели в генератор введен элемент ИЛИ 5 и образованы новые функциональные св зи. 1 ил.
Description
11
Изобретение относитс к импульсной технике и может быть использовано в вычислительной технике.
Целью изобретени вл етс повышение равномерности закона распреде лени символов в периоде формируемой последовательности псевдослучайных чисел.
На чертеже представлена функцио- нальна схема генератора псевдослучайных чисел.
Генератор псевдослучайных чисел содержит генератор 1 тактовых импульсов , выход которого соединен с входом синхронизации т-разр дного регистра 2 сдвига, (К-1) выходов р азр дов которого, вход щих в цепь логической обратной св зи, соединены с соответствующими (К-1) входами сумматора 3 по модулю два, элемент И 4, выход которого соединен с первым входом элемента ИЛИ 5, выход которого соединен с К-м входом сумматора 3 по модулю два (К - число вы- ходов разр дов регистра 2 сдвига, вход щих в цепь логической обратной св зи последнего в соответствии с реализуемым примитивным полиномом), выход которого соединен с информационным входом регистра 2 сдвига, выход i-ro разр да которого соединен с вторым входом элемента ИЛИ 5. Инверсные выходы разр дов, кроме пос-. леднего и i-ro, регистра 2 сдвига .соединены с входами элемента И 4.
Генератор псевдослучайных чисел работает следующим образом.
Пусть в исходном состо нии т-раз- р дный регистр 2 сдвига находитс в состо нии Все нули. Б этом слу- чае на выходе элемента И 4 присутствует уровень логической единицы, который через элемент ИЛИ 5 и сумматор 3 по модулю два поступает на информационный вход т-разр дного регистра 2 сдвига. Первый тактовый импульс с выхода генератора 1 тактовых импульсов обеспечивает по вление в т-раз- р дном регистре 2 сдвига комбинации 100...00, т.е. нулей во всех разр да регистра 2 сдвига, кроме первого. Дальше в устройстве генерируетс последовательность псевдослучайных чисел в соответствии с реализуемым по- линомом, при этом в зависимости от текущего состо ни т-разр дного регистра 2 сумматор 3 по модулю два формирует сигнал, равный сумме
с 5
0 5
0
67 2
по модулю два логических значений сигналов, наход щихс в К разр дах регистра 2 сдвига, вход щих в цепь его обратной св зи.
При значени х содержимого любого , из первых т-1 разр дов, кроме i-ro, m-разр дного регистра 2 сдвига,отличных от нул , на выходе элемента И 4 посто нно находитс уровень логического нул , а сумматор 3 по модулю два реализует операцию суммировани - по модулю два содержимого всех К разр дов регистра 2 сдвига, вход щих в цепь обратной св зи последнего. При этом содержимое i-ro разр да регистра 2 сдвига поступает на К-й .вход сумматора 3 по модулю два через элемент ИЛИ 5 без изменени , так как на первом входе последнего присутствует значение логического нул с выхода элемента И 4.
При по влении в разр дах т-разр дного регистра 2 сдвига комбинации 00...01, на выходе элемента И 4 по вл етс значение логической единицы, которое через элемент ИЛИ 5 поступает на К-й вход сумматора 3 по модулю два. В этом случае на выходе сумматора 3 по модулю два по вл етс значение логического нул , которое с приходом очередного тактового импульса с генератора 1 тактовых импульсов записываетс в первый разр д т-разр дного регистра 2 сдвига. Генератор псевдослучайных чисел возращаетс в состо ние Все нули регистра 2 сдвига , после чего на выходе элемента И 4 по вл етс уровень логической единицы , который через элемент ИЛИ 5 и сумматор 3 по модулю два следующим тактовым импульсом записываетс в регистр 2 сдвига, т.е. обеспечивает по вление в последнем комбинации 100...00, после чего формирование устройством последовательности псевдослучайных чисел продолжаетс в соответствии с указанным.
Claims (1)
- Формула изоб.ретениГенератор псевдослучайных чисел, содержащий генератор тактовых импульсов , выход которого соединен с входом синхронизации .регистра сдвига, инверсные выходы разр дов которогор кроме последнего и i-ro, соединены с входами элемента И, сумматор по модулю два, выход которого соединен с ий31347167 .4формационным входом регистра сдвига,последовательности псевдосутучайныхвыходы последнего и соответствующих,чисел, в него введен элемент ШЖ.перкроме i-ro, разр дов которого соеди-вый и второй входы которого соединенены с соответствующими входами сум-ны соответственно с выходом элементаматора по модулю два, отлича-И и вьгходом i-rd разр да регистраю щ и и с тем, что, с целью повыше-сдвига, в.ыход элемента ИЛИ соени равномерности закона распределе-дивен с входом сумматора по мони символов в периоде формируемойдулю два.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864022981A SU1347167A1 (ru) | 1986-02-07 | 1986-02-07 | Генератор псевдослучайных чисел |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864022981A SU1347167A1 (ru) | 1986-02-07 | 1986-02-07 | Генератор псевдослучайных чисел |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1347167A1 true SU1347167A1 (ru) | 1987-10-23 |
Family
ID=21221884
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864022981A SU1347167A1 (ru) | 1986-02-07 | 1986-02-07 | Генератор псевдослучайных чисел |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1347167A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU173172U1 (ru) * | 2016-02-01 | 2017-08-15 | Открытое Акционерное Общество "Пеленг" | Генератор псевдослучайных чисел с нелинейной обратной связью |
-
1986
- 1986-02-07 SU SU864022981A patent/SU1347167A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1173528, кл. Н 03 К 3/84, 1983. Авторское свидетельство СССР № 524175, кл. G Об F 1/02, 1975. * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU173172U1 (ru) * | 2016-02-01 | 2017-08-15 | Открытое Акционерное Общество "Пеленг" | Генератор псевдослучайных чисел с нелинейной обратной связью |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1347167A1 (ru) | Генератор псевдослучайных чисел | |
SU799148A1 (ru) | Счетчик с последовательным переносом | |
SU1737445A1 (ru) | Генератор линейно зависимых и независимых случайных двоичных кодов | |
SU884151A1 (ru) | Счетчик импульсов | |
SU746783A1 (ru) | Счетчик джонсона | |
SU1046927A1 (ru) | Многоканальный цифрово-аналоговый преобразователь | |
SU610295A2 (ru) | Аналого-цифровой преобразователь | |
SU1264165A1 (ru) | Накапливающий сумматор | |
SU1013954A1 (ru) | Генератор псевдослучайной последовательности | |
SU940309A1 (ru) | Т-триггер | |
SU1539774A1 (ru) | Генератор псевдослучайной последовательности | |
SU1405110A1 (ru) | Реверсивный счетчик импульсов | |
SU1168934A1 (ru) | Устройство дл сложени и вычитани чисел по модулю @ | |
SU769629A1 (ru) | Регистр сдвига | |
SU401985A1 (ru) | Генератор случайных чисел | |
SU926784A1 (ru) | Детектор частотно-манипулированных сигналов | |
SU783995A1 (ru) | Устройство формировани контрольного разр да счетчика | |
SU489236A1 (ru) | Имитатор искажений телеграфных посылок | |
SU864583A1 (ru) | Полиномиальный счетчик | |
SU1162044A1 (ru) | Преобразователь кода в частоту импульсов | |
SU481042A1 (ru) | Устройство дл решени систем линейных алгебраических уравнений | |
SU1265971A1 (ru) | Устройство дл формировани пачек импульсов | |
SU1476469A1 (ru) | Устройство дл контрол остаточного кода по модулю три | |
SU437061A1 (ru) | Генератор цепеей маркова | |
SU477425A1 (ru) | Делительное устройство |