SU940309A1 - Т-триггер - Google Patents

Т-триггер Download PDF

Info

Publication number
SU940309A1
SU940309A1 SU803215120A SU3215120A SU940309A1 SU 940309 A1 SU940309 A1 SU 940309A1 SU 803215120 A SU803215120 A SU 803215120A SU 3215120 A SU3215120 A SU 3215120A SU 940309 A1 SU940309 A1 SU 940309A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
output
input
bus
zero
Prior art date
Application number
SU803215120A
Other languages
English (en)
Inventor
Николай Григорьевич Коробков
Людмила Васильевна Коробкова
Анатолий Емельянович Лебеденко
Клайд Константинович Фурманов
Original Assignee
Харьковский Ордена Ленина Авиационный Институт Им. Н.Е.Жуковского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковский Ордена Ленина Авиационный Институт Им. Н.Е.Жуковского filed Critical Харьковский Ордена Ленина Авиационный Институт Им. Н.Е.Жуковского
Priority to SU803215120A priority Critical patent/SU940309A1/ru
Application granted granted Critical
Publication of SU940309A1 publication Critical patent/SU940309A1/ru

Links

Landscapes

  • Bus Control (AREA)

Description

1
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  построени  счетчиков, делителей частоты, расфеделителей импульсов , форм1фователей парафазного сигнала.
Известен Т-триггер, выполненный по способу М- 5 и содержащий две входные шины и две тактируемых -триггера Ci.
Недостатком данного устройства  вл етс  относительно низкое быстродействие.
Известен Т-триггер, содержащий шйны установки в ноль и в единицу, входную шину и шесть элементов ИЛИ-НЕ, выходы первого, второго и третьего элементов ИЛИ-НЕ соединены соответственно с первыми входами четвертого, п того и шестого элементов ИЛИ-НЕ, выходы которых соединены соответственно с первыми входами первого, второго- и -третьего элементов ИЛИ-НЕ, выходы первого, второго, четвертого и шестого элеменггов; ИЛИ-НЕ соединены соответственно с
вторыми входами п того, первого, третьего и четвертого элементов ИЛИ-НЕ, входна  шина соединена с вторыми входами второго в шестого элек5ентов ИЛИНЕ , шина установки в ноль соединена с третьими входами п того и шестого эле , ментов ИЛИ-НЕ, шина установки в единицу соединена с третьими входами второго и третьего элеменггов ИЛИ-НЕ, четвертые
,Q входы второго и шестого элементов ИЛИНЕ соединены соответственно с выходами шестого и второго элементов ИЛИ-НЕ, шины установки в ноль и в единицу соединены соответственно с третьими дрми первого и четвертого элементов ИЛИ-НЕ 2.
Недостатком известного Т-тригг а  вл етс  относительно невысокое быстродействие .
20 Цель изобретени  - повышение быстродействи .

Claims (2)

  1. Дл  достижени  поставленной цели в Т-триггер, содержащий шины установки в ноль и в единицу, первую входную шину и шесть элементов ИЛИ-НЕ, выходы первого, второго и третьего элементов ИЛИ-НЕ соединены соответственно с первыми входами четвертого, п того и шестого элементов ИЛИ-НЕ, выходы которых соединены соответственно с первыми входами первого, второго и третьего элементов ИЛИ-НЕ выходы первого, второго, четвертого и шестого элементов ИЛИ-НЕ соединены соответственно с вто рыми входами п того, первого, третьего и четвертого элементов ИЛИ-НЕ, перва  входна  шина соединена с вторыми вхо;дами второго и шестого элементов ИЛИНЕ , шина установки в ноль соединена с третьими входами п того и шестого элементов ИЛИ-НЕ, шина установки в единиц соединена с третьими входами второго и третьего элементов ЙЛИ-НЕ, введена вто рого и шестого элементов ИЛИ-НЕ, Шин установки в ноль соединена с третьими входами п того и шестого элементов ИЛИ-НЕ, шина установки в единицу соединена с третьими входами второго и тр тьего элементов ИЛИ-НЕ, введена втора  входна  шина, котора  соединена с третьими входами первого и четвертого элементов ИЛИ-НЕ, четвертые входы ко торых соединены соответственно с шинами установки в единицу и в ноль. На чертеже представлена предлагаемого Т-триггера. Схема содержит элементы ИЛИ-НЕ 1-6, входные шины 7 и 8, шина 9 уста новки в единицу и шина 10 установки в ноль. Выход элемента 1 ИЛИ-НЕ соединен с первым входом элемента 2, выход которого соединен с первым входом элемента 1, выход элемента 3 соединен с первым входом элемента 4, выход которого соединен с первым входом элемента 3, выход элемента 5 соединен с первым входом элемента 6, выход которого соединен с первым входом элемента 5, второй вход элемента I соединен с выходом элемента 4, второй вход элемента 2 соединен с выходом элемента 5, второй вход элемента 8 соединен с выходом элемента 1, второй вход элемента 4соединен с вторым входом элемента 5и с шиной 7, второй вход элемента 6 соединен с выходом элемента 2, третий вход элемента 3 соединен с третьим входом элемента 5 и с шиной 10, третий вход элемента 4 соединен с третьим входом элемента бис шиной 9, третьи входы элементов 1 и 2 соединены с шиной 8, четвертый вход элемента 1 соединен с шиной 9, четвертый вход элемента 2 соединен с шиной 10. Элементы 1 и 2 ИЛИ-НЕ составл ют первый RS -триггер, элементы 3 и 4 второй R 5 триггер и элементы 5,6 третий RS -триггер. Выход элемента 3 образует единичный выход Т-триггера (Q)t выход элемента 6 образует нулевой выход Т-триггера ( ( ). Т- риггер работает следующим образом . Запуск схемы осуществл етс  взаимноинверсными сигналами, подаваемыми на входные шины 7 и 8. Сигнал, подаваемый на шину 7, обозначен через Т, а сигнал, подаваемый на шину 8 - через Т. Исходное состо ние схемь устанавливаетс  подачей сигналов на шины 9 и 1О. Обозначен сигнал, подаваемый на шину 9, через 5с} , а на шину 1О - через Кд Установка Т-триггера в нулевое состо ние по сигналу Rc3 и в единичные состо ни  по сигналу sd не зависит от характера сигналов на входных шинах. В счетном режиме работа устройства рассматриваетс  от импульсов положительной пол рности, т.е. в исходном состо нии на шине 8 имеет место уровень . логического нул  (Т О); 7 уровень логической единицы (Т l). В этом случае на выходах элементов 4 и 5 имеет место уровень логического нул . Характер сигналов на выходах элементов 3 и 6 (Q, Q ) зависит от состо ни  первого триггера. .; . Рассмотрение процессов начнем с нулевого состо ни , определ емого уровнем логической единицы на выходе элемента 1 и логического нул  на выходе элемента
  2. 2. В этом случае второй R 5 -триггер находитс  в состо нии гашени , определ емом наличием уровн  логического нул  на обоих выходах, а третий триггер находитс  в состо нии логического нул . на выходе элемента 5 и логической единицы на выходе элемента 6. При подаче положительного импульса (Т 1, Т 0) первый триггер через врем , равное средней задержке в одном логическом элементе { 1;% ), переходит в состо ние гашени . Второй триггер в то же самое врем  переходит из состо ни  гашени  , в состо ние логической единицы на выходе элемента 4 (нул  на выходе элемента З). Состо ние третьего триггера при этом не измен етс . Таким образом, характер сигналов на выходах Т-т-риггера { О , Q ) во ем  действи  вхбдного импульса остаетс  неизменным. После гфекраще и  действи  входного импульса (Т О, Т l) первый тригге через врем  Су переходит из состо ни  гашени  в состо ние логической единицы на выходе элемента 2 (нул  на вы ходе элемента 1), за это же самое врем  хфонсходит изменение уровн  логической единицы на выходе элемента 4 на нулевой. В результате этих изменений по истечении времени 2 Т на вьрсоде элемента 3 устанавливаетс  уровень логической единицы, а на выходе элемента 6 - уровень логического нул  (причем эти процессы идут одновременно), т.е. Т-триггер переходит в единичное состо ние. При поступлении следующего положительного импульса (Т 1, Т О первый триггер через врем  переходит в состо ние гашени , третий триггер в то же самое врем  (То. ) переходи из состо ни  гашени  в состо ние логической единицы на выходе элемента 5 (нул  на выходе элемента б), состо ние вт рого триггера при этом не измен етс , следовательно, не изме.н етс  характер сигналов на вькодах Т-триггера. После прохождени  второго импульса (Т О, Т l) первый триггер через врем  17 переходит из состо ни  гашени  в состо ние логической единицы на выходе элемента 1 (нул  на выходе элемента 2), в это же самое врем  происходит изменение уровн  логической единицы на выходе элемента о на нулевой . Под действием этих изменений по истечению времени 2 Т на выходе элемента 3 устанавливаетс  уровень логического нул , а w выходе элемента 6 уровень логической единицы, т.е. Т-триг гер перейдет в нулевое состо ние. С щэиходом последующих импульсов 1ФОцессы аналогичны. Из рассмотренных процессов видно что максимальна  частота переключени  предлагаемого Т-триггера F что хфимерно в 1,7 раза выше максимальной частоты в схеме прототипа. Способность предлагаемого устройства формировать импульсы переноса (выход элемента б) и заема (выход элемента 4 с минимально возможной задержкой, рав ной TV , позвол ет использовать указанное устройство дл  построени  высокоча тотных счетчиков с последовательным переносом. Следует отметить тот факт, что при переписи информации из первого триггера на выходы Т-триггера, процесс иэменени  потенциалов на выходах элементов 3 и 6 ндет олр1овременно, следовательно , 1фебывание Т-тригГера в промежуточном состо нии будет минимальным и определ емым разностью задержка в элементах 3 и 6, что выгодно отличает гфедлагаемое устройство от известного. Формула изобретени  Т-триггер, содержащий шины установки в ноль и в единицу, первую входную шину и шесть элементов ИЛИ-НЕ, выходы первого, второго и третьего элемен тов ИЛИ-НЕ соединены соответственно с первыми входами четвертого, п того и шестого элементов ИЛИ-НЕ, выходы которых соединены соответственно с первыми входами первого, второго и третьего элементов ИЛИ-НЕ, выходы первого , второго, четвертого и шестого элементов ИЛИ-НЕ соединены соответственно с втqpыми входами п того, первого третьего и четвертого элементов ИЛИНЕ , перва  входна  шина соединена с вт рыми входами второго и шестого эле- ме.нтов ИЛИ-НЕ, шина установки в ноль соединена с третьими входами п того и шестого элементов ИЛИ-НЕ, шина установки Ё единицу соединена с третьими входами второго и третьего элементов ИЛИ-НЕ, отличающийс  тем, . что,. с целью повышенв  быстродействш, в него введена втqpa  входна  шина,котора  соединена с третьими выходами первого и четвертого элементов ИЛИ-НЕ, четвертые входы которых соединены соответственно с шинами установки в единицу и в ноль. Источники информации, гфнн тые во внимание при экспертизе 1.Букреев И. Н. и др. Микроэлектронные схемы цифровых устройств. М., Советское радио , 1975, с. 78, рис. 3.1. 2,Букреев И. Н. а др. Микроэлектронные схемы цифровых устройств. М., Сооетское радио , 1975, с. 93, рис. 3.14 ( щютотип).
SU803215120A 1980-12-12 1980-12-12 Т-триггер SU940309A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803215120A SU940309A1 (ru) 1980-12-12 1980-12-12 Т-триггер

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803215120A SU940309A1 (ru) 1980-12-12 1980-12-12 Т-триггер

Publications (1)

Publication Number Publication Date
SU940309A1 true SU940309A1 (ru) 1982-06-30

Family

ID=20930876

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803215120A SU940309A1 (ru) 1980-12-12 1980-12-12 Т-триггер

Country Status (1)

Country Link
SU (1) SU940309A1 (ru)

Similar Documents

Publication Publication Date Title
US3125691A (en) Pulse strecher employing alternately actuated monostable circuits feeding combining circuit to effect streching
KR870010688A (ko) 잡음펄스 억제회로
SU940309A1 (ru) Т-триггер
GB1363707A (en) Synchronous buffer unit
SU1050120A1 (ru) Счетный триггер
US3040187A (en) Differential rate circuit
KR100343464B1 (ko) 씨모스 알씨 지연 회로
SU799148A1 (ru) Счетчик с последовательным переносом
SU940318A1 (ru) Двоично-троичный счетный триггер
RU2103813C1 (ru) Линия задержки
SU1347167A1 (ru) Генератор псевдослучайных чисел
SU1078625A1 (ru) Синхронный делитель частоты
SU1001485A1 (ru) Двоичный умножитель числа импульсов
SU1529444A1 (ru) Двоичный счетчик
SU1076901A1 (ru) Устройство дл сортировки чисел
SU1264328A1 (ru) Импульсный ключ с запоминанием сигнала управлени
SU438125A1 (ru) Троичный асинхронный счетчик
SU641658A1 (ru) Многопрограмный делитель частоты
SU1444931A2 (ru) Генератор импульсов
SU832715A1 (ru) Устройство контрол импульсов
SU1112571A1 (ru) Делитель частоты
SU1081803A1 (ru) Счетчик
SU1119177A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1003359A1 (ru) Однотактный кольцевой счетчик единичного кода
SU1506547A1 (ru) Троичное счетное устройство