SU438125A1 - Троичный асинхронный счетчик - Google Patents
Троичный асинхронный счетчикInfo
- Publication number
- SU438125A1 SU438125A1 SU1845064A SU1845064A SU438125A1 SU 438125 A1 SU438125 A1 SU 438125A1 SU 1845064 A SU1845064 A SU 1845064A SU 1845064 A SU1845064 A SU 1845064A SU 438125 A1 SU438125 A1 SU 438125A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- input
- circuit
- elements
- counter
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Description
1
Изобретение относитс к импульсной технике и может использоватьс .дл построени электронных вычислительнь х машип и быстродействующей аппаратуры передачи данных.
Известен троичный асинхронный счетчик, состо щий из троичного триггера на элементах «И-НЕ с установочными входами и схемы управлени , выполненной на трех потенпиальных элементах «И--ИЛИ-НЕ.
Цель изобретени - упрощение счетчика и повышение быстродействи .
Дл этого в предлагаемом счетчике выход первой схемы «И каждого элемента «И- ИЛИ-НЕ схемы управлени подключен к входу второй схемы «И этого же элемента «И-ИЛИ-НЕ.
В предлагаемом счетчике сокращаетс количество схем «И в 1,32 раза, а быстродействие повыщаетс за счет ускоренного включени схемы управлени в 1,4 раза.
На чертеже показана функциональна схема предлагаемого счетчика.
Счетчик состоит из троичного триггера 1 и схемы управлени 2. Троичный триггер, содержащий три четырехвходовых элемента «И-НЕ, своими установочными входами 3, 4 и 5 соответственно подключен к выходам 6, 7 и 8 схемы управлени .
Схема управлени содержит три элемента «И-ИЛИ-НЕ 9, 10 и П, каждый из которых имеет по две схемы «И 12 и 13, 14 и 15, 16 и 17, причем выход каждой схемы «И с четным номером подключен к входу схемы «И с нечетным номером своего элемента «И-
ИЛИ-НЕ, а оставщиес два входа схемы «И с нечетным номером подключены к выходам троичного триггера, т. е. входы «И 13 подключены к выходам 18 и 19, входы «И 15 - к выходам 19 и 20, входы «И 17 - к
выходам 18 и 20. Посредством перекрестных св зей с выходов соседних элементов «И- ИЛИ-НЕ на входы схем «И с четными номерами в схеме управлени образован триггер с трем устойчивыми состо ни ми, имеющий один установочный вход 21 и счетный вход 22. Схемы «И 13, 15 и 17 предназначены дл дешифрировани состо ни троичного триггера. Дл устранени неоднозначности перехода
схемы управлени из одного состо ни в другое при подаче на вход 22 импульсов счета используетс тот факт, что схемы «ИЛИ, вход щие в состав элементов «И-ИЛИ-НЕ, кроме операции логического сложени выполн ют операцию арифметического сложени входных токов. Таким образом, если на оба входа схемы «ИЛИ-НЕ одновременно поданы логические «единицы, то она включаетс примерно в 2 раза быстрее, чем в том случае , когда логическа «единица подана на
один из ее входов (больший входной ток -инвертора включает его быстрее).
Предмет изобретени
Троичный асинхронный счетчик, состо щий из троичного триггера на элементах «И-НЕ с установочными входами и схемы управлени ,
выполненной на трех потенциальных элементах «И-ИЛИ-НЕ, соединенных перекрестными св з ми, отличающийс тем, что, с целью упрощени и повышени быстродействи , выход первой схемы «И каждого элемента «И-ИЛИ-НЕ подключен к входу второй схемы «И этого же элемента «И- ИЛИ-НЕ.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1845064A SU438125A1 (ru) | 1972-11-09 | 1972-11-09 | Троичный асинхронный счетчик |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1845064A SU438125A1 (ru) | 1972-11-09 | 1972-11-09 | Троичный асинхронный счетчик |
Publications (1)
Publication Number | Publication Date |
---|---|
SU438125A1 true SU438125A1 (ru) | 1974-07-30 |
Family
ID=20531727
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1845064A SU438125A1 (ru) | 1972-11-09 | 1972-11-09 | Троичный асинхронный счетчик |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU438125A1 (ru) |
-
1972
- 1972-11-09 SU SU1845064A patent/SU438125A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4433372A (en) | Integrated logic MOS counter circuit | |
US4759043A (en) | CMOS binary counter | |
SU438125A1 (ru) | Троичный асинхронный счетчик | |
US3088056A (en) | Logic and memory circuit units | |
US3657557A (en) | Synchronous binary counter | |
US3145292A (en) | Forward-backward counter | |
US3134030A (en) | Flip-flop circuit with a delay between a logical input circuit and the flip-flop | |
US3182204A (en) | Tunnel diode logic circuit | |
US3040187A (en) | Differential rate circuit | |
US3986128A (en) | Phase selective device | |
GB1321030A (en) | Asynchronous adding-substracting device | |
US3519845A (en) | Current mode exclusive-or invert circuit | |
JPS59117315A (ja) | パルス発生回路 | |
US3440413A (en) | Majority logic binary adder | |
US3591853A (en) | Four phase logic counter | |
US3117240A (en) | Transistor inverter amplifier employing capacitor diode combination to provide synchronous output from synchronoulsy applied input | |
SU497583A1 (ru) | Устройство дл сравнени чисел | |
US3654559A (en) | Word generating apparatus | |
SU940309A1 (ru) | Т-триггер | |
US3487316A (en) | Threshold gates and circuits | |
SU435524A1 (ru) | Множительно-делительное устройство | |
SU369715A1 (ru) | Троичный потенциальный триггер | |
SU632065A1 (ru) | Частотно-импульсный функциональный генератор | |
US3105141A (en) | Counter circuits | |
SU1078632A1 (ru) | Троичный счетный триггер |