RU2103813C1 - Линия задержки - Google Patents
Линия задержки Download PDFInfo
- Publication number
- RU2103813C1 RU2103813C1 RU96121291/09A RU96121291A RU2103813C1 RU 2103813 C1 RU2103813 C1 RU 2103813C1 RU 96121291/09 A RU96121291/09 A RU 96121291/09A RU 96121291 A RU96121291 A RU 96121291A RU 2103813 C1 RU2103813 C1 RU 2103813C1
- Authority
- RU
- Russia
- Prior art keywords
- output
- input
- circuit
- signal
- trigger
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Abstract
Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники. Линия связи содержит однотактный D-триггер, управляемый посредством схем ИЛИ, ИЛИ-НЕ, а также генератор прямоугольных импульсов, двоичный счетчик импульсов и дешифратор. Устройство позволяет сдвигать во времени короткий импульсный сигнал и изменять после сдвига его длительность. 1 ил.
Description
Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах и устройства связи различных отраслей техники.
Известна линия задержки, описанная, например в [1], содержащая несколько последовательно включенных инверторов. К недостаткам такого устройства следует отнести малое время задержки, необходимость управления потенциальным сигналом и невозможность изменения времени задержки и длительности переданного сигнала.
Известна также линия задержки, описанная, например в [2], содержащая однотактный D-триггер, генератор прямоугольных импульсов, двоичный счетчик и две схемы ИЛИ. К недостатку данного устройства относится необходимость управления потенциальным сигналом.
В качестве прототипа принято устройство, описанное в [2].
Целью предлагаемого изобретения является расширение функциональных возможностей, а именно возможность задержки импульсного сигнала, а также изменения задержки прохождения сигнала и его длительности после задержки.
Поставленная цель достигается тем, что в устройство введены дешифратор, схема ИЛИ-НЕ для управления D-триггером.
Сущность изобретения поясняется чертежом, на котором приведена схема линии задержки.
Вход Вх устройства (фиг.1) соединен с одним из входов первой двухвходовой схемы ИЛИ 1, второй вход которой соединен с выходом схемы ИЛИ-НЕ 2. Выход схемы ИЛИ 1 соединен в D-входом однотактного D-триггера Т 3, выход Q которого соединен с входом генератора прямоугольных импульсов Г 4, выход которого в свою очередь соединен с входом C двоичного счетчика СТ-2 5. Двоичные выходы счетчика СТ-2 соединены с соответствующими входами дешифратора ДС 6. Выход Q триггера Т 3 соединен также с одним из входов второй схемы ИЛИ 7, к второму входу которой подсоединен вход Вх устройства, а выход - к входу С триггера Т 3, причем его выход , подсоединен к одному из входов схемы ИЛИ-НЕ 2. Один из используемых выходов, например 2 дешифратора ДС 6 подсоединен к выходу Вых устройства, а второй из используемых выходов, например 6, к второму входу схемы ИЛИ-НЕ 2. Выходы дешифратора ДС выбираются в зависимости от требуемой длительности задержки времени передачи сигнала на выходную линию и длительности переданного сигнала.
Использование двух схем ИЛИ и схемы ИЛИ-НЕ для последовательного включения и выключения триггера и применение дешифратора для включения и выключения выходной линии в источниках не обнаружено.
Устройство работает следующим образом.
В исходном состоянии триггер 3 находится в состоянии Q= 0, (выключен), а запись в двоичном счетчике 5 стерта (счетчик "обнулен"). При поступлении кратковременного передаваемого на выход сигнала на вход Вх устройства, он передается через схему ИЛИ 1 на вход D-триггера Т 3 и одновременно через схему ИЛИ 7 на его вход С. Триггер переключается в состояние Q= 1, (включается), включая в работу генератор импульсов Г 4. Прямоугольные импульсы, генерируемые им, подаются на вход С счетчика СТ-2 5, подсчитывающего и преобразующего их десятичное число в двоичный код, который в свою очередь передается на дешифратор ДС 6. Одновременно сигнал с выхода Q триггера Т 3 поступает на один из входов схемы ИЛИ 7, на второй вход которой подается сигнал с входа Вх устройства. Сигнал с выхода схемы ИЛИ 7 подается на вход С триггера Т 3. Нулевой логический сигнал , триггера Т 3 поступает на один из входов схемы ИЛИ-НЕ 2, на втором входе которой также существует нулевой сигнал, снимаемый с последнего используемого выхода дешифратора ДС 6. С выхода схемы ИЛИ-НЕ 2 единичный сигнал через схему ИЛИ 1 поступает на вход D-триггера Т 3, удерживая его во включенном состоянии. После этого момента задерживаемый сигнал с входа устройства может быть снят. При подсчете первого заданного числа импульсов сигнал с соответствующего выхода дешифратора ДС 6, например 2, передается на выход Вых устройства, осуществляя задержку передачи сигнала на выходную линию, соответствующую времени подсчета двух импульсов генератора. При подсчете второго заданного числа импульсов сигнал с соответствующего выхода дешифратора ДС 6, например 6, поступает на один из входов схемы ИЛИ-НЕ 2, а с ее выхода в инверсной (нулевой) форме на один из входов схемы ИЛИ 1. Триггер Т 3 выключается, выключая генератор Г 4. Устройство прекращает работу. Длительность выходного сигнала определяется временем подсчета числа импульсов между первым и последним сигналами, снятыми с дешифратора. Время задержки и длительность выходного сигнала определяется частотой генератора. Число разрядов двоичного счетчика и дешифратора принимается в зависимости от максимального времени задержки и длительности выходного сигнала.
Литература
1. Харазов К.И. и Трофимов В.И., Функциональные устройства цифровых систем управления оснащением ЛА, М.: Изд. МАИ, 1990. с. 13, рис. 8.
1. Харазов К.И. и Трофимов В.И., Функциональные устройства цифровых систем управления оснащением ЛА, М.: Изд. МАИ, 1990. с. 13, рис. 8.
2. Авторское свидетельство СССР N 301838, кл. Н 03 К 17/28, 1971.
Claims (1)
- Линия задрежки, содержащая однотактный D-триггер, генератор прямоугольных импульсов, двоичный счетчик, две схемы ИЛИ, причем вход устройства подключен к одному из входов первой схемы ИЛИ, выход которой подключен к D-входу однотактного D-триггера, отличающаяся тем, что в устройство введены схема ИЛИ НЕ и дешифратор, один из выходов которого подключен к выходу устройства, выход генератора прямоугольных импульсов подключен к C-входу двоичного счетчика, выходы которого подключены к соответствующим входам дешифратора, один из входов схемы ИЛИ НЕ подключен к выходу отнотактного D-триггера, второй вход к второму выходу дешифратора, а выход к второму входу первой схемы ИЛИ, один из входов второй схемы ИЛИ подключен к Q-выходу отнотактного D-триггера, второй вход к входу устройства, а выход к C-входу однотактного D-триггера, Q-выход которого подключен к входу генератора прямоугольных импульсов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU96121291/09A RU2103813C1 (ru) | 1996-10-30 | 1996-10-30 | Линия задержки |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU96121291/09A RU2103813C1 (ru) | 1996-10-30 | 1996-10-30 | Линия задержки |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2103813C1 true RU2103813C1 (ru) | 1998-01-27 |
RU96121291A RU96121291A (ru) | 1999-01-10 |
Family
ID=20186978
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU96121291/09A RU2103813C1 (ru) | 1996-10-30 | 1996-10-30 | Линия задержки |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2103813C1 (ru) |
-
1996
- 1996-10-30 RU RU96121291/09A patent/RU2103813C1/ru not_active IP Right Cessation
Non-Patent Citations (1)
Title |
---|
Харазов К.И. и др. Функциональные устройства цифровых систем управления оснащением ЛА. - М.: МАИ, 1990, с. 13, рис. 8. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2103813C1 (ru) | Линия задержки | |
RU2100900C1 (ru) | Линия задержки | |
GB1363707A (en) | Synchronous buffer unit | |
RU2117387C1 (ru) | Линия задержки | |
RU2130231C1 (ru) | Линия задержки сигнала | |
RU2103807C1 (ru) | Формирователь группы импульсов | |
RU2100901C1 (ru) | Таймер | |
RU2022468C1 (ru) | Устройство для преобразования кодов | |
RU2103808C1 (ru) | Таймер | |
SU750566A1 (ru) | Регистр сдвига | |
SU963129A1 (ru) | Селектор импульсов | |
SU799148A1 (ru) | Счетчик с последовательным переносом | |
SU888335A1 (ru) | Цифровой фильтр | |
SU1422363A1 (ru) | Цифрова регулируема лини задержки | |
SU657604A1 (ru) | Широтно-импульсный модул тор | |
JPS6484499A (en) | Multiplex mode memory device | |
SU938413A1 (ru) | Делитель частоты | |
SU957424A1 (ru) | Генератор импульсов | |
RU2147788C1 (ru) | Линия задержки | |
SU1264165A1 (ru) | Накапливающий сумматор | |
RU2119245C1 (ru) | Реле времени | |
SU790220A1 (ru) | Устройство задержки импульсов | |
SU686029A1 (ru) | Устройство дл определени разности двух чисел | |
SU1277387A2 (ru) | Делитель частоты следовани импульсов | |
SU1709549A1 (ru) | Устройство дл приема дискретной информации |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20011031 |