RU2117387C1 - Линия задержки - Google Patents

Линия задержки Download PDF

Info

Publication number
RU2117387C1
RU2117387C1 RU96124273/09A RU96124273A RU2117387C1 RU 2117387 C1 RU2117387 C1 RU 2117387C1 RU 96124273/09 A RU96124273/09 A RU 96124273/09A RU 96124273 A RU96124273 A RU 96124273A RU 2117387 C1 RU2117387 C1 RU 2117387C1
Authority
RU
Russia
Prior art keywords
input
output
circuit
signal
delay line
Prior art date
Application number
RU96124273/09A
Other languages
English (en)
Other versions
RU96124273A (ru
Inventor
Конкордий Иннокентьевич Харазов
Original Assignee
Конкордий Иннокентьевич Харазов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Конкордий Иннокентьевич Харазов filed Critical Конкордий Иннокентьевич Харазов
Priority to RU96124273/09A priority Critical patent/RU2117387C1/ru
Application granted granted Critical
Publication of RU2117387C1 publication Critical patent/RU2117387C1/ru
Publication of RU96124273A publication Critical patent/RU96124273A/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

Линия задержки относится к вычислительной технике и может найти применение в системах управления, контроля и измерения. Техническим результатом является расширение функциональных возможностей за счет увеличения или повторения времени задержки входного сигнала. Линия задержки содержит D-триггер, генератора импульсов, счетчик, дешифратор, многоцелевой элемент цифровых структур и схемы ИЛИ, ИЛИ-НЕ и И. 1 ил.

Description

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных и других устройствах различных отраслей техники.
Известна линия задержки, описанная, например, в [1], содержащая несколько последовательно включенных схем НЕ. К недостаткам такого устройства следует отнести невозможность увеличения или повторения времени задержки выходного сигнала без прерывания задержки при повторном входном кратковременном сигнале.
Известно также устройство описанное, например, в [2], содержащее двоичный счетчик импульсов и дешифратор с множеством выходов.
К недостаткам такого устройства также следует отнести невозможность увеличения или повторения времени задержки выходного сигнала без применения задержки при кратковременном повторном входном сигнале.
Поставленная цель достигается тем, что в устройство дополнительно установлены однотактный D-триггер, управляющий внутренним генератором импульсов, а также две схемы ИЛИ и схема ИЛИ-НЕ для управления триггером и, кроме этого, схема И и многоцелевой элемент цифровых структур (МЭЦС) для осуществления повторного отсчета времени.
В качестве прототипа принять устройство, описанное [2].
Целью настоящего изобретения является расширение функциональных возможностей устройства, а именно возможность увеличения или повторения времени задержки выходного сигнала без прерывания задержки при повторном кратковременном входном сигнале.
Сущность изобретения поясняется чертежом, где приведена схема устройства.
Устройство (фиг. 1) содержит двухвходовую схему ИЛИ 1, соединенную одним входом с входом Вх устройства, двухвходовую схему ИЛИ-НЕ 2. соединенную своим выходом с вторым входом двухвходовой схемы ИЛИ 1, выход которой соединен с входом D-однотактного D-триггера 3, выход Q которого соединен с генератором импульсов Г 4, выход которого в свою очередь соединен с входом С двоичного счетчика СТ2 5. Двоичные выходы счетчика СТ2 5 соединены с аналогичными двоичными входами дешифратора DC 6. Выход Q триггера 3 соединен также с одним входом двухвходовой схемы ИЛИ 7, к второму входу которой подсоединен вход Вх устройства, а ее выход соединен с входом С триггера 3. Один из входов двухвходовой схемы ИЛИ-НЕ 2 соединен с последним используемым выходом дешифратора DC 6, а второй - с выходом
Figure 00000002
триггера 3. (МЭЦС) 8 [3] соединен своим выходом с входом R двоичного счетчика СТ2 5, а его синхровход C - с выходом двухвходовой схемы И 9, причем разрешающий вход P МЭЦС соединен с выходом Q триггера 3. Выход Вых устройства соединен с одним из используемых выходов дешифратора DC 6. Число импульсов, подсчитываемых счетчиком до используемого выхода дешифратора, и частота генератора определяют время задержки выходного сигнала при первом управляющем сигнале, поданном на вход устройства. Повторный управляющий сигнал повторяет отсчет импульсов без прерывания времени задержки, осуществляя его продление или повторение.
Использование МЭЦС для увеличения или повторения времени задержки выходного сигнала без его прерывания при повторном входном сигнале в источниках не обнаружено.
Устройство работает следующим образом.
В исходном состоянии триггер 3 находится в состоянии Q = 0;
Figure 00000003
= 1 (выключен), а запись в двоичном счетчике СТ2 5 стерта (счетчик обнулен). При поступлении на вход Вх устройства передаваемого с задержкой на выход сигнала он передается через схему ИЛИ 1 на вход D триггера Т 3, а через схему ИЛИ 7 - на его вход С и на один из входов схемы И 9 (ключ). Триггер Т 3 переключается в состояние Q = 1;
Figure 00000004
= 0, включая в работу генератор Г 4. Одновременно с этим сигнал подается на разрешающий вход P МЭЦС и второй вход схемы И 9 и на синхровход С МЭЦС. МЭЦС формирует кратковременный нулевой сигнал, передает его на вход R счетчика СТ2 5, подтверждая его обнуление и переводит выходной сигнал в форму потенциальной логической единицы, позволяющей работать счетчику СТ2 5. Прямоугольные импульсы генератора Г 4 поступают на счетный вход С счетчика СТ2 5, подсчитывающего и преобразующего их десятичное число в двоичный код, который передается на дешифратор DС 6. Одновременно сигнал с выхода Q триггера Т 3 поступает также на один их входов схемы ИЛИ 7, на второй вход которой подается сигнал с входа Вх устройства. Сигнал с выхода схемы ИЛИ 7 подается на вход С триггера Т 3. Нулевой сигнал
Figure 00000005
= 0 триггера Т 3 поступает на один из входов схемы ИЛИ-НЕ 2, на втором входе которой также существует нулевой сигнал, снимаемый с последнего используемого выхода дешифратора DC 6. С выхода схемы ИЛИ-НЕ 2 единичный сигнал через схему ИЛИ 1 поступает на вход D триггера Т 3, удерживая его во включенном состоянии. После этого момента задерживаемый сигнал с входа устройства может быть снят. При подсчете первого заданного числа импульсов сигнал с другого соответствующего выхода дешифратора DC 6, например 2, передается на выход Вых устройства, осуществляя задержку передачи импульсного сигнала на выходную линию, соответствующую времени подсчета двух импульсов генератора. Если до этого момента на вход Вх устройства поступит следующий кратковременный сигнал, он через схему И 9 (ключ) поступает на синхровход С МЭЦС 8, который вновь формирует кратковременный нулевой выходной сигнал, подаваемый на вход R счетчика CT2 5. Счетчик обнуляется и подсчет импульсов повторяется от нуля, так как триггер Т 3 не изменял своего состояния и генератор импульсов продолжал работу.
При подсчете второго заданного числа импульсов сигнал с соответствующего следующего выхода дешифратора DC 6, например 6, поступает на один из входов схемы ИЛИ-НЕ 2, а с ее выхода в нулевой форме на один из входов схемы ИЛИ 1 (входной сигнал к этому времени снят) и на вход D триггера Т 3. Триггер выключается, включая генератор Г 4. Устройство прекращает работу. Длительность выходного сигнала определяется длительностью импульса генератора или временем подсчета числа импульсов между первым и последним сигналами, снятыми с дешифратора, для чего эти выходы должны быть объединены схемой ИЛИ. Время задержки выходного сигнала определяется частотой генератора и числом подсчитанных (в сумме) импульсов. Число разрядов двоичного счетчика и дешифратора принимается в зависимости от максимального времени задержки и длительности выходного сигнала.
Литература:
1. Гольденберг Л.М. Импульсные устройства. М. Радио и связь, 1981, стр. 134, рис. 5.19а.
2. Бирюкова С. А. Цифровые устройства на интегральных микросхемах. М., Радио и связь, 1987, стр. 73, рис. 103.
3. Харазов К. П. и др. Основы проектирования логических устройств, М.: МАИ, 1979, с. 52-54.

Claims (1)

  1. Линия задержки, содержащая вход и выход, а также двоичный счетчик импульсов и дешифратор, отличающаяся тем, что дополнительно в линии задержки установлены однотактный D-триггер, генератор прямоугольных импульсов, многоцелевой элемент цифровых структур, две двухвходовых схемы ИЛИ и двухвходовая схема ИЛИ - НЕ, причем к входу D-триггера подсоединен выход одной двухвходовой схемы ИЛИ, один из входов которой соединен с входом линии задержки, а другой - с выходом двухвходовой схемы ИЛИ - НЕ, к одному из входов которой подсоединен последний выход дешифратора, а к другому - выход
    Figure 00000006
    D-триггера, выход Q которого соединен с входом генератора, соединенного своим выходом с входом C двоичного счетчика импульсов, выходы которого поразрядно соединены с соответствующими входами дешифратора, другой выход которого соединен с выходом линии задержки, причем вторая двухвходовая схема ИЛИ одним входом соединена с входом линии задержки, а другим - с Q выходом D-триггера, вход C которого соединен с выходом второй двухвходовой схемы ИЛИ, при этом вход устройства соединен также с одним из входов двухвходовой схемы И, выход которой соединен с синхровходом C многоцелевого элемента цифровых стуктур, разрешающий P вход которого соединен с выходом Q D-триггера, а выход - с входом R двоичного счетчика импульсов, причем второй вход двухвходовой схемы И соединен с выходом Q D-триггера.
RU96124273/09A 1996-12-26 1996-12-26 Линия задержки RU2117387C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU96124273/09A RU2117387C1 (ru) 1996-12-26 1996-12-26 Линия задержки

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU96124273/09A RU2117387C1 (ru) 1996-12-26 1996-12-26 Линия задержки

Publications (2)

Publication Number Publication Date
RU2117387C1 true RU2117387C1 (ru) 1998-08-10
RU96124273A RU96124273A (ru) 1999-02-10

Family

ID=20188520

Family Applications (1)

Application Number Title Priority Date Filing Date
RU96124273/09A RU2117387C1 (ru) 1996-12-26 1996-12-26 Линия задержки

Country Status (1)

Country Link
RU (1) RU2117387C1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Бирюков С.А. Цифровые устройства на интегральных микросхемах. - М.: Радио и связь, 1987, с.73. Гольденберг Л.М. Импульсные устройства. - М.: Радио и связь, 1981, С.134, рис.5.19а. Харазов К.И. и др. Основы проектирования логических устройств. - М.: МАИ, 1979, с.52 - 54. *

Similar Documents

Publication Publication Date Title
RU2117387C1 (ru) Линия задержки
RU2100900C1 (ru) Линия задержки
RU2100901C1 (ru) Таймер
RU2103813C1 (ru) Линия задержки
RU2079206C1 (ru) Формирователь серий импульсов
RU2103807C1 (ru) Формирователь группы импульсов
RU2130231C1 (ru) Линия задержки сигнала
RU2090971C1 (ru) Устройство для выделения первого импульса из серии
SU1647887A2 (ru) Счетное устройство с измен емым коэффициентом счета
SU1422363A1 (ru) Цифрова регулируема лини задержки
JPS54100651A (en) Pulse-width/pusle-period converter circuit
RU2022468C1 (ru) Устройство для преобразования кодов
SU1695389A1 (ru) Устройство дл сдвига импульсов
SU1091162A2 (ru) Блок приоритета
SU1226661A1 (ru) Счетчик в коде "2 из @
SU1264165A1 (ru) Накапливающий сумматор
RU2103808C1 (ru) Таймер
SU1269129A1 (ru) Генератор импульсов со случайной длительностью
KR960030597A (ko) 펄스폭 계측방법 및 그 장치
SU1081787A2 (ru) Преобразователь напр жени в интервал времени
SU1117622A1 (ru) Генератор функции Уолша
SU886235A1 (ru) Преобразователь цифровых кодов в скважность импульсов
RU2013016C1 (ru) Устройство для определения фазового сдвига псевдослучайной последовательности
RU2147788C1 (ru) Линия задержки
RU2130692C1 (ru) Таймер

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20011227