SU1112571A1 - Делитель частоты - Google Patents
Делитель частоты Download PDFInfo
- Publication number
- SU1112571A1 SU1112571A1 SU833606531A SU3606531A SU1112571A1 SU 1112571 A1 SU1112571 A1 SU 1112571A1 SU 833606531 A SU833606531 A SU 833606531A SU 3606531 A SU3606531 A SU 3606531A SU 1112571 A1 SU1112571 A1 SU 1112571A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- counter
- flip
- flop
- Prior art date
Links
Abstract
ДЕЛИТЕЛЬ ЧАСТОТЫ, содержащий счетчик, счетный вход которого соединен с входной шиной, а выходы с входами дешифратора, имеющего два выхода, первый из которых соединен с S-входом RS-триггера, выход которого соединен с выходной шиной и первым входом установки счетчикаj отличающийс тем, что, с целью повышени надежности, в него введены 1К-триггер С-вход которого соединен С входной г НОЙ, выход - с вторым входом уст; эвки счетчика и R-входом RS-триггера, выход которого соединен с входом управлени дешифратора, причем .1К-триггера соединен с вторым выходом дешифратора, К-вход с шиной логической 1.
Description
Изобретение относитс к импульсно технике и может быть использовано в радиоэлектронных устройствах, где . требуетс деление частоты на произвольное (большое) целое число.
Известен дели1ель частоты с целочисленным коэффициентом делени , содержащий четыре вентил , П -разр дный счетчик и дешифратор ГЛ .
Однако надежность работы такого делител частоты относительно низка ввиду того, что триггеры всех разр дов счетчика сбрасываютс одним импульсом , длительность которого равна одному периоду частоты входного сигнала . Такой алгоритм работы не позвол ет применить в старших разр дах счетчика низкочастотные триггеры, которые имеют более высокую надежность
Наиболее близким к изобретению по технической сущности вл етс делитель частоты, содержащий счетчик, дешифратор, RS-триггер и инвертирующий элемент, вход которого соединен с входной шиной, а выход инвертирующего элемента соединен с R-входом RS-триггера, S-вход и выход которого соединены соответственно с выходом дешифратора, и входом установки счетчика , выходы которого соединены с вх дами дешифратора, нулевой выход де-. шифпатора соединен с управл ющим входом инвертирующего элемента, а счетный вход счетчика соединен с входной шиной устройства 21.
В этом устройстве триггеры всех разр дов счетчика сбрасываютс одним импульсом, длительность которого не может превьпиать длительности одного периода частоты входного сигнала. Поэтому в этом устройстве при частотах входного сигнала выше ЗМГц и коэффициентах делени выше 1000 в старших разр дах счетчика приходитс примен ть высокочастотные триггеры, уступающие по среднему времени наработки на отказ, потребление энергии и степени интеграции низкочастотным триггерам.
Недостатком известного вл етс относительно низкй надежность работы , обусловленна общей цепью сброса дл триггеров всех разр дов счетчика
Цель изобретени - повышение надежности устройства.
Поставленна цель достигаетс тем, что в делитель частоты, содержащий счетчик, счетный вход которого
соединен с входной шиной, а выходы с входами дешифратора, имеюп(его два выхода, первый из которых соединен с S-входом RS-триггера, выход которого соединен с выходной шиной и первым входом установки счетчика, введены 1К-триггер, С-вход которого соединен с входной шиной, выход с вторым входом установки счетчика и R-входом RS-триггера, выход которого соединен с входом управлени дешифратора, причем 1-вход 1К-триггера соединен с вторым выходом дешифратора , К-вход - с шиной логической 1.
На чертеже представлена электрическа структурна схема устройства
Делитель частоты содержит счетчик 1, счетный вход которого соединен с входной шиной 2, а выходы с входами дешифратора 3, имеющего два выхода 4 и 5, первый из которых соединен с S-входом RS-триггера 6, выход которого соединен с выходной шиной 7 и первым входом установки .счетчика 1, 1К-триггер 8, С-вход которого соединен с входной шиной 2, вькод - с вторым входом установки счетчика 1 и R-входом RS-триггера 6 выход которого соединен с входом управлени дешифратора 3, причем 1-вход 1К-триггера 8 соединен с вторым выходом дешифратора 3, К-вход с шиной логической 1.
I
Делитель частоты работает следующим образом.
В исходном состо нии в счетчик 1, например N-разр дный, записано число ( 1) - К + 2, где К - требуемый коэффициент делени . Разр ды счетчика 1 разбиты на две группы: А - старшие , В - младшие, так что кажда группа имеет свой вход установки. При этом выполн етс соотношение А + В N.
Входные импульсы с шины 2 поступают на счетный вход счетчика 1, который производит их подсчет. В момент времени, когда на разр дных шин старших разр дов счетчика устанавливаетс код, состо щий из одних единиц , на первом выходе 4 дешифратора 3 по вл етс сигнал, по которому RS-триггер 6 переходит в единичное состо ние. Сигнал с выхода RS-триггера 6 поступает на шину 7, управл ющий вход дешифратора 3 и первый вход установки счетчика 1. Этот сигнал , длительность которого соответствует времени пребьгеани RS-триггера 6 в единичном состо нии, записывает в триггеры старших разр дов счетчика 1 соответствующие значени старших разр дов двоичного кода числа ( 1) - К 2. Этот же сигнал, поступа на управл ющий вход дешифратора 3, разрешает его срабатывание по второму выходу 5.
Когда при дальнейшем заполнении счетчика 1, на разр дных шинах В младших разр дов устанавливаетс код, состо щий из одних единиц, на выходе 5 дешифратора 3 по вл етс сигнал, поступающий на 1-вход 1К-триггера 8. Следующий импульс входной частоты, поступающий на С-вход 1К-триггера 8 устанавливает его в единичное состо$ ние . Сигнал с выхода 1К-триггера 8 устанавливает RS-триггер 6 в нулевое состо ние, снима тем самым сигнал установки старп1их разр дов счетчика 1 и формиру задний фронт выходного сигнала на шине 7. Кроме того, сигнал с выхода 1К-триггера 8, поступа на второй вход установки счетчика 1, записывает в триггеры младших разр дов счетчика 1 значени младших разр дов двоичного кода числа |(2 - 1) - К+ JСледующий импульс входной частоты, поступающий на вход синхронизации 1К-триггера 8 устанавливает его в нулевое состо ние, тем самым снима
сигнал сброса с RS-триггера 6 и сигнал установки триггеров младших разр дов счетчика 1. Таким образом, два импульса входной частоты в конце каждого цикла счета не подсчитываютс счетчиком 1, а используютс дл организации его установки. Этот факт и учтен введением поправочного коэффициента 2 в код установки (2 - 1) - К + 2 .
Данный алгоритм работы делител частоты обеспечивает длительность импульса установки старших разр дов счетчика 1 в (2 - 1) раз большую, чем младших разр дов. Поэтому в старших разр дах счетчика 1 можно примен ть триггеры значительно более низкого быстродействи , чем в младших, имеющих существенно меньшее потребление и более высокую надежность, выполненные на основе технологий (КМОП, маломощный ТТЛШ), позвол ющих получить более высокую степеЯь интеграции . Это особенно важно дл делителей частоты на большие коэффициенты делени ( 1000), примен емых в бортовой аппаратуре.
Экономический эффект от использовани изобретени состоит в снижении стоимости устройств за счет использовани в старших разр дах делителей частоты низкочастотных, но дешевых счетчиков.
Claims (1)
- ДЕЛИТЕЛЬ ЧАСТОТЫ, содержащий счетчик, счетный вход которого соединен с входной шиной, а выходы - с входами дешифратора, имеющего два выхода, первый из которых соединен с S-входом RS-триггера, выход которого соединен с выходной шиной и первым входом установки счетчикаотличающийся тем, что, с целью повышения надежности,' в него введены IK-триггер, С-вход которого соединен с входной г ной, выход - с вторым входом уст; эвки счетчика и R-входом RS-триггера, выход которого соединен с входом управления дешифратора, причем I-вХод ТК-триггера соединен с вторым выходом дешифратора, К-вход с шиной логической 1.* 1112571
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833606531A SU1112571A1 (ru) | 1983-04-15 | 1983-04-15 | Делитель частоты |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833606531A SU1112571A1 (ru) | 1983-04-15 | 1983-04-15 | Делитель частоты |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1112571A1 true SU1112571A1 (ru) | 1984-09-07 |
Family
ID=21068860
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833606531A SU1112571A1 (ru) | 1983-04-15 | 1983-04-15 | Делитель частоты |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1112571A1 (ru) |
-
1983
- 1983-04-15 SU SU833606531A patent/SU1112571A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР 531285, кл. Н 03 К 23/00, 03.02.75. 2. Авторское свидетельство СССР №869055, кл. Н 03 К 23/00, 14.01.80 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4041403A (en) | Divide-by-N/2 frequency division arrangement | |
US4023110A (en) | Pulse comparison system | |
US4160154A (en) | High speed multiple event timer | |
SU1112571A1 (ru) | Делитель частоты | |
US3284715A (en) | Electronic clock | |
US3996523A (en) | Data word start detector | |
SU799148A1 (ru) | Счетчик с последовательным переносом | |
SU1156070A1 (ru) | Устройство дл умножени частоты на код | |
SU966919A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU1078625A1 (ru) | Синхронный делитель частоты | |
SU1629972A1 (ru) | Формирователь пачек импульсов с измен ющейс частотой следовани импульсов в пачке | |
SU455494A1 (ru) | Счетчик с коэффициентом счета 2+1 | |
SU1003359A1 (ru) | Однотактный кольцевой счетчик единичного кода | |
SU1115238A1 (ru) | Управл емый делитель частоты следовани импульсов | |
SU790348A1 (ru) | Дес тичный счетчик | |
SU1275762A1 (ru) | Делитель частоты следовани импульсов | |
SU1272500A1 (ru) | Счетное устройство с контролем | |
SU1119177A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU940309A1 (ru) | Т-триггер | |
SU1070694A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU993460A1 (ru) | Пересчетное устройство | |
SU1109911A1 (ru) | Делитель частоты следовани импульсов | |
SU1444941A1 (ru) | Делитель частоты следовани импульсов с регулируемой длительностью импульсов | |
SU869055A1 (ru) | Делитель частоты | |
SU1265981A1 (ru) | Устройство дл выделени импульсов |