SU1444941A1 - Делитель частоты следовани импульсов с регулируемой длительностью импульсов - Google Patents

Делитель частоты следовани импульсов с регулируемой длительностью импульсов Download PDF

Info

Publication number
SU1444941A1
SU1444941A1 SU874244086A SU4244086A SU1444941A1 SU 1444941 A1 SU1444941 A1 SU 1444941A1 SU 874244086 A SU874244086 A SU 874244086A SU 4244086 A SU4244086 A SU 4244086A SU 1444941 A1 SU1444941 A1 SU 1444941A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
pulse
code
outputs
Prior art date
Application number
SU874244086A
Other languages
English (en)
Inventor
Ярослав Владимирович Коханый
Владимир Иванович Плиш
Любомир Васильевич Головинский
Елена Григорьевна Плиш
Original Assignee
Предприятие П/Я В-8751
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751 filed Critical Предприятие П/Я В-8751
Priority to SU874244086A priority Critical patent/SU1444941A1/ru
Application granted granted Critical
Publication of SU1444941A1 publication Critical patent/SU1444941A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

Изобретение может быть использовано в устройствах автоматики и вычислительной техники дл  получе1ги  серий тактовых импульсов. Цель изобретени  - повьшение надежности функ ционировани  за счет иск;вочени  выработки некорректных выходных сигналов при отказе в разр дах счетчика нм- пульсов типа Посто нный высокий уровень с одновременной вьфаботкой дл  абонентов сигнала Отказ. Устройство содержит счетчик 1 импульсов , элементы 3 и 4 сравнени  кодов, триггеры 7 и 14, регистры 10 и 11 хранени , элемент И 12, элемент ИЛИ 13, инвертор 15, входную шину 2, кодовые шины 5 и 6. 1 ил.

Description

4 со
Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники дл  получени  серий тактовых ш-шульсов.
Цель изобретени  - повьшение надежности функционировани  за счет исключени  выработкр некорректных выходных сигналов npij отказе в разр дах счетчика импульсов типа Посто нный высокий уровень с одновременной выработкой сигнала Отказ (дл  абонентов),
На чертеже приведена электрическа структурна  схема делител  частоты следовани  импульсов с регулируемой длительностью импульсов.
Делитель частоты следовани  импульсов с регулируемой длительностью импульсов содержит счетчик 1 импульсов, входную шину 2, первый 3. и второй 4 элементы сравнени  кодов, первую 5 и вторую б кодовые шины, первый триггер 7, первую 8 и вторую 9 выходные шины, первый 10 и второй 11 регистры, элемент И 12, элемент ИЛИ 13, второй триггер 14, элемент НЕ 15 и шину 16 Отказ. Счетный вход счетчика 1 импульсов соединен с входной шиной 2, а выходы - с первыми группами входов первого 3 и второго 4 элементов сравнени  KO,I --. Инверсный и пр мой выходы первого триггера 7 соединены с управл ющими входами соответственно первого 3 и второго Д элe eнтoв сравнени  кодов, а также соответственно с первой 8 и второй 9 выходными гаинами. Вход запуска первого триггера 7 соединен с выходом Равно первого элемента 3 сравнени  кодов, а вход сброса - с выходом Равно второго элемента 4 сравнени  кодов. Вторые группы входов первого 3 и второго 4 элементов сравнени  кодов соединены с выходами соответственно первого 10 и второго 11 регистров, информационные входы . которых соединены соответственно с первой 5 и второй 6 кодовыми шинами. Выход элемента НЕ 15 соединен с управл ющими входами первого 10 и второго 11 регистров, а вхОд с выходом элемента ИЛИ 3 и информационным входом второго триггера 14, вход и тактовый вход которого соединены соответственно с шиной 16 Отказ и соединенными между собой входом сброса счетчика I импульс.ов и выходом
0
S
0
5
а
5
0
5
0
5
кпементн И 12, первый и второй входы которого соединены соответственно с выходами Равно и Больше второго элемента 4 сравнени  кодов, выходы счетчика 1 импульсов соединены с входами элемента ИЛИ 13.
Делитель частоты следовани  импульсов с регулируемой длительностью импульсов работает следующим образом.
В исходном состо нии счетчик i сброшен, на вькоде элементов 3 и 4 - высокие уровни, на шине 2 - высокий уровень, триггеры 7 и 14 сброшены, на шине 9 - низкий уровень, который блокирует работу элемента 4, на шине 8 - высокий уровень, который разблокирует элемент 3. На шине 5 установлен код. соответствуюЕт.ий величине длительности вьпсодиь импульсов, который единичньи уровнзм но уг;ра«Г1, ю- щему вкоду с вы-ходд элемента i5 занесен в р,йгистр 10 и присутствует на его выхсда:ц л следовательно, и на второй группе вх :г -з элемента 3. На шине 6 устаг1овлен код, соответст- вуюш;ий величип е периода выходных импульсов , который присутствует на выходах регистра 11.
При постуллении тактовых импульсов Ни шкну 2 счетчик 1 начинает их счет, при этом на выходе элемента 15 по вл етс  пулевой уровень, по которому прекращаетс  занесение кодов с шин 5 V 6 соответственно в регистры 10 и 11. При совпадении кодов на выходах счетчика 1 и регистра 10 элемент 3 вырабатьшает низкий уровень, по которому триггер 7 устанавливаетс  в единичное состо ние. Смьна состо ний на выходе триггера 7 приводит к блокировке работы элемента 3, на выходе Равно которого устанавливаетс  вы- сокий уровень. Одновременно разрешаетс  работа элемента 4.
В момент, совпадени  величины кода на выходе счетчика 1 с кодом, который хранитс  в регистре 11, элемент 4 срабатывает, вырабатьгоа  на выходе Равно низкий уровень, которьй через элемент 12, воздейству  на вход сброса счетчика 1, устанавливает последний , а также триггер 7 в исходное (нулевое) состо ние. По исходному состо нию счетчика 1 на выходе элемента 13 вырабатываетс  нулевой уровень , которьй через элемент 15 высоким уровнем производит запись кодов с шин 5 и 6 в регистры 10 и 11
ответственно. После установки григ- гера 7 в исходное состо ние низкий уровень с шины 9 блокирует элемент и на его выходе Равно устанавливаетс  высокий уровень, который разрешает работу счетчику 1.
В случае, если в счетчике 1 возникла неисправность типа посто нный высокий уровень , на выходе элемен- та 13, а следовательно, и на информа- ционнок; входе триггера 14 присутствует высокий уровень, Б момент окончани  низкого уровн  на выходе Равно элемента 4 на выходе триггера 14 формируетс  единичный уровень, определ ющий по шине 16 ошибочную работу устройства. При этом на выходе элемента 15 посто нно присутствует уровень , пр гп тствующий -занесению нового значени  кода с пган 5 и 6 в регистры 10 и 11 соответственно.
В случае, если при возникновении неисправности типа посто нный высокий уровень на выходе счетчика 1 невозможно, формирование кодовых комбинаций , которые присутствуют на выходе регистра 11, на выходе Больше элемента 4 формируетс  нулевой уровень, кс :-орый через элемент 12 своим фронтом (переходом в единичный уровень ) формирует на выходе триггера 14, а следовательно, и на шине 16 единичной сигнал отказа устройства .

Claims (1)

  1. Формула изобретени 
    Делитель частоты следовани  импульсов с регулируемой длительностью 40
    ш-гпульсов, содержащий счетчик импуль- coiij счетк -гл вхсд которого соединен с входной шиной, вход сброса - с выходом элемента И, ,цы - с соответствующими входами первых групп входов первого и второго элементов сравнени  кодов, выходы Равно которых соединены с входами соответст- ственно запуска и сброса первого триггера, инверсный вьпсод которого соединен с первой выходной и с управл ющим в:-;одом первого элемента сравнени , пр мой вы.л д - с второй выходной шкнск 1 с улравл юпхим входом второго элемента ,:, кедов , и первую и кодовые , отличающийс  тем, что, с целью повышени  надежности функционировани , в него введет.) элементы ИЛИ и НЕ, второй триггер, шина Отказ , первый и второй регистры, информационные входы которых соединены соответственно с первой и второй кодовыми шинами, выходы - с соответ- С1вующими входами вторых групп входов соответственно первого и второго элементов сравнени  кодов, управл ющие входы - с выходом элемента НЕ, вход которого соединен с выходом элемента I UHI, входы которого подключены к выходам соответствуюпщх разр дов счетчика импульсов, и с информационными входами второго триггера, выход которого соединен с шиной Отказ , тактовый вход - с выходом элемента И, первый и второй входы которого соединены с выходами соответ ст- венно Равно и Больше второго элемента сравнентт  кодов.
SU874244086A 1987-05-12 1987-05-12 Делитель частоты следовани импульсов с регулируемой длительностью импульсов SU1444941A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874244086A SU1444941A1 (ru) 1987-05-12 1987-05-12 Делитель частоты следовани импульсов с регулируемой длительностью импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874244086A SU1444941A1 (ru) 1987-05-12 1987-05-12 Делитель частоты следовани импульсов с регулируемой длительностью импульсов

Publications (1)

Publication Number Publication Date
SU1444941A1 true SU1444941A1 (ru) 1988-12-15

Family

ID=21303884

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874244086A SU1444941A1 (ru) 1987-05-12 1987-05-12 Делитель частоты следовани импульсов с регулируемой длительностью импульсов

Country Status (1)

Country Link
SU (1) SU1444941A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1091351, кл. Н 03 К 23/06, 1983. Авторское свидетельство СССР № 1241468, кл. Н 03 К 23/66, 1984. *

Similar Documents

Publication Publication Date Title
US4041403A (en) Divide-by-N/2 frequency division arrangement
SU1444941A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
US4164712A (en) Continuous counting system
SU1629972A1 (ru) Формирователь пачек импульсов с измен ющейс частотой следовани импульсов в пачке
SU1365358A1 (ru) Устройство дл контрол кода " @ из @
SU1188846A1 (ru) Умножитель частоты следовани импульсов
SU1730713A1 (ru) Цифровой частотный детектор
SU1504801A1 (ru) Управляемый делитель частоты следования импульсов
SU830378A1 (ru) Устройство дл определени поло-жЕНи чиСлА HA чиСлОВОй ОСи
SU1594548A1 (ru) Устройство дл контрол обращений процессора к пам ти
SU445163A1 (ru) Пересчетное устройство с переменным коэффициентом делени
SU1401462A1 (ru) Устройство дл контрол логических блоков
SU1444744A1 (ru) Программируемое устройство дл вычислени логических функций
SU1444937A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1387192A1 (ru) Счетный элемент с контролем
SU391744A1 (ru) Счетчик
SU1262724A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1750058A1 (ru) Управл емый делитель частоты
RU1798901C (ru) Однотактный умножитель частоты
SU1226662A1 (ru) Делитель частоты с дискретной регулировкой длительности импульсов
SU919090A1 (ru) Устройство дл контрол работы счетчика с потенциальными выходами
SU1383497A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU1725388A1 (ru) Двоичное пересчетное устройство с контролем
SU1499490A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU911728A1 (ru) Коммутатор