SU1188846A1 - Умножитель частоты следовани импульсов - Google Patents

Умножитель частоты следовани импульсов Download PDF

Info

Publication number
SU1188846A1
SU1188846A1 SU843716661A SU3716661A SU1188846A1 SU 1188846 A1 SU1188846 A1 SU 1188846A1 SU 843716661 A SU843716661 A SU 843716661A SU 3716661 A SU3716661 A SU 3716661A SU 1188846 A1 SU1188846 A1 SU 1188846A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
inputs
trigger
Prior art date
Application number
SU843716661A
Other languages
English (en)
Inventor
Олег Анатольевич Губанов
Владимир Леонидович Котляров
Original Assignee
Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола filed Critical Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола
Priority to SU843716661A priority Critical patent/SU1188846A1/ru
Application granted granted Critical
Publication of SU1188846A1 publication Critical patent/SU1188846A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

УМНОЖИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ, содержащий делитель частоты импульсов и первый счетчик импульсов, соединенные последовательно генератор тактовых импульсов, выделители переднего и заднего фронтов входных импульсов, входы которых соединены между собой, второй счетчик импульсов, первый триггер, выход которого  вл етс  выходом устройства и подключен к первому входу элемента ИЛИ, отличающийс   тем, что, с целью повышени  надежности, в него введены два блока сравнени  кодов, первый и второй регистры хранени , второй триггер, одновибратор, вход которого подключен к выходу элемента ИЛИ, а выход к входу обнулени  второго счетчика импульсов, разр дные выходы которого соединены с первыми группами входов первого и второго блоков сравнени  кодов, а счетный вход - с выходом генератора тактовых импульсов , D-входом второго триггера, со счетным входом делител  частоты, . С-входом первого триггера, Л-вход которого подключен к выходу первого блока сравнени  кодов, К-вход - к выходу второго блока сравнени  кодов , R-вход - к выходу вьщелител  заднего фронта импульсов, к входам сброса делител  частоты импульсов и первого счетчика импульсов, jc второму входу элемента ИЛИ и управл ю (Л щему входу второго регистра хранени , выходы которого соединены с второй группой входов второго блока сравнени  кодов, а разр дные выходы , первого счетчика импульсов - с разр дными входами первого и второго регистров хранени , причем разр д00 00 ные выходы первого регистра хранени  подключены к второй группе вхо00 дов первого блока сравнени  кодов, 4i а управл ющий вход - к выходу выдеа лител  переднего фронта входных импульсов, вход которого соединен с выходом триггера, информационный вход которого подключен к входной шине „

Description

Изобретение относитс  к импульсной технике и может быть использовано в измерительных системах различ ного назначени . Цель изобретени  - повышение надежности путем упрощени  умножител  частоты следовани  импульсов. На чертеже изображена структурна  электрическа  схема предлагаемого .умножител  частоты следовани  импуль ,сов. Устройство содержит соединенные последовательно генератор 1 тактовых импульсов, делитель 2 частоты, первый счетчик 3 импульсов, выход которого через первый и второй регистры 4 и 5 подключен к вторым группам входов соответственно первого и второго блоков 6 и 7 сравнени  кодов, перва  группа входов последнего из которых подключена к выходам второго счетчика 8 импульсов, одновибратор 9 триггер 10, выход которого через логический злемент HJBi 11 подключен к входу одновибратора 9, вьщелители 12 и 13 переднего и заднего фронтов импульсов , входы которых: подключены к выходу второго триггера 14, информационный вход которого подключен к входной шине 15, и- выходную шину 16. Причем выход одновибратора подключен к входу обнулени  второго счетчика 8 импульсов, счетный вход которого соединен с С-входами первого и второго триггеров 10 и 14 и с входом делител  частоты, вход сброса которого соединен с управл ющим входом первого регистра 4 хранени , входом сброса делител  2 частоты, выходом выделител  13 заднего фронта и R-входом первого триггера 10. Выход выделител  12 переднего фронта соединен с управл ющим входом первого регистра 4 хранени , причем С1-ВХОД первого триггера 10 соединен с вькодом блока 6 сравнени , а Квход - с выходом второго блока 7 сравнени . Умножитель частоты следовани  импульсов работает следующим образом. В ответ на входные импульсы с шины 15 ввода умножаемой частоты, поступающие на информадаонный вход триггера 14, на выходе триггера 14 по вл ютс  импульсы, которые засин-хронизированы импульсами генератора 1 Тактовые импульсы периода Т с выхода генератора 1 поступают че462 рез делитель 2 частоты с коэффициьн том делени  К , равным требуемому коэффициенту умножени  умножител , на вход счетчика 3. Спуст  промежуток времени, равный Т, ex (где Tg - период входного сигнала; бх Длительность входного импульса ), на выходе триггера 14 по вл етс  импульс. Вьшелитель 12 выпел ет передний Аронт, который переносит информацию счетчика 3 в регистр 4, т.е. в регистре 4 записано число п, г xeJL. . По окончании действи  импульса с выхода триггера 14 выделителем 13 выдел етс  задний фронт импульса, который переносит информацию со счетчика 3 в регистр 5, т.е. по окончании первого периода умножаемого сигнала в регистре 5 записано число же момент обнул ютс  делитель 2 и счетчик 3. Во второй период счетчик 3 считает аналогично, а результаты, записанные в регистрах 4 и 5, сравниваютс  посредством блоков 6 и 7 сравнени  кодов с теку1цим значением числа импульсов, сосчитанных счетчиком 8. В момент-совпадени  кодов на входах блока 6, на его выходе формируетс  импульс, которьй устанавливает триггер 10 в 1, на выходе умножител  по вл етс  сигнал логической единицы. В момент совпадени  кодов на входах блока 7, на его выходе формируетс  импульс, который устанавливает триггер 10 в О, импульс на выходе умножител  оканчиваетс . В этот же момент одновибратор 9 вырабатывает импульс, который сбрасывает счетчик 8 в О. Таким образом, на шине 16 умножи- тел  частоты будет импульсна  последовательность , равна  КТ. Длительность выходных импульсов бУД Р гпТ-пТс 1А вx ивыx) (л flklV l л Ч, .« - - -.I 5 . ч вЫХ 2 о о к т.е. Скважность входных и выходных мпульсов одинакова. В случае, если число иьтульсов тактовой частоты за врем  одного
периода входной последовательности окажетс  не кратным требуемому коэффициенту умножени , осуществл ема  задним фронтом входново импульса, который сбрасывает триггер 10 в О
11888А64
и через элемент ИЛИ 11 и одновибратор 9 устанавливает счетчик 8 в О. Начальна  фаза первого выходного импуса всегда будет равна начальной J фазе входного импульса.

Claims (1)

  1. УМНОЖИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ, содержащий делитель частоты импульсов и первый счетчик ' импульсов, соединенные последовательно генератор тактовых импульсов, выделители переднего и заднего фронтов входных импульсов, входы которых соединены между собой, второй счетчик импульсов, первый триггер, выход которого является выходом устройства и подключен к первому входу элемента ИЛИ, отличающий- с я тем, что, с целью повышения надежности, в него введены два блока сравнения кодов, первый и второй регистры хранения, второй триггер, одновибратор, вход которого подключен к выходу элемента ИЛИ, а выход ! к входу обнуления второго счетчика импульсов, разрядные выходы которого соединены с первыми группами входов первого и второго блоков сравнения кодов, а счетный вход - с выходом генератора тактовых импульсов, С-входом второго триггера, со счетным входом делителя частоты, . С-входом первого триггера, 3-вход которого подключен к выходу первого блока сравнения кодов, К-вход - к выходу второго блока сравнения кодов, R-вход - к выходу выделителя заднего фронта импульсов, к входам сброса делителя частоты импульсов и первого счетчика импульсов, д второму входу элемента ИЛИ и управляющему входу второго регистра хранения, выходы которого соединены с второй группой входов второго блока сравнения кодов, а разрядные выходы первого счетчика импульсов — с разрядными входами первого и второго регистров хранения, причем разрядные выходы первого регистра хранения подключены к второй группе входов первого блока сравнения кодов, а управляющий вход -к выходу выделителя переднего фронта входных импульсов, вход которого соединен с выходом триггера, информационный вход которого подключен к входной шине о
    SU п„ 1188846 >
    1188846 2
SU843716661A 1984-03-22 1984-03-22 Умножитель частоты следовани импульсов SU1188846A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843716661A SU1188846A1 (ru) 1984-03-22 1984-03-22 Умножитель частоты следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843716661A SU1188846A1 (ru) 1984-03-22 1984-03-22 Умножитель частоты следовани импульсов

Publications (1)

Publication Number Publication Date
SU1188846A1 true SU1188846A1 (ru) 1985-10-30

Family

ID=21109674

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843716661A SU1188846A1 (ru) 1984-03-22 1984-03-22 Умножитель частоты следовани импульсов

Country Status (1)

Country Link
SU (1) SU1188846A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 970632, кл. Н 03 В 19/10, 1982. Авторское свидетельство СССР № 738101, кл. Н 03 В 19/10, 1977. *

Similar Documents

Publication Publication Date Title
SU1188846A1 (ru) Умножитель частоты следовани импульсов
SU645152A1 (ru) Устройство дл сравнени двоичных чисел
SU864584A1 (ru) Многоканальный счетчик импульсов
SU1111157A1 (ru) Устройство дл возведени чисел в @ -ю степень
SU1522383A1 (ru) Цифровой генератор импульсов
SU1504652A1 (ru) Устройство дл организации очереди
SU1088107A1 (ru) Цифровой умножитель частоты
SU1444937A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU402154A1 (ru) Ан ссср
SU1166291A1 (ru) Многоканальный преобразователь кода во временной интервал
SU1130860A1 (ru) Устройство дл делени
SU402156A1 (ru) Распределитель импульсов
SU1552360A1 (ru) Многофазный тактовый генератор
SU1238165A1 (ru) Устройство дл контрол блоков посто нной пам ти
SU1188884A1 (ru) Делитель частоты следовани импульсов
SU1479893A1 (ru) Цифровой измеритель длительности серии импульсов
SU976499A1 (ru) Коммутатор
SU1150737A2 (ru) Генератор последовательности импульсов
SU1018218A1 (ru) Устройство дл выделени первого и последнего импульсов в пачке
SU1372614A1 (ru) Последовательный счетчик
SU706935A2 (ru) Делитель количества импульсов
SU1150758A1 (ru) Двоичный счетчик
SU1177907A1 (ru) Делитель частоты следовани импульсов
SU1150760A1 (ru) Устройство дл подсчета числа импульсов
SU1166100A1 (ru) Устройство дл делени