SU1262724A1 - Делитель частоты следовани импульсов с регулируемой длительностью импульсов - Google Patents

Делитель частоты следовани импульсов с регулируемой длительностью импульсов Download PDF

Info

Publication number
SU1262724A1
SU1262724A1 SU853891305A SU3891305A SU1262724A1 SU 1262724 A1 SU1262724 A1 SU 1262724A1 SU 853891305 A SU853891305 A SU 853891305A SU 3891305 A SU3891305 A SU 3891305A SU 1262724 A1 SU1262724 A1 SU 1262724A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
bus
pulse
trigger
Prior art date
Application number
SU853891305A
Other languages
English (en)
Inventor
Александр Владимирович Колосов
Юрий Николаевич Шныгин
Игорь Владимирович Колосов
Original Assignee
Предприятие П/Я Г-4149
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4149 filed Critical Предприятие П/Я Г-4149
Priority to SU853891305A priority Critical patent/SU1262724A1/ru
Application granted granted Critical
Publication of SU1262724A1 publication Critical patent/SU1262724A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Pulse Circuits (AREA)

Abstract

Изобретение может быть использовано в устройствах автоматики и вычислительной техники дл  получени  серий тактовых импульсов. Цель изобретени  - расширение диапазона регулировани  длительности выходных импульсов и повышение быстродействи . Устройство содержит элемент I сравнени  кодов, счетчик 2 импульсов и 1К-триггер 5. Введение инвертора 4, элемента ИСКЛЮЧАИЦЕЕ ИЛИ 9 и образование новых св зей позвол ет получить симметричные выходные сигналы . дл  нечетных коэффициентов за счет уменьшени  задержки в цепи установки числа в счетчик путем исключени  элемента сравнени  в этой цепи и упрощение устройства за счет исключе-о ни  сложного, многоразр дного эле (Л мента сравнени . I ил.

Description

Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники дл  получени  серий тактовых импульсов.
Цель изобретени  - расширение диапазона регулировани  длительности выходньк импульсов и повышение быстродействи  при одновремендюм упрощении устройства.
На чертеже приведена электрическа  структурна  схема делител  частоты следовани  импульсов с регулируемой длительностью импульсов.
Устройство содержит элемент 1 сравнени  кодов, перва  группа входов которого соединена с выходами разр дов счетчика 2. импульсов, втора  группа входов - с первой кодовой шш}.ой 3, выход через инвертор 4 с 7-входом триггера 5, выход которого соединен с выходной шиной 6; К-вход триггера 5 соединен с общей шиной 7, R-вход - с выходом переноса и с входом предварительной установки счетчика 2 импульсов, информационные входы которого соединены с второй :кодовой шиной 8, младший разр д которой соединен с первым входом элементу ИСКШЧАКЩЕЕ ИЛИ 9, выход которого соединен с С-входом триггера 5, второй вход - со счетным входом счетчика 2 импульсов и с входной шиной .
Счетчик 2 импульсов может быть выполнен вычитаюш;им, в этом случае в качестве выхода переноса используетс  -выход Заем, а в качестве выхо-. дов разр дов .- пр мые выходы триггеров . В случае использовани  элемента 1 сравнени  кодов с пр мым выходом инвертор 4 должен быть исключен.
Делитель частоты следовани  импульсов с регулируемой длительность импульсов работает следующим образом
На шину 10 поступают входные импульсы , длительность которых равна половине периода их следовани . Пуст в исходном состо нии в счетчик 2 записано число, равное коэффициенту Ко делени , поступающее по шине 8, триггер 5 находитс  в нулевом состо нии, на выходе переноса счетчика 2 имеетс  нулевой уровень.
На первый вход элемента 9 поступает значение младшего разр да с шины 8, при этом фаза импульсов на выходе элемента 9 при четных коэффициентах делени  совпадает с фазой входных импульсов на шине 10, а при нечетных коэффициентах делени  фаза импульсов на выходе элемента 9 противоположна фазе импульсов на шине 10. На элемент I по шине 3 поступа- D К.+М
ет код, ранный Р ,
что  вл етс  необходимым условием получени  на выходе устройства симметричного сигнала, где М - значение младшего разр да (логический О или логическа  I на шине 8).
После прихода первого входного импульса в счетчике 2 остаетс  число К а - 1, после прихода второго входного импульса в счетчике 2 остаетс  число Кл - 2 и т.д. до момента срабатывани  элемента 1, при этом на выходе элемента 1 по вл етс  нулевой уровень, а на 3 -входе триггера 5 - единичный уровень, который записываетс  на выход триггера 5 импульсом , поступающим на его С-вход, причем запись осуществл етс  фронтом при смене единичного уровн  на нуле-вой на выходе элемента 9.
Единичный уровень на выходе триггера 5 удерживаетс  до поступлени  на вход счетчика 2 очередного импульса , после которого на выходе всех разр дов счетчика 2 устанавливаютс  нулевые уровни переноса, а на выходенулевой уровень, поступающий на вход предварительной установки счетчика 2 и на R -вход триггера 5, которьй устанавливаетс  в исходное состо ние. После этого цикл делени  повтор етс .

Claims (1)

  1. Формула изобретени 
    Делитель частоты следовани  импульсов с регулируемой длительностью импульсов, содержащий счетчик импульсов , счетный вход которого соединен с входной шиной, выходы разр дов - с первой группой входов элемента сравнени  кодов, втора  группа входов которого соединена с первой кодовой шиной, триггер, выход которого соединен с выходной шиной, и вторую кодовую шину, отличающийс  тем, что, с Целью расширени  диапазона регулировани  длительности выходных импульсов и по .вьшени  быстродействи , в него вве .дены инвертор и элемент ИСКЛЮЧАЩЕЕ ИЛИ, триггер вьтолнен 1К-типа, счетчик импульсов - с предварительной
    3 12627244
    установкой, при этом О -вход тригге-мационные входы которого соединены ра через инвертор соединен с выходомс второй кодовой шиной, младший разэлемента сравнени  кодов, К-вход -р д которой соединен с первым входом с общей шиной, R -вход - с выходомэлемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй переноса и с входом предварительной5 вход которого соединен с входной шиустановки счетчика импульсов, инфор-ной, выход - с С-входом триггера.
SU853891305A 1985-05-06 1985-05-06 Делитель частоты следовани импульсов с регулируемой длительностью импульсов SU1262724A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853891305A SU1262724A1 (ru) 1985-05-06 1985-05-06 Делитель частоты следовани импульсов с регулируемой длительностью импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853891305A SU1262724A1 (ru) 1985-05-06 1985-05-06 Делитель частоты следовани импульсов с регулируемой длительностью импульсов

Publications (1)

Publication Number Publication Date
SU1262724A1 true SU1262724A1 (ru) 1986-10-07

Family

ID=21175670

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853891305A SU1262724A1 (ru) 1985-05-06 1985-05-06 Делитель частоты следовани импульсов с регулируемой длительностью импульсов

Country Status (1)

Country Link
SU (1) SU1262724A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 924868, кл. Н 03 К 23/02, 1980. Авторское свидетельство СССР № 1091351, кл. Н 03 К 23/02, 1983. *

Similar Documents

Publication Publication Date Title
SU1262724A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
JPS6037961U (ja) デイジタル2値グル−プ呼出回路装置
SU1444937A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1420648A1 (ru) Формирователь импульсных последовательностей
RU1775854C (ru) Управл емый делитель частоты следовани импульсов
SU1495772A1 (ru) Устройство дл кусочно-линейной аппроксимации
SU1677870A1 (ru) Управл емый делитель частоты с дробным коэффициентом делени
SU1226619A1 (ru) Формирователь последовательности импульсов
SU1034174A1 (ru) Нониусный преобразователь кода во временной интервал
SU926672A2 (ru) Частотно-импульсное множительно-делительное устройство
SU1401458A1 (ru) Генератор случайной последовательности импульсов
SU1406790A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1287262A1 (ru) Формирователь импульсов
SU1415430A1 (ru) Цифровой фильтр двоичного сигнала
SU1228266A1 (ru) Счетное устройство
SU1503060A1 (ru) Генератор импульсов с измен ющейс частотой
SU1478323A1 (ru) Управл емый делитель частоты следовани импульсов
SU411628A1 (ru)
SU1104667A1 (ru) Делитель частоты следовани импульсов
SU1622926A2 (ru) Формирователь временных интервалов
SU535522A1 (ru) Устройство дл измерени отклонени частоты от номинального значени
SU1451842A2 (ru) Формирователь пачек импульсов с измен ющейс частотой следовани импульсов в пачке
SU1444941A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU959274A1 (ru) Аналого-цифровой стробоскопический преобразователь
SU1647903A2 (ru) Преобразователь кода в период повторени импульсов