SU1478323A1 - Управл емый делитель частоты следовани импульсов - Google Patents

Управл емый делитель частоты следовани импульсов Download PDF

Info

Publication number
SU1478323A1
SU1478323A1 SU874207084A SU4207084A SU1478323A1 SU 1478323 A1 SU1478323 A1 SU 1478323A1 SU 874207084 A SU874207084 A SU 874207084A SU 4207084 A SU4207084 A SU 4207084A SU 1478323 A1 SU1478323 A1 SU 1478323A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
bit
pulse
Prior art date
Application number
SU874207084A
Other languages
English (en)
Inventor
Юрий Владимирович Смирнов
Original Assignee
Ростовское высшее военное командно-инженерное училище ракетных войск
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ростовское высшее военное командно-инженерное училище ракетных войск filed Critical Ростовское высшее военное командно-инженерное училище ракетных войск
Priority to SU874207084A priority Critical patent/SU1478323A1/ru
Application granted granted Critical
Publication of SU1478323A1 publication Critical patent/SU1478323A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в цифровой измерительной аппаратуре, в синтезаторах частот, в устройствах автоматики и телемеханики. Целью изобретени   вл етс  увеличение надежности работы устройства при одновременном его упрощении. Поставленна  цель достигаетс  благодар  обеспечению гарантированной длительности импульсов установки счетчика импульсов в требуемое состо ние при четных и нечетных коэффициентах делени . Устройство содержит счетчик 4 импульсов, триггеры 1,3,11 и 13, элемент 5 сравнени  кодов, блок 6 управлени , элементы И 7,8 и 9, элемент ИЛИ 10, входную и выходную шины 2 и 12. 1 ил.

Description

Изобретение относитс  к импульсной технике и предназначено дл  использовани  в цифровой измерительной аппаратуре, в синтезаторах частот, в устройствах автоматики и телемеханики .
Целью изобретени   вл етс  увеличение надежности работы устройства при одновременном его упрощении.
На чертеже приведена электрическа  структурна  схема управл емого делител  частоты следовани  импульсов.
Управл емый делитель частоты следовани  импульсов содержит первый триг- гер 1, счетный вход которого соединен с входной шиной 2, выход - с первым установочным входом второго триггера 3 и счетным входом п-разр дного счетчика 4 импульсов, выходы разр дов которого соединены с первой группой входов n-разр дного элемента 5 сравнени  кодов, втора  группа входов которого соединена с выходами старших разр дов (п+1)-разр дного блока 6 управлени , выход - с вторым установочным входом второго триггера 3, выход которого соединен с первым (пр мым ) входом первого элемента И 7 и первым входом второго элемента И 8, второй вход которого соединен с выходом третьего элемента И 9, первый вход которого подключен к выходу младшего разр да (п+1)-разр дного блока 6 управлени , и с вторым (инверсным ) входом первого элемента И 7, выход которого соединен с первым входом элемента ИЛИ 10 и с входом установки в О n-разр дного счетчика 4 импульсов, вход установки в 1 которого соединен с выходом второго элемента И 8 и со счетным входом третьего триггера 11, установочный вход которого соединен с выходом младшего разр да п-разр дного счетчика 4 импульсов, выход - с вторым входом элемента ИЛИ 10, выход которого соединен с выходной шино й 12 и счетным входом четвертого триггера 13, инверсный выход которого соединен с вторым входом третьего элемента И 9.
Дл  хранени  кода заданного коэффициента К делени  предназначен (п+ +1)-разр дный блок 6 управлени , п старших разр дов которого соединены с второй группой входов п-разр дного элемента 5 сравнени  кодов, что обеспечивает сравнение кода, равного 0.5К
10
2Q 30
при четных К или равного 0,5 (К-1) при нечетных К.
Устройство работает следующим образом .
Счетные триггеры устройства срабатывают по заднему фронту поступающих на их входы импульсов.
Установка счетчика 4 в состо ние О или 1 производитс  сигналами единичного уровн . Триггер 11 устанавливаетс  (в нуль) сигналом нулевого уровн , а триггер 3 - сигналами единичных уровней.
В исходном состо нии триггеры счетчика 4, а также триггеры 1,3,11 и 13 установлены в нулевые состо ни . Код заданного коэффициента делени  записан в блоке 6. При делении на четные коэффициенты в младшем разр де кода управлени  записан нуль. Сигнал нулевого уровн  с выхода младшего разр да блока 6 поступает на вход элемента 9. При этом независимо 25 от состо ни  триггера 13 сигнал на выходе элемента 9 равен нулю, в результате чего при делении на четные коэффициенты элемент 7 открыт, а элемент 8 - закрыт.
При подсчете входных импульсов, поступающих по шине 2, происходит изменение состо ни  триггера 1 и триггеров счетчика 4. При подсчете К-го входного импульса на выходах счетчика 4 устанавливаетс  код числа 0,5 К. При этом на выходе элемента 5 по вл етс  сигнал единичного уровн , которым триггер 3 устанавливаетс  в единичное состо ние. Сигнал единичного уровн  с выхода триггера 3 поступает через открытый элемент 7 на вход установки в О счетчика 4 и на вход элемента 10. Триггеры счетчика 4 устанавливаютс  при этом в нулевые состо ни , а на шине 12 по вл етс  сигнал единичного уровн .
В момент окончани  (К+1)-го входного импульса триггер 1 переходит в единичное состо ние и его выходным сигналом триггер 3 устанавливаетс  в состо ние нул . При этом прекращаетс  сброс счетчика 4 и заканчиваетс  формирование выходного импульса на шине 12.
5 На этом заканчиваетс  первый цикл делени  входных импульсов на заданный коэффициент, если число К  вл етс  четным. В дальнейшем при делении
35
40
5
0
314
на четные коэффициенты работа устройства повтор етс .
При делении на нечетные коэффициенты в младшем разр де кода управлени  записана 1. Сигнал единичного уровн  с выхода младшего разр да блока 6 поступает на вход элемента 9. При этом сигнал на выходе элемента 9 определ етс  состо нием триггера 13. Б исходном состо нии триггер 13 установлен в нулевое состо ние. Поэтому в первом цикле делени  входных импульсов на нечетный коэффициент сигнал на выходе элемента 9 равен 1, в результате чего элемент 7 закрыт, а элемент 8 открыт.
При подсчете (К-1)-го входного импульса с шины 2 на выходах разр дов счетчика 4 устанавливаетс  код числа 0,5(К-1). При этом на выходе элемента 5 по вл етс  сигнал единичного уровн , которым триггер 3 переводитс  в единичное состо ние. Сигнал единичного уровн  с выхода триггера 3 поступает через открытый элемент 8 на вход установки в 1 счетчика 4 и ка счетный вход триггера 11. Триггеры счетчика 4 устанавливаютс  при этом в единичные состо ни .
В момент окончани  К-го входного ихпульса триггер 1 устанавливаетс  в единичное состо ние и его выходным сигналом триггер 3 устанавливаетс  в нулевое состо ние. При этом сигнал на выходе элемента 8 становитс  нуле вым, в результате чего триггер 11 переходит в единичное состо ние и на шине 12 по вл етс  сигнал единичного уровн .
В момент окончани  (К+1)-го входного импульса на шине 2 триггер 1 устанавливаетс  в нулевое состо ние, в результате чего триггеры счетчика 4 устанавливаютс  также в нулевые сос- . Сигнал нулевого уровн  с выхода младшего разр да счетчика 4 устанавливает триггер 11 в нулевое состо ние , в результате чего заканчиваетс  формирование выходного импульса на шине 12, а триггер 13 переводитс  в единичное состо ние. При этом сигнал на выходе элемента 9 становитс  нулевым, элемент 8 закрываетс , а элемент 7 открываетс .
Во втором цикле делени  ка нечет- ный коэффициент при подсчете (к+3)-го входного импульса в счетчике 4 устанавливаетс  код единицы, при подсче
0
0
32
5
5
5
5
0
34
те (К+5)-го входного импульса - код числа два и т.д. При подсчете 2 К-го входного импульса на выходах счетчика 4 устанавливаетс  код числа 0,5(К-1). При этом на выходе элемента 5 по вл етс  сигнал единичного уровн , триггер 3 переходит в единичное состо ние, происходит установка триггеров счетчика 4 в нулевые состо ни , а на выходное шине 12 по вл етс  выходной импульс.
В момент окончани  (2К+1)-го входного импульса триггер 1 устанавливаетс  в единичное состо ние, триггер 7 переводитс  в нулевое состо ние, прекращаетс  установка триггеров счетчика 4 в нуль и заканчиваетс  формирование выходного импульса на шине 12. При этом триггер 13 устанавливаетс  в нулевое состо ние, элемент 7 закрываетс , а элемент 8 открываетс .
В дальнейшем работа устройства повтор етс  сдвоенными циклами, причем в конце нечетных циклов счетчик 4 устанавливаетс  в единичное состо ние , а в конце четных циклов - в нулевое состо ние.

Claims (1)

  1. Формула изобретени 
    Управл емый делитель частоты следовани  импульсов, содержащий первый триггер, счетный вход которого соединен с входной шиной, а выход соединен с первым установочным входом второго триггера и счетным входом п-разр дно- го счетчика импульсов, выходы разр дов которого соединены с первой группой входов n-разр дного элемента сравнени  кодов, втора  группа входов которого соединена с выходами старших п разр дов (п+1)-разр дного блока управлени , выход - с вторым установочным входом второго триггера, выход которого соединен с первым входом первого элемента И и первым входом второго элемента И, второй вход которого соединен с вторым входом первого элемента И, выход которого соединен с первым входом элемента ИЛИ, выход которого соединен с выходной шиной , второй вход - с выходом третьего триггера, счетный вход которого соединен с выходом второго элемента И, установочный вход - с выходом младшего разр да n-разр дного счетчика импульсов , и четвертый триггер, о т -
    51Д783236
    личающийс  тем, что, с це- вход - с инверсным выходом четвертого лью повышени  надежности при одновре- триггера, счетный вход которого менном упрощении, в него введен тре- динен с выходной шиной, при этом вхо- тий элемент И, выход которого соеди- ды установки в О и в 1 п-разр д- нен с вторым входом первого элемен- ного счетчика импульсов соединены с та И, первый вход - с выходом младше- выходами соответственно первого и
    го разр да блока управлени , второй второго элементов И.
SU874207084A 1987-03-06 1987-03-06 Управл емый делитель частоты следовани импульсов SU1478323A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874207084A SU1478323A1 (ru) 1987-03-06 1987-03-06 Управл емый делитель частоты следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874207084A SU1478323A1 (ru) 1987-03-06 1987-03-06 Управл емый делитель частоты следовани импульсов

Publications (1)

Publication Number Publication Date
SU1478323A1 true SU1478323A1 (ru) 1989-05-07

Family

ID=21289669

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874207084A SU1478323A1 (ru) 1987-03-06 1987-03-06 Управл емый делитель частоты следовани импульсов

Country Status (1)

Country Link
SU (1) SU1478323A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1265996, кл. Н 03 К 23/00, 18.01.85. Авторское свидетельство СССР № 1431069, кл. Н 03 К 23/00, 04.02.87. *

Similar Documents

Publication Publication Date Title
SU1478323A1 (ru) Управл емый делитель частоты следовани импульсов
US3947673A (en) Apparatus for comparing two binary signals
US4149258A (en) Digital filter system having filters synchronized by the same clock signal
US3097338A (en) Pulse-code modulation transmission systems
SU1431069A1 (ru) Делитель частоты следовани импульсов
SU746503A1 (ru) Устройство дл определени максимального числа
SU659976A1 (ru) Цифровой измеритель частоты
SU1547057A2 (ru) Делитель частоты с переменным коэффициентом делени
SU1624687A1 (ru) Делитель частоты следовани импульсов
SU1522396A1 (ru) Управл емый делитель частоты
SU1262724A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1172004A1 (ru) Управл емый делитель частоты
SU966919A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1015492A2 (ru) Устройство дл формировани импульсов переменной частоты
SU1591010A1 (ru) Цифровой интегратор
SU395989A1 (ru) Накапливающий двоичный счетчик
SU1753469A1 (ru) Устройство дл сортировки чисел
SU1425850A1 (ru) Устройство защиты от импульсных помех
SU1444937A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU955031A1 (ru) Устройство дл определени максимального числа
SU1596453A1 (ru) Делитель частоты следовани импульсов
SU1569962A2 (ru) Одновибратор
SU790241A1 (ru) Селектор импульсов по длительности
SU748271A1 (ru) Цифровой частотомер
SU799148A1 (ru) Счетчик с последовательным переносом