SU1425850A1 - Устройство защиты от импульсных помех - Google Patents
Устройство защиты от импульсных помех Download PDFInfo
- Publication number
- SU1425850A1 SU1425850A1 SU864187190A SU4187190A SU1425850A1 SU 1425850 A1 SU1425850 A1 SU 1425850A1 SU 864187190 A SU864187190 A SU 864187190A SU 4187190 A SU4187190 A SU 4187190A SU 1425850 A1 SU1425850 A1 SU 1425850A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- elements
- memory
- comparison
- Prior art date
Links
Landscapes
- Noise Elimination (AREA)
Abstract
Изобретение относитс к радиотехнике . Цель изобретени - уменьшение уровн остатка импульсной помехи на выходе устройства. Устройство содержит дискретизатор 1, элементы пам ти 2, выходной фильтр 6 нижних частот , элементы сравнени 9, Дл достижени цели в устройство введены хро- низатор 7, N-входовый (N i 3) элемент ИЛИ 5, N двухвходовых элементов ИЛИ 12, N ключей 8, N счетчиков 10, N дешифраторов 11, N элементов И 3, N-2 дополнительных элементов 2 пам ти, N-2 дополнительных элементов сравнени 9, элемент 4 пам ти выходного сигнала. На выходе устройства по вл ютс только средние значени из N сравниваемых между собой выборок из сигнала. Импульсна помеха может резко изменить значени нескольких отдельных выборок, но поскольку из N выборок пораженные помехой оказьгоа- ютс больше или меньше средних, они на выходе устройства никогда подключены не будут. 1 ил. (/ С
Description
10
не будет н состо ние счетчика 10 не изменитс .
При по влении импульса на N-M выходе хронизатора 7 во всех счетчиках 10 зафиксируютс результаты сравнени каждой выборки из сигнала со всеми остальными выборками. После этого на вход элемента 4 поступает выборка, имеюща среднее значение из всех сравниваемых выборок. Осуществл етс это следующим образом. Если выборка имеет среднее значение из нечетного числа N сравниваемых между второй и N-2 дополнительных эле- «г собой выборок, то она обладает тем
N-1 свойством,, что -J- выборок больше ее
и столько же выборок меньше ее.
После того, как все сравнени про- 20 ведены, по вл етс импульс на N+1-м выходе хронизатора 7. Этот импульс поступает на первые входы элементов И 3, К вторым входам этих элементов И 3 подключены выходы дешифраторов п-1
Изобретение относитс к радиотехнике и может быть использовано дл подавлени импульсных помех в устройствах различного назначени при приеме аналоговых сигналов.
Цель изобретени - уменьшение уровн остатка импульсной помехи на выходе устройства.
.На чертеже представлена структурна электрическа схема устройства защиты от импульсных помех.
.Устройство защиты от импульсных помех содержит дискретизатор 1, первый
ментов 2 пам ти, N элементов ИЗ, элемент 4 пам ти выходного сигнала, Н-вг одсвой элемент ИЛИ 5, выходной фильтр 6 нижних частот, хронизатор 7, N ключей 8, первый, второй и N-2 дополнительных элементов 9 сравнени , Н счетчиков 10, N дешифраторов 11, N двухвходовых элементов ИТШ 12, блок 13 сравнени
Устройство защиты от импульсных помех работает следующим образом.
25
11 числа
Если в каком-либо счетп-1
После того, как все сравнени про- ведены, по вл етс импульс на N+1-м выходе хронизатора 7. Этот импульс поступает на первые входы элементов И 3, К вторым входам этих элементов И 3 подключены выходы дешифраторов п-1
11 числа
Если в каком-либо счетчике 10 зафиксировано число
п-1
то
При по влении очередного импульса на Н+2-М выходе хронизатора 7 он
на выходе соответствующего дешифратора 11 по витс сигнал единицы, по- поступает на входы управлени дискре- ип.,
JU этому импульс с N+1-его выхода хротизатора 1 и всех элементов 2, В дис- кретизаторе 1 фиксируетс очередное значение выборки из входного сигнала , а предыдуща выборка поступает на первый элемент 2. В свою очередь с его выхода ранее поступивша выборка поступает- на вход второго, элемента 2 и так далее, т.е. происходит прод- вижка выборок по элементам 2. Кроме того, этот импульс обнул ет счетчики 10.
Затем по вл етс импульс на первом выходе хронизатора 7. Этот импульс через первый двухвходовой элемент ИЛИ 12 поступает на вход управлени первым ключом 8 и открывает его. При открытии первого ключа 8 во всех элементах 9 блоков 13 происходит сравнение значени выборки из сигнала на выходе первого элемента 2 с значени ми выборок из сигнала на выходах всех остальных N-1 элементов 2,
Если значени выборки на первом входе элемента 9 больше, чем на втором его входе, на его выходе по витс импульс, который поступит на счетный вход счетчика 10, В противном случае импульса на выходе элемента 9
низатора 7 пройдет через соответствующий элемент ИЗ, который подключен к выходу элемента 2 со средним значением выборки. Этот импульс с вы35 хода элемента- И 3 поступит через второй вход двухвходового элемента ИЛИ 12 на вход управлени соответствующим ключом 8 и откроет его. Одновременно этот же импульс через N-BXO40 довьй элемент ИДИ 5 поступит на вход управлени элемента 4, который запомнит на своем выходе среднее значение выборки из сигнала. Последние через . фильтр 6 поступит на В151ход устройства
45
50
55
При по влении импульса на N+2-м выходе хронизатора весь процесс повторитс .
Таким образом, на выходе устройства по вл ютс только средние значени из N сравниваемых между собой выборок
из сигнала.
11мпульсна помеха может резко изменить значени нескольких отдельных выборок, но поскольку из N выборок пораженных помехой оказываетс больше или меньше средних, они на выходе уст ройства никогда подключены не будут.
низатора 7 пройдет через соответствующий элемент ИЗ, который подключен к выходу элемента 2 со средним значением выборки. Этот импульс с выхода элемента- И 3 поступит через второй вход двухвходового элемента ИЛИ 12 на вход управлени соответствующим ключом 8 и откроет его. Одновременно этот же импульс через N-BXOдовьй элемент ИДИ 5 поступит на вход управлени элемента 4, который запомнит на своем выходе среднее значение выборки из сигнала. Последние через фильтр 6 поступит на В151ход устройства.
При по влении импульса на N+2-м выходе хронизатора весь процесс повторитс .
Таким образом, на выходе устройства по вл ютс только средние значени из N сравниваемых между собой выборок
из сигнала.
11мпульсна помеха может резко изменить значени нескольких отдельных выборок, но поскольку из N выборок пораженных помехой оказываетс больше или меньше средних, они на выходе уст- ройства никогда подключены не будут.
ормула
3
3 о
1А
б р е т е и н
Устройство защиты от импульсных помех. Содержащее выходной фильтр нижних частот, соединенные последовтельно дискретизатор. вход которого вл етс входом устройства, первый элемент пам ти и первый элемент сранени , соединенные последовательно второй элемент пам ти и второй элемент сравнени , отличающее с тем, что, с целью уменьшени уровн остатка импульсной помехи на выходе устройства, в него введены хронизатор, N-входовой (N 5 3) элемент ИЛИ, N двухвходовых элементов ИЛИ, первый вход каждого из которых соединен с соответствующим выходом импульсов последовательного опроса элементов пам ти хронизатора, N ключей , N счетчиков, вход начальной установки каждого из которых соединен с выходом импульсов дискретизации
хронизатора и тактовым входоми дискре-25элемента пам ти, другие входы элементизатора , N-дешифраторов, N элементовтов сравнели соединены с выходами
И, первый вход каждого из которыхключей, выход j-ro элемента сравнесоединен с выходом импульса окончани ни соединен с входом счетного имцикла анализа хронизатора, Ii-2 долол-пульса j-ro счетчика, управл ющие вхонительных элементов сравнени , иден- ,ды элементов пам ти соединены с вытичных-первому и второму элементамходом импульсов дискретизации хронисравнени N-2 дополнительных элемен-затора.
1А25850
тов пам ти, идентичных первому и второму элементам пам ти, элемент пам ти выходного сигнала, выход которого соединен с входом фильтра нижних частот , управл ющий вход соединен с выходом N-входового элемента ИЛИ, а вход соединен с выходами ключей, выход i-ro (i 1, 2, ,,., N-1) элемента пам ти соединен с входом (i+1)-ro элемента пам ти, выходы разр дов j-ro (j 1,-2,.,., N) счетчика соединены с соответствующими входами j-ro дешифратора , выход которого соединен с вторым входом j-ro элемента И, выход j -ro элемента И соединен с соответствующим входом N-входового элемента ИЛИ и вторым входом j-ro двух- входового элемента ИЛИ, которого соединен с управл ющим входом j-.ro ключа, вход j-ro ключа соеди . нен с выходом j-ro элемента пам ти, вход К-го (К 3,4,..., N) элемента сравнени соединен с выходом К-го
Claims (1)
- Формула изобретенияУстройство защиты от импульсных помех, содержащее выходной фильтр нижних частот, соединенные последовательно дискретизатор, вход которого является входом устройства, первый элемент памяти и первый элемент сравнения, соединенные последовательно второй элемент памяти и второй элемент сравнения, отличающее с я тем, что, с целью уменьшения уровня остатка импульсной помехи на выходе устройства, в него введены хронизатор, N-входовой (N > 3) элемент ИЛИ, N двухвходовых элементов ИЛИ, первый вход каждого из которых соединен с соответствующим выходом импульсов последовательного опроса элементов памяти хронизатора, N ключей, N счетчиков, вход начальной установки каждого из которых соединен с выходом импульсов дискретизации хронизатора и тактовым входоми дискре-25 тизатора, N-дешифраторов, N элементов И, первый вход каждого из которых соединен с выходом импульса окончания цикла анализа хронизатора, Н-2 дополнительных элементов сравнения, идеитичных- первому и второму элементам сравнения N-2 дополнительных элементов памяти, идентичных первому и второму элементам памяти, элемент памяти выходного сигнала, выход которого соединен с входом фильтра нижних час тот, управляющий вход соединен с выходом N-входового элемента ИЛИ, а вход соединен с выходами ключей, выход i-ro (i = 1, 2, ,.., N-1) элемента памяти соединен с входом (i+1)-го элемента памяти, выходы разрядов j-ro (j = 1,-2,.,., N) счетчика соединены с соответствующими входами j-ro дешифратора, выход которого соединен с вторым входом j-ro элемента И, выход j'-ro элемента И соединен с соответствующим входом N-входового элемента ИЛИ и вторым входом j-ro двухвходового элемента ИЛИ, выход которо2Q го соединен с управляющим входом j-.ro ключа, вход j-ro ключа соединен с выходом j-ro элемента памяти, вход К-го (К = 3,4,,.., N) элемента сравнения соединен с выходом К-го элемента памяти, другие входы элементов сравнения соединены с выходами ключей, выход j-ro элемента сравнения соединен с входом счетного импульса j-ro счетчика, управляющие входы элементов памяти соединены с выходом импульсов дискретизации хронизатора.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864187190A SU1425850A1 (ru) | 1986-11-20 | 1986-11-20 | Устройство защиты от импульсных помех |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864187190A SU1425850A1 (ru) | 1986-11-20 | 1986-11-20 | Устройство защиты от импульсных помех |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1425850A1 true SU1425850A1 (ru) | 1988-09-23 |
Family
ID=21282816
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864187190A SU1425850A1 (ru) | 1986-11-20 | 1986-11-20 | Устройство защиты от импульсных помех |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1425850A1 (ru) |
-
1986
- 1986-11-20 SU SU864187190A patent/SU1425850A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 978366, кл. Н 04 В 1/10, 1981. Авторское свидетельство СССР № 886259, кл. Н 04 В 1/10, 1980, * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1425850A1 (ru) | Устройство защиты от импульсных помех | |
SU743204A1 (ru) | Делитель частоты импульсов | |
SU661810A2 (ru) | Счетное устройство | |
SU1265996A1 (ru) | Делитель частоты следовани импульсов | |
SU1332351A1 (ru) | Устройство дл многоканального контрол | |
SU1720151A1 (ru) | Формирователь импульсов | |
SU1385310A1 (ru) | Устройство синхронизации | |
SU1193658A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU447637A1 (ru) | Цифровой частотомер | |
SU1196935A1 (ru) | Устройство дл сжати импульсных сигналов | |
SU1443146A2 (ru) | Устройство выделени одиночного @ -го импульса | |
SU1062683A1 (ru) | Устройство дл ввода информации | |
SU882018A1 (ru) | Цифровой дешифратор ЧМ Сигналов | |
SU879761A2 (ru) | Селектор импульсов по длительности | |
SU1451675A1 (ru) | Устройство дл ввода информации | |
SU1367169A1 (ru) | Устройство фазового пуска | |
SU566363A1 (ru) | Устройство асинхронного приема периодических импульсных последовательностей | |
SU1113895A2 (ru) | Устройство дл адаптивной регистрации электрических посылок | |
SU1725373A1 (ru) | Устройство дл контрол последовательностей импульсов | |
SU799151A2 (ru) | Устройство дл приема и обработкиСигНАлОВ C АМплиТудНО-иМпульСНОй МОдул циЕй | |
SU1084852A1 (ru) | Система дл передачи телеизмерительной информации | |
SU1499458A1 (ru) | Умножитель числа импульсов | |
SU1617448A1 (ru) | Цифровой веро тностный фильтр | |
SU1164694A1 (ru) | Устройство дл определени локальных экстремумов | |
SU1764141A1 (ru) | Цифровой фильтр |