SU1119177A1 - Делитель частоты с переменным коэффициентом делени - Google Patents

Делитель частоты с переменным коэффициентом делени Download PDF

Info

Publication number
SU1119177A1
SU1119177A1 SU833608445A SU3608445A SU1119177A1 SU 1119177 A1 SU1119177 A1 SU 1119177A1 SU 833608445 A SU833608445 A SU 833608445A SU 3608445 A SU3608445 A SU 3608445A SU 1119177 A1 SU1119177 A1 SU 1119177A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
decoder
pulse counter
bus
Prior art date
Application number
SU833608445A
Other languages
English (en)
Inventor
Николай Иванович Вакуленко
Сергей Миронович Герман
Original Assignee
Предприятие П/Я А-1221
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1221 filed Critical Предприятие П/Я А-1221
Priority to SU833608445A priority Critical patent/SU1119177A1/ru
Application granted granted Critical
Publication of SU1119177A1 publication Critical patent/SU1119177A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

ДЕЛИТЕЛЬ ЧАСТОТЫ С ПЕРЕМЕНШЗМ КОЭФФИЦИЕНТОМ ДЕЛЕНИЯ, содержащий счетчик импульсов, счетный вход которого соединен со входной шиной и через инвертор - с С-входом первого Г-триггера, D -вход которого через дешифратор соединен с выходами соответствуюпдсх разр дов счетчика импульсов, отличающийс  тем, что, с целью расширени  диапазона входных частот, в него введен элемент И-НЕ и второй D -триггер, С- и D -входы которого соединены соответственно со входной шиной и выходом элемента И-НЕ, первый вход которого соединен с выходом дешифратора , второй - с выходом первого D-триггера, а выход второго D-триггера подключен ко входу установки счетчика импульсов и к выходной шине , при этом ко входам дешифратора подключены выходы тех разр дов счетчика импульсов, одновременное наличие единиц на которых соответствует состо нию -2, где k- коэффициент делени  устройства.

Description

СО
Изобретение относитс  к импульсной технике и может быть использовано в устройствах обработки частотно-импульсной информации. Известен делитель частоты с перймен1шм коэффициентом делени , содержап9{й счетчик импульсов, информационные входы которого через груп пу элементов И соединены с шинами кода коэффициента делени , счетный вход счетчика импульсов через элеме И-НБ соединен со входной шиной и вх дом сброса триггера, выход которого соединен со вторым входом элемента И-НЕ и через инвертор - с выходной шиной устройства и вторыми входами rpyntai элементов И, а третий вход элемента И-НЕ соединен со входом за пуска триггера и выходом дешифратора , входы которого подключены к выходам соответствующих разр дов сч чика импульсов Cl 3. Недостаток этого устройства состоит в ограниченном быстродействии обусловленным ограниченным временем дешифрации состо ни  счетчика импульсов и временем записи его исход ного состо ни . Наиболее близким к предлагаемому по технической сущности  вл етс  устройство, содержащее счетчик нмпу сов, счетный вход которого соединен со входной шиной и через инвертор с С-входом первого Г-триггера, Б-вход которого через дешифратор соединен с выходами соответствующих разр дов счетчика импульсов, вы ходы D -триггера и инвертора соединены соответственно с первым и вторым входами элемента ИЛИ-НЕ, вых которого соединен со входом установ ки счетчика импульсов, а выходна  шина соединена с выходом цет фратора 2. Однако это устройство характеризуетс  недостаточным диапазоном настот, так как данное,устройство р ботает устойчиво, если период входных сигналов больше удвоенного значени  суммарной задержки сигнала в счетчике импульсов и дешифраторе (). Цель изобретени  - расширение диапазона входных частот. , Поставленна  цель достигаетс  тем, что в делитель частоты с переменным коэффициентом делени , содержащий счетчик импульсов, счетный .вход которого соединен со входной 71 шиной и через инвертор - с С-входом nepBoto D-триггера, D-вход которого через дешифратор соединен с выходами соответствующих разр дов счетчика импульсов, введен элемент И-НЕ и второй D -триггер, .С- и D-входы которого соединены соответственно со входной шиной и вы ходом элемента И-НЕ, первый вход которого соединен с выходом дешифратора , второй - с выходом первого триггера, а выход второго D -триггера подключен ко входу установки счетчика импульсов и к выходной шине , при этом ко входам дешифратора подключены выходы тех разр дов счетчика импульсов, одновременное наличие единиц на которых соответствует состо нию К-2, где К - коэффициент делени  устройства. На фиг. 1 приведена электрическа  функциональна  схема делит ел  частоты с переменным коэффициентом делени  (на примере делени  на 13);. на фиг. 2 - временные диаграммы работы устройства дл  случа  Т 2t; на фиг. 3 - временные диаграммы работы устройства дл  случа  t Т 2t. Делитель частоты с переменным, коэффициентом делени  содержит счетчик I импульсов, счетный вход которого соединен со входной шиной 2 и через инвертор 3 - с С-входом первого D-триггера 4, В -вход которого через дешифратор 5 соединен с рыходами соответствующих разр дов счетчика 1 импульсов, элемент И-НЕ 6, второй D-триггер 7,С-и D-входы которого соединены соответственно со входной шиной 2 и выходом элемента И-НЕ 6, первый вход которого соединен с выходом дешифратора 5, второй с выходом первого D-триггера 4, а вьЬсод второго D -триггера 7 подключен ко входу установки счетчика 1 импульсов, и к выходной шине 8, при этом ко входам дешифратора подключены выходы тех разр дов счетчика импульсов, одновременное наличие единиц на которых соответствует состо нию К-2, где К - коэффициент делени  устройства; обеспечение переменного коэффициента делени  осуществл етс  подачей на информационные входы счетчика I не нулевого значени  кода. Работу устройства рассмотрим на примере делени  частоты на 13. На шине 2 присутствует частота .f (фиг. 2« и 3«), При одновременном наличии единиц на разр дах 4, 2, 1 счетчика I, что соответствует в дво ичном коде числу 1, на выходе дешифратора 5 с задержкой t по вл етс  уровень логического нул  (фиг.25 и 36 ). В зависимости от частоты вход ного сигнала рассмотрим два случа  работы делител : первый случай Т 2t и второй случай t Т 2t. В первом случае логический ноль, по вивошйс  на выходе дешифратора 5 по отрицательному фронту входного импульса, записываетс  в1)-триггер А ( фиг. 2в) и далее через элемент 6 инвертированньА сигнал (фиг. 2) по- ступает на D -вход D-триггера 7, который по положительному ( входнрго импульса, соответствующему числу 12, записьшаетс  в D -триггер (фиг.2д) и на его выходе по вл етс  потенциал логической единицы, устанавливающий счетчик 1 в исходное состо ние. Следующий после этого отрицательный фронт входного импульса возвращает в исходное состо ние D-триггер 4 (фиг. 28). С приходом следующего положительного фрон та входного импульса соответствующего числу 13, на выходе D-триггера 7 по вл етс  уровень логического нул  ((}иг. 2Э), разрешающего работу счетчика 1, т.е. происходит деление входной частоты на 13. Во втором случае логический ноль на выходе дешифратора по вл етс  с задержкой (масштаб на фиг.З изменен) превьш1ающей половину периода входных импульсов (фиг. 36) и, следовательно , не фиксируетс  на выходе D -триг гера 4 (фиг. 38). На этом выходе посто нна  логическа  единица, и через элемент 6 сигнал с выхода деши ратора 5 поступает на информационный вход D-триггер а 7 (фиг. За,). С приходом положительного фронта входного импульса,соответствующего числу ,12, на выходе D-триггера 7 . .по вл етс  логическа  единица ( фиг. 3d), устанавливающа  счетчик Г в исходное состо ние. После этого на выходе дешифратора 5 по вл етс  уро- . вень логической единицы (4иг. 3S) , а на входе D -триггера 7 - логического нул  (фиг. За). С приходом 3 импульса, положительный.фронт которого записывает логический ноль на выход D-триггера 7 (фиг. ЗЭ).на вход установки счетчика 1, деление входной частоты на 13 заканчиваетс  h начинаетс  новый цикл. В случа х, когда частота, поступающа  на вход делител , посто нна и ее полупериод меньше суммарной задержки счетчика и дешифратора, (т.е. случай , когда t Т 2t), данное устройство значительно упрощаетс : оно содержит счетчик импульсов, дешифратор , входы которого соединены с выходами соответствук цих разр дов счетчика импульсов, счетный вход которого соединен со входной шиной и С-входом D -триггера, D -вход которого соединен с выходом дешифратора , а инверсньй выход D -триггера соединен с выходной шиной и входом установки счетчика импульсов. I. Использование изобретени  позвол ет практически в два раза расширить диапазон частот (с1,5 до Э мГц дл  серии 564). Технико-экономический эффект от использовани  изобретени  заключаетс  в следующем. Предлагаемое устройство отличаетс  от известных более широким диапазоном частот входного сигнала, что позвол ет использовать его в тех случа х, где иначе пришлось бы примен ть делители частоты, реализованные на более высокочасто1Ч1ЫХ элементах. кросхем 1 таких серий по треол ют ьолыпе электроэнергии. Кроме того, по вл етс  разнотипность элементной базы со всеми вытекающими отсюда последстви ми- (разное питание, необходимо согласование уровней входных сигналов ,и т.д.).

Claims (1)

  1. ДЕЛИТЕЛЬ ЧАСТОТЫ С ПЕРЕМЕННЫМ КОЭФФИЦИЕНТОМ ДЕЛЕНИЯ, содержащий счетчик импульсов, счетный вход которого соединен со входной шиной и через инвертор - с С-входом первого D-триггера, D -вход которого через дешифратор соединен с выходами соответствующих разрядов счетчика импульсов, отличающийся тем, что, с целью расширения диапазона входных частот, в него введен элемент И-НЕ и второй D -триггер, С- и D -входы которого соединены соответственно со входной шиной и выходом элемента И-НЕ, первый вход которого соединен с выходом дешифратора, второй - с выходом первого D-триггера, а выход второго D-триггера подключен ко входу установки счетчика импульсов и к выходной шине, при этом ко входам дешифратора подключены выходы тех разрядов счетчика импульсов, одновременное наличие единиц на которых соответствует состоянию К.-2, где к- коэффициент деления устройства.
    77 2 шиной и через инвертор - с С-входом первого D-триггера, D -вход которого через дешифратор соединен с выходами соответствующих разрядов счетчика импульсов, введен элемент И-НЕ и второй D -триггер, .С- и D-входы которого соединены соответственно со входной шиной и выходом элемента И-НЕ, первый вход которого соединен с выходом дешифратора, второй - с выходом первого триггера, а выход второго О-триг гера подключен ко входу установки счетчика импульсов и к выходной шине, при этом ко входам 'дешифратора подключены выходы тех разрядов счетчика импульсов, одновременное наличие единиц на которых соответствует состоянию К-2, где К - коэффициент деления устройства.
    На фиг. 1 приведена электрическая функциональная схема делителя частоты с переменным коэффициентом деления (на примере деления на 13);. на фиг. 2 - временные диаграммы работы устройства для случая Т >2t; на фиг. 3 - временные диаграммы работы устройства для случая t <Т < < 2t.
    Делитель частоты с переменным, коэффициентом деления содержит счетчик 1 импульсов, счетный вход которого соединен со входной шиной 2 и через инвертор 3 -с С-входом первого D-триггера 4, 5 -вход которого через дешифратор 5 соединен с выходами соответствующих разрядов счетчика 1 импульсов, элемент И-НЕ 6, второй D-триггер 7,С-и D-входы которого соединены соответственно со входной шиной 2 и выходом элемента И-НЕ 6, первый вход которого соединен с выходом дешифратора 5, второй с выходом первого D-триггера 4, а выкод второго D -триггера 7 подключен ко входу установки счетчика 1 импульсов, и к выходной шине 8, при этом ко входам дешифратора подключены выходы тех разрядов счетчика импульсов, одновременное наличие 5® единиц на которых соответствует состоянию К-2, где К - коэффициент деления устройства; обеспечение переменного коэффициента деления осуществляется подачей на информационные входы счетчика I не нулевого значения кода.
    Работу устройства рассмотрим на примере деления частоты на 13.
    1 1II9I
SU833608445A 1983-06-21 1983-06-21 Делитель частоты с переменным коэффициентом делени SU1119177A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833608445A SU1119177A1 (ru) 1983-06-21 1983-06-21 Делитель частоты с переменным коэффициентом делени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833608445A SU1119177A1 (ru) 1983-06-21 1983-06-21 Делитель частоты с переменным коэффициентом делени

Publications (1)

Publication Number Publication Date
SU1119177A1 true SU1119177A1 (ru) 1984-10-15

Family

ID=21069525

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833608445A SU1119177A1 (ru) 1983-06-21 1983-06-21 Делитель частоты с переменным коэффициентом делени

Country Status (1)

Country Link
SU (1) SU1119177A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 696609 ,кл. Н 03 К 23/00, 08.08.77. 2. Микросхемы интегральные полупроводниковые . Сери 564, Руководство по применению. ОСТ 11 340.907-80, с. 122 (прототип). *

Similar Documents

Publication Publication Date Title
KR940007543B1 (ko) 고속 프로그램가능 분주기
US4623846A (en) Constant duty cycle, frequency programmable clock generator
US4041403A (en) Divide-by-N/2 frequency division arrangement
EP0057062A2 (en) Programmable clock rate generator
KR890017866A (ko) 필터회로
KR900000668Y1 (ko) 디지탈필터회로
US3283131A (en) Digital signal generator
SU1119177A1 (ru) Делитель частоты с переменным коэффициентом делени
JPS6253968B2 (ru)
JP2659186B2 (ja) デイジタル可変分周回路
JPS5718128A (en) Frequency dividing circuit
US3546597A (en) Frequency divider circuit
US4081755A (en) Baud rate generator utilizing single clock source
SU1109911A1 (ru) Делитель частоты следовани импульсов
SU1119176A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1190491A1 (ru) Формирователь одиночного импульса
SU1112571A1 (ru) Делитель частоты
SU940309A1 (ru) Т-триггер
SU750708A1 (ru) Цифровой генератор инфранизкой частоты
SU1598165A1 (ru) Делитель частоты следовани импульсов
KR920006931Y1 (ko) 홀수분주회로
JPS6333737B2 (ru)
SU839067A1 (ru) Делитель частоты с любым целочис-лЕННыМ КОэффициЕНТОМ дЕлЕНи
SU1725387A1 (ru) Счетный разр д
SU1128390A1 (ru) Делитель частоты следовани импульсов