СО
Изобретение относитс к импульсной технике и может быть использовано в устройствах обработки частотно-импульсной информации. Известен делитель частоты с перймен1шм коэффициентом делени , содержап9{й счетчик импульсов, информационные входы которого через груп пу элементов И соединены с шинами кода коэффициента делени , счетный вход счетчика импульсов через элеме И-НБ соединен со входной шиной и вх дом сброса триггера, выход которого соединен со вторым входом элемента И-НЕ и через инвертор - с выходной шиной устройства и вторыми входами rpyntai элементов И, а третий вход элемента И-НЕ соединен со входом за пуска триггера и выходом дешифратора , входы которого подключены к выходам соответствующих разр дов сч чика импульсов Cl 3. Недостаток этого устройства состоит в ограниченном быстродействии обусловленным ограниченным временем дешифрации состо ни счетчика импульсов и временем записи его исход ного состо ни . Наиболее близким к предлагаемому по технической сущности вл етс устройство, содержащее счетчик нмпу сов, счетный вход которого соединен со входной шиной и через инвертор с С-входом первого Г-триггера, Б-вход которого через дешифратор соединен с выходами соответствующих разр дов счетчика импульсов, вы ходы D -триггера и инвертора соединены соответственно с первым и вторым входами элемента ИЛИ-НЕ, вых которого соединен со входом установ ки счетчика импульсов, а выходна шина соединена с выходом цет фратора 2. Однако это устройство характеризуетс недостаточным диапазоном настот, так как данное,устройство р ботает устойчиво, если период входных сигналов больше удвоенного значени суммарной задержки сигнала в счетчике импульсов и дешифраторе (). Цель изобретени - расширение диапазона входных частот. , Поставленна цель достигаетс тем, что в делитель частоты с переменным коэффициентом делени , содержащий счетчик импульсов, счетный .вход которого соединен со входной 71 шиной и через инвертор - с С-входом nepBoto D-триггера, D-вход которого через дешифратор соединен с выходами соответствующих разр дов счетчика импульсов, введен элемент И-НЕ и второй D -триггер, .С- и D-входы которого соединены соответственно со входной шиной и вы ходом элемента И-НЕ, первый вход которого соединен с выходом дешифратора , второй - с выходом первого триггера, а выход второго D -триггера подключен ко входу установки счетчика импульсов и к выходной шине , при этом ко входам дешифратора подключены выходы тех разр дов счетчика импульсов, одновременное наличие единиц на которых соответствует состо нию К-2, где К - коэффициент делени устройства. На фиг. 1 приведена электрическа функциональна схема делит ел частоты с переменным коэффициентом делени (на примере делени на 13);. на фиг. 2 - временные диаграммы работы устройства дл случа Т 2t; на фиг. 3 - временные диаграммы работы устройства дл случа t Т 2t. Делитель частоты с переменным, коэффициентом делени содержит счетчик I импульсов, счетный вход которого соединен со входной шиной 2 и через инвертор 3 - с С-входом первого D-триггера 4, В -вход которого через дешифратор 5 соединен с рыходами соответствующих разр дов счетчика 1 импульсов, элемент И-НЕ 6, второй D-триггер 7,С-и D-входы которого соединены соответственно со входной шиной 2 и выходом элемента И-НЕ 6, первый вход которого соединен с выходом дешифратора 5, второй с выходом первого D-триггера 4, а вьЬсод второго D -триггера 7 подключен ко входу установки счетчика 1 импульсов, и к выходной шине 8, при этом ко входам дешифратора подключены выходы тех разр дов счетчика импульсов, одновременное наличие единиц на которых соответствует состо нию К-2, где К - коэффициент делени устройства; обеспечение переменного коэффициента делени осуществл етс подачей на информационные входы счетчика I не нулевого значени кода. Работу устройства рассмотрим на примере делени частоты на 13. На шине 2 присутствует частота .f (фиг. 2« и 3«), При одновременном наличии единиц на разр дах 4, 2, 1 счетчика I, что соответствует в дво ичном коде числу 1, на выходе дешифратора 5 с задержкой t по вл етс уровень логического нул (фиг.25 и 36 ). В зависимости от частоты вход ного сигнала рассмотрим два случа работы делител : первый случай Т 2t и второй случай t Т 2t. В первом случае логический ноль, по вивошйс на выходе дешифратора 5 по отрицательному фронту входного импульса, записываетс в1)-триггер А ( фиг. 2в) и далее через элемент 6 инвертированньА сигнал (фиг. 2) по- ступает на D -вход D-триггера 7, который по положительному ( входнрго импульса, соответствующему числу 12, записьшаетс в D -триггер (фиг.2д) и на его выходе по вл етс потенциал логической единицы, устанавливающий счетчик 1 в исходное состо ние. Следующий после этого отрицательный фронт входного импульса возвращает в исходное состо ние D-триггер 4 (фиг. 28). С приходом следующего положительного фрон та входного импульса соответствующего числу 13, на выходе D-триггера 7 по вл етс уровень логического нул ((}иг. 2Э), разрешающего работу счетчика 1, т.е. происходит деление входной частоты на 13. Во втором случае логический ноль на выходе дешифратора по вл етс с задержкой (масштаб на фиг.З изменен) превьш1ающей половину периода входных импульсов (фиг. 36) и, следовательно , не фиксируетс на выходе D -триг гера 4 (фиг. 38). На этом выходе посто нна логическа единица, и через элемент 6 сигнал с выхода деши ратора 5 поступает на информационный вход D-триггер а 7 (фиг. За,). С приходом положительного фронта входного импульса,соответствующего числу ,12, на выходе D-триггера 7 . .по вл етс логическа единица ( фиг. 3d), устанавливающа счетчик Г в исходное состо ние. После этого на выходе дешифратора 5 по вл етс уро- . вень логической единицы (4иг. 3S) , а на входе D -триггера 7 - логического нул (фиг. За). С приходом 3 импульса, положительный.фронт которого записывает логический ноль на выход D-триггера 7 (фиг. ЗЭ).на вход установки счетчика 1, деление входной частоты на 13 заканчиваетс h начинаетс новый цикл. В случа х, когда частота, поступающа на вход делител , посто нна и ее полупериод меньше суммарной задержки счетчика и дешифратора, (т.е. случай , когда t Т 2t), данное устройство значительно упрощаетс : оно содержит счетчик импульсов, дешифратор , входы которого соединены с выходами соответствук цих разр дов счетчика импульсов, счетный вход которого соединен со входной шиной и С-входом D -триггера, D -вход которого соединен с выходом дешифратора , а инверсньй выход D -триггера соединен с выходной шиной и входом установки счетчика импульсов. I. Использование изобретени позвол ет практически в два раза расширить диапазон частот (с1,5 до Э мГц дл серии 564). Технико-экономический эффект от использовани изобретени заключаетс в следующем. Предлагаемое устройство отличаетс от известных более широким диапазоном частот входного сигнала, что позвол ет использовать его в тех случа х, где иначе пришлось бы примен ть делители частоты, реализованные на более высокочасто1Ч1ЫХ элементах. кросхем 1 таких серий по треол ют ьолыпе электроэнергии. Кроме того, по вл етс разнотипность элементной базы со всеми вытекающими отсюда последстви ми- (разное питание, необходимо согласование уровней входных сигналов ,и т.д.).