SU1115238A1 - Управл емый делитель частоты следовани импульсов - Google Patents

Управл емый делитель частоты следовани импульсов Download PDF

Info

Publication number
SU1115238A1
SU1115238A1 SU823497764A SU3497764A SU1115238A1 SU 1115238 A1 SU1115238 A1 SU 1115238A1 SU 823497764 A SU823497764 A SU 823497764A SU 3497764 A SU3497764 A SU 3497764A SU 1115238 A1 SU1115238 A1 SU 1115238A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
frequency divider
counter
Prior art date
Application number
SU823497764A
Other languages
English (en)
Inventor
Юрий Васильевич Никишин
Николай Федорович Филатов
Original Assignee
Предприятие П/Я В-2867
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2867 filed Critical Предприятие П/Я В-2867
Priority to SU823497764A priority Critical patent/SU1115238A1/ru
Application granted granted Critical
Publication of SU1115238A1 publication Critical patent/SU1115238A1/ru

Links

Landscapes

  • Programmable Controllers (AREA)
  • Electronic Switches (AREA)

Abstract

УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ, содержащий счетчик импульсов, счетный вход которого соединен с входной шиной, а инверсные выходы - с первыми входами соответствующих элементов И, вторые входы которых подключены к соответствующим шинам управлени , а выходы - к входам элемента ИЛИ, выход которого соединен с установочным входом RS-триггера, отличающийс  тем, что, с цепью повышени  быстродействи , обнул ющий вход RS-триггера соединен с входной шиной, а обнул ющий вход счетчика импульсов соединен с выходом элемента ИЛИ.

Description

СП
ivd
со
00 Изобретение относитс  к автоматике , вычислительной и измерительной технике. Известен управл емый делитель час тоты, содержащий счетчик импульсов, вентили и элемент ИЛИ l. Однако дл  данного устройства характерно недостаточно высокое быстродействие . Наиболее близким по технической сущности к изобретению  вл етс  упра л емый делитель частоты следовани  импульсов, содержащий счетчик импульсов , счетный вход которого соеди нен с входной шиной, а инверсные вы .ходы - с первыми входами соответствующих элементов И, вторые входы которых подключены к соответствующим шинам управлени , а выходы - к входам элемента ИЛИ, выход которого соединен с установочным входом RS-триг гера, и элемент совпадени , первый вход которого соединен с входной шиной , второй вход - с выходом элемента ИЛИ, а выход - с сбросовым входом RS-триггера 2}. Недостаток известного устройства - невысокое быстродействие. Цель изобретени  - повьшшние быст родействи  . Поставленна  цель достигаетс  тем, что в управл емом делителе частоты следовани  импульсов, содержащем счетчик импульсов, счетный вход которого соединен с входной тиной, а инверсные выходы - с первыми входа ми соответствующих элементов И, вторые входы которых подключены к соответствуюц1 1м шинам управлени , а выхо ды - к входам элемента ИЛИ, выход KO торого соединен с установочным входо RS-триггера, обнул ющий вход RS-триг гера соединен с входной шиной, а обнул ющий вход счетчика импульсов соединен с выходом элемента ИЛИ. На чертеже представлена структурна  схема предлагаемого устройства. Управл емый делитель частоты еледовани  импульсов содержит элемент ИЛИ 1, счетчик 2 импульсов, элементы ИЗ, R3 -триггер 4, входную щину 5, шины 6 управлени . Счетный вход счет чика 2 соединен с входной шиной, инверсные выходы - с первыми входами соответствующих элементов И, выходы которых соединены с входами элемента ИЛИ 1, выход которого соединен с установочным входом RS-триггера 4, обнул ющий вход которого подключен к входной шине 5, а шины 6 управлени  подключены к вторым входам соответствующих элементов ИЗ. Устройство работает следующим образом . В исходном состо нии счетчик 2 сброшен, на его инверсных выходах присутствуют потенциалы логических единиц. На шинах 6 установлен требуемый код делени . Поскольку в коде присутствует хот  бы одна единица, на выходе хот  бы одного элемента И 3 присутствует потенциал логической единицы, который, пройд  через элемент ИЛИ 1,.разрешает работу счетчика 2 и запрещает установку триггера 4 и, следовательно, вьщачу выходного сигнала на выход делител . На входную шину 5, а следовательно, и на счетньй вход счетчика 2 поступают вход ные импульсы, каждый из которых по переднему фронту увеличивает содержимое счетчика 2 на единицу. Кроме того , окончание каждого входного импульса по входу сброса подтверждает сброс триггера 4. Когда на счетный вход счетчика 2 поступает заданное шинами 6 число импульсов, на его инверсных выходах по переднему фронту последнего импульса устанавливаетс  код числа, обратный коду на шинах 6. Тогда на выходах всех элементов И 3 по вл ютс  уровни логического нул , что приводит к по влению уровн  логического нул  на выходе элемента ИЛИ 1, а следовательно, к сбросу счетчика 2, введению триггера 4 и по влению уровн  логической единицы на выходе делител . Сброс счетчика 2 вызывает по вление логических единиц на его инверсных выходах, а следовательно , и по вление на одном или нескольких выходах элементов И 3 уровн  логической единицы, по вление уровн  логической единицы на выходе элемента ИЛИ 1, сн тие сигналов сброса счетчика 2 и установки триггера 4. Окончание импульса на входной шине ведет к переключению триггера 4 по входу сброса и окончанию импульса на выходе делител . При дальнейшем поступлении импульсов на входную шину 5 цикл работы управл емого делител  частоты повтор етс .До  известного управл емого делител  частоты с учетом наибольшего коэффициента делени  минимальное
3, 1
значение периода Т 27f , а дл  предлагаемого при тех же услови х Т 24 .
Таким образом, последний имеет в 1,11 раза более высокое быстродействие , т.е. на 11,1%. При испопьзовв НИИ счетчика с параллельньм переносом , врем  задержки распространени  которого равно 5Г, выигрьш в быстродействии по сравнению с последовательным переносом составл ет 218% а в сравнении с известным устройством достигает 23,1% при условии организации обоих управл емых делителей частоты по принципу параллельного переноса.
15238
При реализации предлагаемого управл емого делител  частоты необходимо в качестве счетчика применить микросхему (1 корпус) К , 5 а дл  инверсии входного, выходного № сбросового контактов микросхемы следует использовать шесть элементов (1 корпус) К155ЛН1, в качестве элементов И - четыре элемента (1 корпус)
10 К155ЛАЗ, тогда в качестве элемента ИЛИ - один элемент (0,5 корпуса) К155ЛА1, в качестве триггера - два элемента (0,5 корпуса) К 155ЛАЗ. Тогда общие затраты состав т 4 корпуса.
15 Таким образом, в предлагаемом управл емом делителе -частоты затраты сокращаютс  .

Claims (1)

  1. УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ, содержащий счетчик импульсов, счетный вход которого соединен с входной шиной, а инверсные выходы - с первыми входами соответствующих элементов И, вторые входы которых подключены к соответ ствующим шинам управления, а выходы - к входам элемента ИЛИ, выход которого соединен с входом RS-триггера, щ и й с я тем, что, ния быстродействия, установочным отличаюс целью повьппеобнуляющий вход
    RS-триггера соединен с входной шиной, а обнуляющий вход счетчика импульсов соединен с выходом элемента ИЛИ.
    СП ЬО со 00
SU823497764A 1982-10-04 1982-10-04 Управл емый делитель частоты следовани импульсов SU1115238A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823497764A SU1115238A1 (ru) 1982-10-04 1982-10-04 Управл емый делитель частоты следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823497764A SU1115238A1 (ru) 1982-10-04 1982-10-04 Управл емый делитель частоты следовани импульсов

Publications (1)

Publication Number Publication Date
SU1115238A1 true SU1115238A1 (ru) 1984-09-23

Family

ID=21031280

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823497764A SU1115238A1 (ru) 1982-10-04 1982-10-04 Управл емый делитель частоты следовани импульсов

Country Status (1)

Country Link
SU (1) SU1115238A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР №456366, кл. Н 03 К 21/36, 1972. 2. Авторское свидетельство СССР К 594585, кл. Н 03 К 21/36, 1976. *

Similar Documents

Publication Publication Date Title
SU1115238A1 (ru) Управл емый делитель частоты следовани импульсов
US3678398A (en) Presettable frequency divider
SU1338063A2 (ru) Делитель частоты следовани импульсов
SU830378A1 (ru) Устройство дл определени поло-жЕНи чиСлА HA чиСлОВОй ОСи
SU1078613A1 (ru) Устройство дл преобразовани кодов
GB1115367A (en) Logic circuits
SU1081804A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1503065A1 (ru) Формирователь одиночного импульса
SU790348A1 (ru) Дес тичный счетчик
SU1069138A1 (ru) Триггерное устройство
SU553749A1 (ru) Пересчетное устройство
SU1529444A1 (ru) Двоичный счетчик
SU1112571A1 (ru) Делитель частоты
SU864584A1 (ru) Многоканальный счетчик импульсов
SU834918A1 (ru) Сенсорный переключатель
SU1193658A1 (ru) Устройство дл сравнени двоичных чисел
SU866751A1 (ru) Делитель частоты следовани импульсов на 2,5
SU1053291A1 (ru) Реверсивный счетчик импульсов с параллельным переносом
SU1677855A2 (ru) Устройство дл синхронизации импульсов
SU671034A1 (ru) Делитель частоты импульсов на семь
SU1403366A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
RU1803969C (ru) Устройство дл выделени импульсов из последовательности
SU1265981A1 (ru) Устройство дл выделени импульсов
SU993460A1 (ru) Пересчетное устройство
SU635485A1 (ru) Устройство дл сравнени двоичных чисел