SU1338063A2 - Делитель частоты следовани импульсов - Google Patents

Делитель частоты следовани импульсов Download PDF

Info

Publication number
SU1338063A2
SU1338063A2 SU864044901A SU4044901A SU1338063A2 SU 1338063 A2 SU1338063 A2 SU 1338063A2 SU 864044901 A SU864044901 A SU 864044901A SU 4044901 A SU4044901 A SU 4044901A SU 1338063 A2 SU1338063 A2 SU 1338063A2
Authority
SU
USSR - Soviet Union
Prior art keywords
bus
trigger
triggers
input
pulses
Prior art date
Application number
SU864044901A
Other languages
English (en)
Inventor
Андрей Ильич Беркут
Игорь Владимирович Колосов
Александр Владимирович Колосов
Original Assignee
Всесоюзный Институт По Проектированию Организации Энергетического Строительства "Оргэнергострой"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный Институт По Проектированию Организации Энергетического Строительства "Оргэнергострой" filed Critical Всесоюзный Институт По Проектированию Организации Энергетического Строительства "Оргэнергострой"
Priority to SU864044901A priority Critical patent/SU1338063A2/ru
Application granted granted Critical
Publication of SU1338063A2 publication Critical patent/SU1338063A2/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение может быть использовано в устройствах вычислительной и измерительной техники и обеспечивает по сравнению с прототипом расширение диапазона коэффициентов делени  частоты следовани  импульсов. Делитель содержит тактовую шину I, подключенную к С-входам триггеров 2, 3 и 4, три элемента И-НЕ 5, 7 и 9, первую 6 и вторую 8 выходные шины, шины управлени  10 и 11. Триггеры 2 и 4  вл ютс  триггерами D-типа, триггер 3 - триггером 1К-типа. На шину 1 поступают тактовые импульсы, от фронта которых переключаютс  триггеры 2 и 4, а от среза - триггер 3. Предложенный делитель частоты следовани  импульсов обеспечивает получение четырех значений коэффициента делени  и режим блокировки в зависимости от входных сигналов на управл ющих шинах. Так, например , при подаче на шину 10 сигнала 1 и на шину 11 сигнала О устройство блокируетс  и на выходах элементов 5 и 7 импульсы формироватьс  не будут. 1 ил. (Л со со 00 о О5 Со

Description

Изобретение относитс  к импульсной технике и может быть использовано в устройствах вычислительной и измерительной 1ехники.
Цель изобретени  - расширение диапазона коэффициентов делени  частоты следовани  импульсов.
На чертеже игзображена электрическа  структурна  схема делител  ча,сто- д единичные состо ни  первым (и п тыМ;
.импульсом на шине 1 и в нулевые - третьим; триггер 4 устанавливаетс  в единичное состо ние вторым импульсом на шине 1 и в нулевое - четвертым, На выходах элементов 5 и 7 по вл ютс  импульсы, частота которых в четыр раза меньше частоты импульсов на шине 1; эти импульсы отличаютс  по дли тельности.
ты следовани  импульсов,
Делитель частоты следовани  импульсов содержит тактовую шину 1, подключенную к С-входам первого 2, второго 3 и третьего 4 триггеров, пер- g вый элемент И-НЕ 5, выход которого соединен с первой выходной шиной 6, первый вход - с инверсным выходом второго триггера 3 и с первым входом второго элемента И-НЕ 7, второй вход-20 с инверсным выходом третьего триггера 4 и с D-входом первого триггера 2, пр мой выход которого соединен с IНри подаче на шины Ю и 1 сигнала О триггер 3 устанавливаетс  в единичное состо ние каждым нечетным импульсом на шине I и в нулевое - кажвходом второго триггера 3, с вторым
входом второго элемента И-НЕ 7, выход 25 дым четным; триггеры 2 и 4 не перекоторого соединен с второй выходнойключаютс , так как триггер 4 установшиной 8 и с первым входом третьеголен в нулевое состо ние по R-входу,
элемента И-НЕ 9, выход которого со-На выходах элементов 5 и 7 имеютс 
единен с дополнительным К-входом вто-одинаковые импульсы, частота которых
рого триггера 3, пр мой выход которо-30 в два раза меньше частоты импульсов
го соединен с D-входом третьего триггера 4; второй вход третьего элемента И-НЕ 9 соединен с первой шиной 10 управлени , при этом втора  шина 1I управлени  соединена с R-входом третьего триггера 4, Первый и третий триггеры 2 и 4  вл ютс  триггерами D-типа, второй триггер 3 - триггером IFv-типа ,
Устройство работает следуюшим об- 40 мости от входных сигналов на управл разом .
На шину 1 поступают тактовые импульсы , от фронта которых имеют возможность переключатьс  триггеры 2 и 4, от среза - триггер 3.
За исходное состо ние устройства примем нулевое состо ние всех триггеров 2-4,
При подаче на шину 10 сигнала О (логического) и на шину II сигнала I (логической) триггер 2 устанавливаетс  в единичное состо ние от первого импульса на шине I и в нулевое - от третьего; триггер 3 устанавливаетс  b единичное состо ние от первого импульсов на шине I и в нулевое - от второго; триггер 3 устанавливаетс  в единичное сост1) ние от второго импульса на шине 1 и в нулевое - от третьего. На выходе элемента 5 по вл ютс  импульсы, частота которых в три раза меньше частоты импульсов на шине 1; а н  выходе элемента 7 - в 1,5 раза.
При подаче на шины 10 и И сигнала 1 триггеры 2 и 3 устанавливаютс  в
единичные состо ни  первым (и п тыМ;
.импульсом на шине 1 и в нулевые - третьим; триггер 4 устанавливаетс  в единичное состо ние вторым импульсом на шине 1 и в нулевое - четвертым, На выходах элементов 5 и 7 по вл ютс  импульсы, частота которых в четыре раза меньше частоты импульсов на шине 1; эти импульсы отличаютс  по длительности .
Нри подаче на шины Ю и 1 сигнала О триггер 3 устанавливаетс  в единичное состо ние каждым нечетным импульсом на шине I и в нулевое - кажна шине 1,
При подаче на шину 10 сигнала 1 и на шину 11 сигнала О устройство блокируетс  (отсутствуют импульсы на выходах элементов 5 и 7),
Таким образом, данньп делитель час- частоты следовани  обеспечивает получение четырех значений коэффициента делени  и режим блокировки в зависиющих шинах.

Claims (1)

  1. Формула изобретени 
    Делитель частоты следовани  импульсов по авт,св, № 1243131, отличающийс  тем, что, с целью расширени  диапазона коэффициентов делени  ч.астоты следовани  импульсов,
    в него введены перва  и втора  шины управлени  и третий элемент И-НЕ, первый вход которого подключен к пр мому выходу первого триггера, второй вход - к первой шине управлени , а выход подключен к дополнительному К-входу вто- рог о триггера, втора  шина управлени  подключена к R-входу третьего триггера.
SU864044901A 1986-03-04 1986-03-04 Делитель частоты следовани импульсов SU1338063A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864044901A SU1338063A2 (ru) 1986-03-04 1986-03-04 Делитель частоты следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864044901A SU1338063A2 (ru) 1986-03-04 1986-03-04 Делитель частоты следовани импульсов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1243131 Addition

Publications (1)

Publication Number Publication Date
SU1338063A2 true SU1338063A2 (ru) 1987-09-15

Family

ID=21229338

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864044901A SU1338063A2 (ru) 1986-03-04 1986-03-04 Делитель частоты следовани импульсов

Country Status (1)

Country Link
SU (1) SU1338063A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1243131, кл. Н 03 К 23/40, 07.01.85. *

Similar Documents

Publication Publication Date Title
SU1338063A2 (ru) Делитель частоты следовани импульсов
SU1115238A1 (ru) Управл емый делитель частоты следовани импульсов
SU1718368A1 (ru) Формирователь импульсов
SU511722A1 (ru) Распределитель импульсов
SU945989A1 (ru) Коммутирующее устройство
SU1374400A1 (ru) Цифровой частотный дискриминатор
SU553749A1 (ru) Пересчетное устройство
SU1167729A2 (ru) Делитель частоты импульсов
SU1529429A1 (ru) Устройство дл защиты от дребезга контактов
SU754660A1 (ru) Устройство выделения одиночного импульса
SU671034A1 (ru) Делитель частоты импульсов на семь
SU794713A1 (ru) Частотно-фазовый компаратор
SU558273A1 (ru) Двухканальное устройство дл временного разделени импульсов
SU1411952A1 (ru) Умножитель частоты следовани импульсов
SU553737A1 (ru) Устройство синхронизации
SU1081804A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1084980A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU1173535A1 (ru) Расширитель импульсов
SU798773A2 (ru) Устройство дл формировани временныхиНТЕРВАлОВ
SU1177879A1 (ru) Частотно-фазовый компаратор
SU1347172A1 (ru) Синхронизатор импульсов
SU1370750A1 (ru) Устройство тактовой синхронизации
SU1383473A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU1679625A1 (ru) Счетное устройство
SU1503065A1 (ru) Формирователь одиночного импульса