Изобретение относитс к автоматике и вычислительной технике и может быть использовано цл построени счетчиков, делителей частоты, {эаспрецелитепей импульсов . Известен счетный триггер, соцержеши входную шину, элемент формировани пар фазнбго сигнала запуска и шесть элемен тов ИЛИ-НЕ, образующие триггеры лени и триггер пам ти Ul Недостатком известного устройства вл етс относительна сложность его структуры. Известен счетный триггер {построенный на основе DV-триггера приВ(, ), содержащий входную шину, элемент ИЛИ-НЕ/ИЛИ и п ть элементов ИЛИ-НЕ, входна щина соединена со вхопом элемента ИЛИ-НЕ/ИЛИ, инверс- ньш выход которого соединен с первыми входами первого и второго элементов И.П НЕ, выходы которых соединены соответственно с первыми входами третьего и четвертого элементов ИЛИ-НЕ, выхоц третьего элемента ИЛИ-НЕ соединен с первым входом п того элемента ИЛИ-НЕ выход которого соединен с вторыми вхоцами третьего и четвертого элементов ИЛИ-ЛЕ, пр мой и инверсный выходы последнего из которых соединены со- ответственно с вторыми входами первого и второго элементов ИЛИ-НЕ, пр мой выход элемента ИЛИ-НЕ/ИЛИ соединен с вторым входом п того элемента ИЛИ- НЕ 2J. . Недостатком известного счетного триггера вл етс относительно невысокое быстродействие. Целью изобретени вл етс повышение быстродействи . Дл достижени поставленной цели в счетном триггере, содержащем входную шину, элемент ИЛИ-НЕ/ИЛИ и п ть элементов ИЛИ-НЕ, входна шина соединена с входом элемента ИЛИ-НЕ/ИЛИ, инверсный выход которого соединен с пе выми входами первого и второго элементов , выходы которых соединены соответственное первыми входами третьег и четвертого элементов ИЛИ-НЕ, выход третьего элемента ИЛИ-НЕ соединен с первым входом п того элемента ИЛИ-НЕ выход которого соединен с вторыми вхо дами третьего и четвертого элементов ИЛИ-НЕ, инверсный выход последнег из которых соединен с вторым входом второго элемента ИЛИ-НЕ, пр мой выход элемента ИЛИ-НЕ/ИЛИ соединен с вторы в.хогюм и тЛо элемента И,ПИ-11Е, выход п того з.чемонга ИЛИ-НП сое.-шнен с вторым входом nt pBoro элемента ИЛИ-НЕ, третий вход кото{;юго соединен с третьим аходом п того элемента ИЛИ-НЕ и с выходом второго элемента ИЛИ-НЕ, пр мой выход элемента ИЛИ-НЕ/риТИ сое динен с третьим входом третьего элемен- та ИЛИ-НЕ. На чертеже приведена логическа схема счетного триггера. Схема включает элементы ИЛИ-НЕ 1 5 , элемент 1ЛИ..НЕ/ИЛИ 6, входную шину 7. элемента ИЛИ-НЕ 1 coeasffleH с иорьым входом элемента ИЛИ-НЕ 2-, выход которого соединен с первым входом элемента ИЛИ-НЕ 3, выход которого соещшен с первым входом элемента ИЛИ-НЕ 1, с вторым входом элемента И./1И-НЕ 2 и с первым входом элемента ИЛИ-НЕ 4, выходы элемента ИЛИ-НЕ 4 образуют &ЫХОПЫ счетного триггера; инверсный выход элемента ИЛИ-НЕ 4 соединен с первым входом элемента ИЛИ-НЕ 5, выход которого соединен с вторыми вхо дами элементов ИЛИ-НЕ 3 и 4 и с вторым входом элемента ИЛИ-НЕ 1, второй вход элемента ИЛИ-НЕ 5 соединен с третьим входом элемента ИЛИ-НЕ 1 . и с инверсным выходом элемента ИЛИ- НЕ:/ИЛИ G, пр мой выход которого соединен с третьикш входами элементов ИЛИ-НЕ 2 и 3, вход элемента ИЛИ-НЕ/ИЛИ 6 соединен с шиной 7, Устройство работает следующим образом. Запуск схемы может осушествл тьс импульсами как положительной, так и отрицательной пол рности. В случае управлени импульсами положительной пол рности в исходном состо нии на входе устройства имеет место уровень логического нул . При этом на пр мом выходе элемента 6 будет иметь месж) также уровень логического нул , а на его ин- версном выходе - уровень логической единицы, котора обеспечивает уровень логического нул на выходах элементов 1 и 5. Характер сигналов на выходах элемента 4 будет определ тьс состо нием первого R5-тpиггeре, образованного элементами 2 и 3 Если этот триггер находитс в состо нии, опреце™ д емом уровнем логического нул на выходе элемента 2 и уровнем логической единицы на выходе элемента 3, то на пр мом выходе ааемента 4 будет иметь место уровень логической ециницы, а на инверсном - уровень логического нул , т.е. второй R5-триггер, образованный элементами 4 и 5, буцег на.хоцитьс в состо нии гашени . При поступлении на вхоа устройства положительного импульса происходит соответствующее изменение уровней на выхоцах элемента 6, в результате чего через врем t (равное среаней зааержке в логическом элементе) после этого изменени первый РЗ -триггер переходит в состо ние гашени (уровень логического нул на выхоцах элементов 2 и З), второй КЗтриггер в течение этого же самого времени перейдет из состо ни гашени в состо ние логической единицы на выходе элемента 5, пр мом выходе элемента 4 и нул на инверсном выходе элемента 4. Уровень логического нул н выходе элемента 1 не изменитс , поскольку сначала он будет поддерживатьс уровнем логической единицы с выхода элемента 3, а затем с выхода элемента 5. По окончании действи импульса происходит переход первого КЗ-триггера из состо ни гашени в состо ние логической -единицы на элемента 2 (нул на выходе элемента 3). Это изменение происходит за врем , равное Т. На выходах элементов 4 и 5 уровни измен тс на противоположные, причем на выходе элемента 5 это изменение происходит за врем , равное t, а на выходах элемента 4 - через 2 . С приходом следующего импульса первый R5 -триггер -перейцет в состо ние гашени (за врем равноеС), состо ние второго RS-тригге останетс неизменным (уровень логического нул на выходе элемента 5, пр мом вькоде элемента 4 и логической единицы . на инверсном выходе элемента 4). На выходе элемента 1 происходит формирование уровн логической ецшйщы (за BpeM равное т). По окончании действи импуль са первый RS -триггер переходит из состо ни гашени в состо ние логической единицы на выходе элемента 3 (нул на выходе элемента 2), за это же самое врем f происходит формирование уровн логического нул на выходе элемента 1. Под действием логической единицы с выхода элемента 3 на вход элемента 4 и с инверсного выхода элемента 6 на вход элемента 5 второй R5 -триггер переходит в состо ние . гашени , врем этого перехода равно 2С. С приходом последующих импульсов процессы аналогичны. Таким образом, в результате воздействи каждого импульса происходит переход триггера в противоположное состо ние, причем нова информаци на выходах счетного триггера (выходы элемента 4) устанавливаетс после окончани действи входного положительного импульса, Предложенна схема выгодно отличаетс от известной по быстродействию. В предложенном счетном триггере длительность положительного импульса может быть уменьшена до величины равной Т, в то врем как дл известного это врем равно af. Это стало возможным благодар тому, что введены дополнительные входы Е первый, второй и третий элементы , которью соединены соответственно с выходом элемента 3, с пр мым выходом элемента ИЛИ-НЕ/ИЛИ и выходом элемента 5, вследствие чего с приходом положительного импульса происходит непосредственный переход RS -триггера, образованного элементами 2 и 3, из состо ни нул или единицы в состо ние гашени , и это врем равно Т. Следовательно , допустима частота переключени , арантирующа устойчивую работу предоженного счетного триггера, F то на 33% вьшде максимальной частоты переключени известного счетного триггера .