SU525250A1 - Делитель частоты импульсов на п ть на потенциальных элементах и-не/ или-не - Google Patents

Делитель частоты импульсов на п ть на потенциальных элементах и-не/ или-не

Info

Publication number
SU525250A1
SU525250A1 SU2073088A SU2073088A SU525250A1 SU 525250 A1 SU525250 A1 SU 525250A1 SU 2073088 A SU2073088 A SU 2073088A SU 2073088 A SU2073088 A SU 2073088A SU 525250 A1 SU525250 A1 SU 525250A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
signal
elements
inputs
Prior art date
Application number
SU2073088A
Other languages
English (en)
Inventor
Владимир Петрович Грибок
Виктор Андреевич Лазаренко
Евгений Владимирович Дивин
Геннадий Сергеевич Анурьев
Алексей Дмитриевич Донской
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU2073088A priority Critical patent/SU525250A1/ru
Application granted granted Critical
Publication of SU525250A1 publication Critical patent/SU525250A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

установлено содержимое «О. При этом первый разр д, образованный элементами И- -НЕ/ИЛИ-НЕ 7-12 имеет на выходе элемента И-НЕ/ИЛИ-НЕ 7, который  вл етс  единичным выходом первого разр да 1, нулевой сигнал. Низкий уровень напр жени  присутствует также на выходе элемента И-НЕ/ /ИЛИ-НЕ 9. На остальных выходах элементов , вход щих в состав первого разр да, в том числе на нулевом выходе элемента И-НЕ/ИЛИ-НЕ, присутствуют единичные сигналы. Второй разр д, состо щий из элементов И-НЕ/ИЛИ-НЕ 13-17, имеет на выходе элемента Н-НЕ/ИЛИ-НЕ 13, который  вл етс  единичным выходом второго разр да, нулевой потенциал. Низкий сигнал присутствует и на выходе элемента Н-НЕ/ /ИЛИ-НЕ 16. На остальных выходах элементов , в том числе на нулевом выходе второго разр да присутствуют единичные сигналы . Третий разр д из элементов И-НЕ/ /ИЛИ-НЕ 18 и 19 имеет на единичном выходе (элемент И-НЕ/ИЛИ-НЕ 18) нулевой сигнал, а на единичном выходе (элемент И-НЕ/ИЛИ--НЕ 19) единичный сигнал. При этом на выходах элементов И-НЕ/ИЛИ-НЕ 4-6, не вход щих в разр ды, устанавливаютс  единичные потенциалы.
С приходом первого положительного импульса (момент ti) на клемму 20,  вл ющуюс  счетным входом первого разр да, на всех входах элемента И-НЕ/ИЛИ-НЕ 11 оказываютс  единичные потенциалы, и на его выходе формируетс  низкий сигнал. Он подтверждает высокий сигнал на выходе элемента И-НЕ/ИЛИ-НЕ 10 И переводит в единицу сигнал на выходе элемента И-НЕ/ИЛИ-НЕ 7. После этого на всех входах элемента И-НЕ/ИЛИ-НЕ 8 оказались высокие потенциалы , на выходе которого образуетс  низкое напр жение, которое подтверждает высокий сигнал на выходе элемента И-НЕ/ /ИЛИ-НЕ 15 и переводит в единицу сигналы на выходах элементов И-НЕ/ИЛИ-НЕ 9 и 19. Такие сигналы сохран тс  до момента iz окончани  первого импульса. В момент t2 сигнал на выходе элемента И-НЕ/ИЛИ-НЕ 11 становитс  высоким, что вызывает наличие обоих высоких сигналов на входах элемента И-НЕ/ИЛИ-НЕ 12. Это приводит к по влению низкого сигнала на выходе элемента И-НЕ/ИЛИ-НЕ 12. Других изменений выходных потенциалов схем в момент 12 не будет . Таким образом, после первого импульса в делителе окажетс  содержимое 001.
После начала второго импульса (момент ts) на всех входах элемента И-НЕ/ИЛИ-НЕ 10 окажутс  высокие уровни напр жени , и на его выходе по витс  низкий потенциал. Он подтверждает высокие сигналы на выходах элементов И-НЕ/ИЛИ-НЕ 19 и 9 и вызывает по вление высокого сигнала на выходе элемента И-НЕ/ИЛИ-НЕ В. После этого на всех входах элемента И-НЕ/ИЛИ-НЕ 7 оказываютс  единичные потенциалы, и на
его выходе образуетс  нулевой сигнал. Остальные выходные сигналы элементов остаютс  неизменными до момента t окончани  второго импульса. В момент t сигнал на выходе элемента И-НЕ/ИЛИ-НЕ 10 становитс  высоким. Вследствие этого ко всем входам элемента И-НЕ/ИЛИ-НЕ 9 оказываютс  приложены высокие сигналы, и на его выходе образуетс  нулевой сигнал, переводищий в состо ние «1 потенциал на выходе элемента И-НЕ/ИЛИ-НЕ 12. После этого на все входы элемента И-НЕ/ИЛИ-НЕ 15 будут поданы высокие уровни напр жени . Таким образом, на его выходе по витс  нулевой потенциал. Он переводит в состо ние «1 сигнал на выходе элемента И-НЕ/ИЛИ-НЕ 13 (на единичном выходе второго разр да) и подтверждает высокий сигнал на выходе элемента И-НЕ/ИЛИ-НЕ 16. После этого на
всех входах элемента И-НЕ/ИЛИ-НЕ 14 и третьего элемента И-НЕ/ИЛИ-НЕ 6, не вход щих в какой-либо триггер, оказываютс  единичные уровни напр жени , вследствие чего на их выходах формируютс  нулевые
сигналы. Сигнал с выхода элемента И-НЕ/ /ИЛИ-НЕ 14 переводит потенциал на выходе элемента И-НЕ/ИЛИ-НЕ 17 в состо ние «1. Других изменений сигналов на выходах схем в момент i не произойдет, и в нем окажетс  содержимое 010.
С приходом третьего положительного импульса (момент ts) на всех входах первого элемента И-НЕ/ИЛИ-НЕ 4 оказываютс  все высокие сигналы, что вызывает по вление
на его выходе низкого сигнала. Он подтверждает наличие высокого сигнала на выходе второго элемента И-НЕ/ИЛИ-НЕ 5 и попадает на вход элемента И-НЕ/ИЛИ-НЕ J8 (вход Rd третьего разр да). Вследствие
этого на его выходе (единичный выход третьего разр да) образуетс  высокий сигнал, а затем на пулевом выходе третьего разр да- низкий. Далее, в течение действи  третьего импульса сигналы на выходах элементов делител  частоты импульсов на п ть останутс  без изменений. В момент tg окончани  третьего импульса на выходе первого элемента И-НЕ/ИЛИ-НЕ 4 по вл етс  высокий сигнал , и на обоих входах второго элемента
И-НЕ/ИЛИ-НЕ 5 оказываютс  единичные уровни напр жени . Таким образом на выходе второго элемента И-НЕ/ИЛИ-НЕ 5 образуетс  низкий сигнал. Попада  на третий элемент И-НЕ/ИЛИ-НЕ 6, он переводит
сигнал на его выходе в состо ние «1. Других изменений сигналов на выходах схем делител  частоты в момент te не произойдет и в его разр дах по окончании третьего импульса оказываетс  содержимое ПО.
После начала четвертого импульса (момент ty) на всех входах элемента И-НЕ/ /ИЛИ-НЕ 11 окажутс  высокие потенциалы, что приведет к по влению низкого сигнала на его выходе. От подтверждает наличие высокого напр жени  на выходе элемента И-НЕ/
/ИЛИ-НЕ 10 и вызывает по вление на выходе элемента И-НЕ/ИЛИ-НЕ 7 единнчного напр жени . После этого на всех входах элемента И-НЕ/ИЛИ-НЕ 8 оказываютс  единичные сигналы, что приводит к формированию на его выходе низкого сигнала, который переводит в состо ние « потенциалы на выходах элементов И-НЕ/ИЛИ-НЕ 2 и 15.
Остальные выходные сигналы элементов останутс  неизменными до момента ts окончани  четвертого импульса. В момент ts на выходе элемента И-НЕ/ИЛИ-НЕ II формируетс  единичный сигнал, на всех входах элемента И-НЕ/ИЛИ-НЕ 12 оказываютс  высокие потенциалы, и на его выходе по вл етс  нулевой уровень напр жени . Других изменений сигналов в момент ts не произойдет , и в делителе окажетс  содержимое 111.
С приходом п того положительного импульса (модмент tg) на всех -входах элемента И-НЕ/ИЛИ-НЕ 10 окажутс  высокие уровни напр жени , и на его выходе окажетс  низкий потенциал. Он вызывает по вление высоких уровней напр жени  на выходах элементов И-НЕ/ИЛИ-НЕ 19 и 8. После формировани  сигнала на выходе элемента И-НЕ/ИЛИ-НЕ 19 на всех входах элемента И-НЕ/ИЛИ-НЕ 18 окажутс  высокие потенциалы, и на его выходе сформируетс  низкий уровень напр жени . После формировани  высокого сигнала на выходе элемента И-НЕ/ИЛИ-НЕ 8 на всех входах элементов И-НЕ/ИЛИ-НЕ 7 и 16 по вились единичные уровни напр жени , поэтому на выходах этих элементов оказываютс  низкие напр жени . При этом напр жение на выходе элемента И-НЕ/ИЛИ-НЕ 16 подтверждает единичное на выходе элемента И-НЕ/ /ИЛИ-НЕ 17 и перебрасывает в состо ние «1 сигнал на выходе элемента И-НЕ/ /ИЛИ-НЕ 14. После этого на всех входах элемента И-НЕ/ИЛИ-НЕ 13 образуютс  единичные сигналы, что приводит к по влению нулевого напр жени  на его выходе. По вление низкого сигнала на выходе элемента И-НЕ/ИЛИ-НЕ 18 вызывает срабатывание второго элемента И-НЕ/ИЛИ-НЕ 5 и по вление на его выходе единичного сигнала. Входы первого и третьего элементов И-НЕ/ /ИЛИ-НЕ 4 и 6, не вход щих в состав триггеров , соединены с выходами элементов И-НЕ/ИЛИ-НЕ 5 и 13. На одном из этих выходов потенциал изменитс  с нулевого на единичный, на другом - наоборот. Поэтому на входах этих элементов могут некоторое врем  находитьс  одновременно все единичные сигналы, что может вызвать по вление на их выходах коротких отрицательных пиков . Однако, если даже такие пики и возникнут , они не измен т никаких сигналов элементов, потому что к другим входам их, соединенных с выходами элементов И-НЕ/ /ИЛИ-НЕ 4 и 6 подвод тс  низкие сигналы, сформированные ранее возможного момента возникновени  пиков. Поэтому все выходные сигналь логических схем останутс  неиз.менными до момента tio окончани  п того импульса . В момент tio потенциал на выходе
элемента И-НЕ/ИЛИ-НЕ 10 будет высоким , и на всех входах элемента И-НЕ/ /ИЛИ-НЕ 9 оказываютс  единичные сигналы , на выходе которого по вл етс  низкий сигнал, вызывающий по вление на выходе
элемента И-НЕ/ИЛИ-НЕ 10 высокого сигнала . Никаких других изменений сигналов в момент не происходит. В момент tjo все выходные сигналы повтор ют аналогичные сигналы перед подачей первого импульса.
Очевидно, что далее работа делител  частоты импульсов будет повтор тьс .
При необходимости установки триггеров делител  частоты импульсов на п ть в исходное состо ние на щину 21 начальной установки подаетс  нулевой сигнал, предществующий во времени входным импульсам делител . При этом во врем  работы делител  (при подаче входных импульсов) на шине 21 должен присутствовать неизменный высокий потенциал .

Claims (1)

  1. Формула изобретени 
    Делитель частоты импульсов на п ть на потенциальных элементах И-НЕ/ИЛИ-НЕ,
    содержащий три разр да, первый из которых представл ет собой Т-триггер на однотактном Д-триггере, выполненном на трех асинхронных R-S-триггерах, и два элемента И-НЕ/ИЛИ-НЕ, первые входы которых
    подключены соответственно к клемме источника входных импульсов и к единичному выходу триггера третьего разр да, отличающийс  тем, что, с целью повышени  надежности работы устройства, в него введен третий элемент И-НЕ/ИЛИ-НЕ, первый вход которого соединен с единичным выходом триггера второго разр да, выполненном в виде Т-триггера на двухтактном Д-триггере с перекрывающимис  тактами, и вторым входом первого элемента И-НЕ/ИЛИ-НЕ, второй вход - с третьим входом первого и выходом второго элементов И-НЕ/ИЛИ- НЕ, а выход - с третьим входом элемента И-НЕ/ИЛИ-НЕ триггера первого разр да,
    при этом R-вход триггера третьего разр да, выполненного на асинхронном JR-S-триггере, соединен с одноименным входом информационного триггера первого разр да, а S-входе выходом первого и со вторым входом второго
    элемента И-НЕ/ИЛИ-НЕ.
    4/4-1-1-I
    L J i
    L.
    I r
    I LJ-l
    1 сЯ-
    -j/tff-f- H r J J
    ЕНИН
SU2073088A 1974-11-06 1974-11-06 Делитель частоты импульсов на п ть на потенциальных элементах и-не/ или-не SU525250A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2073088A SU525250A1 (ru) 1974-11-06 1974-11-06 Делитель частоты импульсов на п ть на потенциальных элементах и-не/ или-не

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2073088A SU525250A1 (ru) 1974-11-06 1974-11-06 Делитель частоты импульсов на п ть на потенциальных элементах и-не/ или-не

Publications (1)

Publication Number Publication Date
SU525250A1 true SU525250A1 (ru) 1976-08-15

Family

ID=20600090

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2073088A SU525250A1 (ru) 1974-11-06 1974-11-06 Делитель частоты импульсов на п ть на потенциальных элементах и-не/ или-не

Country Status (1)

Country Link
SU (1) SU525250A1 (ru)

Similar Documents

Publication Publication Date Title
KR900004188B1 (ko) 잡음펄스 억제회로
SU525250A1 (ru) Делитель частоты импульсов на п ть на потенциальных элементах и-не/ или-не
US3803354A (en) Frequency shift digital communication system
SU900422A1 (ru) Формирователь импульсов
SU780207A1 (ru) Троичный счетный триггер
SU817992A1 (ru) Устройство дл задержки импульсов
SU374588A1 (ru) Описание изобретения
SU1050120A1 (ru) Счетный триггер
SU484645A1 (ru) Устройство делени частоты следовани импульсов
SU1103352A1 (ru) Устройство дл формировани серий импульсов
SU624357A1 (ru) Формирователь синхронизированных импульсов
RU1817241C (ru) Счетчик импульсов
JPS62184373A (ja) 試験信号発生回路
SU1451835A1 (ru) Устройство дл формировани серий импульсов
SU940309A1 (ru) Т-триггер
SU790349A1 (ru) Делитель частоты с нечетным коэффициентом делени
SU1580535A2 (ru) Троичное счетное устройство
SU544957A1 (ru) Устройство дл синхронизации случайных импульсов
SU464070A1 (ru) Синхронизирующее устройство
SU400015A1 (ru) Формирователь одиночных импульсов
SU1686441A1 (ru) Устройство дл выделени и вычитани первого импульса из последовательности импульсов
SU746887A1 (ru) Формирователь одиночных импульсов, синхронизированных тактовой частотой
SU921094A1 (ru) Дес тичный счетчик
SU1132346A1 (ru) Формирователь пачек импульсов
SU515265A1 (ru) Формирователь импульсов