SU1647890A1 - Декадное счетное устройство - Google Patents

Декадное счетное устройство Download PDF

Info

Publication number
SU1647890A1
SU1647890A1 SU894659559A SU4659559A SU1647890A1 SU 1647890 A1 SU1647890 A1 SU 1647890A1 SU 894659559 A SU894659559 A SU 894659559A SU 4659559 A SU4659559 A SU 4659559A SU 1647890 A1 SU1647890 A1 SU 1647890A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
output
driver
clock
Prior art date
Application number
SU894659559A
Other languages
English (en)
Inventor
Николай Васильевич Куртинин
Original Assignee
Предприятие П/Я Г-4367
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4367 filed Critical Предприятие П/Я Г-4367
Priority to SU894659559A priority Critical patent/SU1647890A1/ru
Application granted granted Critical
Publication of SU1647890A1 publication Critical patent/SU1647890A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в синтезаторах интервалов времени, компарэтарах-приемникахс коррекцией шкалы времени , в системах хранени  частоты и времени Цель изобретени  - расширение функциональных возможностей за счет обеспечени  реверсивного сдвига информации Декадное счетное устройство содержит четырехразр дный двоичный счетчик 1, выходы которого  вл ютс  выходами устройства, первый формирователь 2 импульсов, информационный вход которого подключен к шине Сдвиг влево 3, первый дополнитель формирователь 4 импульсов, информационный вход которого подключен к шине Сдвиг вправо 5, элемент ИЛИ 6, а также второй дополнительный формирователь 7 импульсов 5 ил

Description

Изобретение относитс  к импульсной технике и может найти применение в корректируемых шкалах времени, генераторах задержанных импульсов и синтезаторах интервалов времени.
Цель изобретени  - расширение функциональных возможностей за счет обеспечени  реверсивного сдвига информации.
На фиг. 1 приведена структурна  схема декадного счетного устройства; на фиг. 2 - схема формировател  импульсов; на фиг. 3-5 - временные диаграммы декадного счетного устройства.
Декадное счетное устройство содержит двоичный счетчик 1, выходы которого  вл ютс  выходами устройства, первый формирователь 2 импульсов, информационный вход которого подключен к шине Сдвиг влево 3, второй формирователь 4 импульсов , информационный вход которого подключен к шине Сдвиг вправо 5, элемент ИЛИ 6, выход которого подключен к информационному входу первого (младшего) разр да счетчика 1, первый вход - к выходу формировател  2, а второй вход - к выходу формировател  4 и информационным входам второго,третьего и четвертого разр дов счетчика 1, третий формирователь 7 импульсов , информационный вход которого соединен с тактовыми входами формирователей 2 и 4 и с выходом четвертого (старшего ) разр да счетчика 1, тактовый вход подключен к тактовому входу счетчика 1 и шине Такт 8, а инверсный выход - к входу управлени  счетчика 1.
Формирователи импульсов 2, 4, 7 идентичны . Каждый из них содержит первый 9 и второй 10 D-триггеры, тактовые входы которых соединены и  вл ютс  тактовым входом формировател  импульсов. D-вход, пр мой и инверсный выходы первого D-триггера 9  вл ютс  соответственно информационным входом, пр мым и инверсным выходом формировател  импульсов. D-вход и пр мой вы (Л
С
о
V4 00 Ю О
ход второго D-триггера 10 соединены соответственно с пр мым выходом формировател  и R-входом первого D-триггера 9.
Декадное счетное устройство работает следующим образом.
Счетчик 1 двоичный четырехразр дный, работает в коде 8-4-2-1. В зависимости от управл ющего сигнала V может работать в режиме суммировани  (V - 1) или установки (V 0).
Пусть в исходном состо нии на выходе формировател  7 (фиг. Зд) присутствует уровень логической 1, т.е. счётчик 1 находитс  в режиме суммировани . Каждый импульс , поступающий на шину Такт (фиг. За), увеличивает содержимое счетчика на 1, При отсутствии управл ющих сигналов Сдвиг влево (фиг. 36) и Сдвиг вправо (фиг. Зв) на выходах формировател  2 (фиг. Зг), формировател  4 (фиг. Зд), элемента ИЛИ 6 (фиг. Зе) устанавливаетс  уровень логического О.
При достижении счетчиком 1 состо ни  8 на выходе четвертого (старшего) разр да начинаетс  формирование импульса (фиг. Зж), который поступает на информационный вход формировател  7. Следующий импульс переводит счетчик 1 в состо ние 9 и начинает формирование отрицательного импульса на выходе формировател  7 (фиг. За). Счетчик 1 переводитс  в режим установки, и следующий импульс по шине Такт установит счетчик 1 в состо ние О (фиг. Зж), так как на информационных входах счетчика 1 присутствуют уровни логического О (фиг. Зд, е). Счетчик 1 перейдет в режим суммировани  (фиг. Зз), и далее весь процесс повторитс .
Допустим, что требуетс  обеспечить сдвиг выходных сигналов счетчика 1 влево. На шину 3 Сдвиг влево подают положительный импульс (фиг. 46). С приходом импульса , устанавливающего счетчика 1 в состо ние 8, на выходах формировател  2 и элемента ИЛИ 6 установитс  уровень логической 1 (фиг. 4г, е), а на информационных входах счетчика 1 - код цифры 1 (фиг. 4д). В результате в счетчик 1, когда он перейдет в режим установки, будет записан код цифры 1, а коэффициент пересчета счетчика 1 в этом цикле работы уменьшитс  на 1, выходные сигналы счетчика 1 сдвинутс  влево на один такт входного сигнала. Дл  того, чтобы в следующем цикле коэффициент пересчета декадного счетчика восстановилс  (стал равным 10), длительность управл ющего сигнала т на шине 3 Сдвиг влево (фиг. 46) должна удовлетвор ть условию
ЮТ n 29T,
где Т - период входного сигнала на шине Такт.
Если требуетс  осуществить свиг выходных сигналов счетчика 1 вправо, подают положительный импульс на шину Сдвиг вправо (фиг. 5в). С приходом импульса устанавливающего счетчика 1 в состо ние 8 (фиг. 5ж) на выходах формировател  4 (фиг.
5д) и соответственно элемента ИЛИ 6 (фиг. 5е) устанавливаетс  уровень логической Г, а на информационных входах счетчика 1 код числа 15. Этот код будет записан в счетчик , когда тот будет находитьс  в режиме
установки. В результате коэффициент пересчета счетчика в этом цикле работы увеличитс  на 1,и выходные сигналы счетчика сдвинутс  на один такт входного сигнала вправо. Коэффициент пересчета счетчика
восстановитс  в следующем цикле работы , если длительность управл ющего сигнала Г2 на шине Сдвиг вправо будет удовлетвор ть условию
ЮТ .

Claims (1)

  1. Формула изобретени 
    30
    Декадное счетное устройство, содержащее двоичный счетчик, выходы разр дов которого  вл ютс  выходами устройства, и
    формирователь импульсов, вход и инверсный выход которого подключены соответственно к выходу четвертого (старшего) разр да и к входу управлени  счетчика, а
    тактовый вход подключен к тактовому входу счетчика и шине Такт устройства, отличающеес  тем, что, с целью расширени  функциональных возможностей за счет обеспечени  реверсивного сдвига информации , в него введены элемент ИЛИ, выход которого соединен с информационным входом первого разр да счетчика, первый и второй дополнительные формирователи импульсов , тактовые входы которых подключены к выходу четвертого разр да счетчика, информационные входы подключены соответственно к шинам Сдвиг влево и Сдвиг вправо устройства, выход первого дополнительного формировател  подсоединен к
    первому входу элемента ИЛИ, выход второго дополнительного формировател  - к второму входу элемента ИЛИ и к информационным входам второго.третьего и четвертого разр дов двоичного счетчика, а каждый
    формирователь импульсов содержит первый и второй р-триггеры, тактовые входы которых соединены и  вл ютс  тактовым входом формировател , D-вход, пр мой и инверсный выходы первого D-триггера  вл ютс  соответственно входом, выходом и инверсным выходами формировател , D- вход и пр мой выход второго D-триггера
    СдВи 1
    соединены соответственно с выходом формировател  и R-входом первого D-триггера .
    123 5618901234567890123 567896 а I 1 1 I I I I I I I I M I I I I I I I M I I I I I I I I
    6,в,,д,е
    т
    -1QT-ЮТ LJ
    Фиг.З
    123156 891234-56789012Э4$6 890
    I II M II I I I I I I II M I II || I I I I I I
    J
    1
    8,6 0
    ж
    3
    9TLJ
    1Z3t56789KOlZ3b56789Q1Z3456789Q a i I I I I I II I I I I I I I II II I II I I I I t II I
    1
    WT
    LJ
    Фиг. 4
    Фиг. 5
SU894659559A 1989-03-06 1989-03-06 Декадное счетное устройство SU1647890A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894659559A SU1647890A1 (ru) 1989-03-06 1989-03-06 Декадное счетное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894659559A SU1647890A1 (ru) 1989-03-06 1989-03-06 Декадное счетное устройство

Publications (1)

Publication Number Publication Date
SU1647890A1 true SU1647890A1 (ru) 1991-05-07

Family

ID=21432840

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894659559A SU1647890A1 (ru) 1989-03-06 1989-03-06 Декадное счетное устройство

Country Status (1)

Country Link
SU (1) SU1647890A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Куртинин Н.В. Делитель частоты на 200/201. Депонированна рукопись Д05604, МРС ТТЭ, сер. ЭР, 1983, вып. 23. Колесов С.А., Соколов Ю.В. Высокочастотный цифровой делитель частоты - Вопросы радиоэлектроники, сер. ЭВТ, 1984, вып. 12, с. 51. рис 2. *

Similar Documents

Publication Publication Date Title
US3911218A (en) Time division information transmitting and receiving systems
SU1647890A1 (ru) Декадное счетное устройство
US4139840A (en) Ladderless D/A converter
SU1603360A1 (ru) Генератор систем базисных функций Аристова
SU450162A1 (ru) Перестраиваемый фазо-импульсный многоустойчивый элемент
SU1116424A1 (ru) Преобразователь кода системы остаточных классов в позиционный код
SU1412008A1 (ru) Устройство дл выделени кодовой комбинации
SU1367153A1 (ru) Делитель частоты с дробным коэффициентом делени
SU1408376A1 (ru) Цифровой измеритель скорости
SU864583A1 (ru) Полиномиальный счетчик
SU1043614A1 (ru) Генератор функций Уолша
SU1160563A1 (ru) Устройство для счета импульсов
SU428385A1 (ru)
SU560222A1 (ru) Устройство дл преобразовани двоичного кода в код гре и обратно
SU1338093A1 (ru) Устройство слежени за задержкой кодовой последовательности
SU1755270A1 (ru) Генератор квазиортогональных сигналов
SU1709534A1 (ru) Преобразователь кода
SU511694A1 (ru) Преобразователь аналоговой величины в код
SU1070585A1 (ru) Преобразователь перемещени в код
SU1180871A1 (ru) Генератор функций Уолша
SU658556A1 (ru) Преобразователь кода гре в двоичный код
SU1045242A1 (ru) Устройство дл приема информации
SU1162044A1 (ru) Преобразователь кода в частоту импульсов
RU1784963C (ru) Преобразователь кода Гре в параллельный двоичный код
SU407313A1 (ru) УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ ОСТАТКА ПО МОДУЛЮ от ЧИСЛА