SU1387188A1 - Коммутирующее устройство системы контрол - Google Patents
Коммутирующее устройство системы контрол Download PDFInfo
- Publication number
- SU1387188A1 SU1387188A1 SU864097454A SU4097454A SU1387188A1 SU 1387188 A1 SU1387188 A1 SU 1387188A1 SU 864097454 A SU864097454 A SU 864097454A SU 4097454 A SU4097454 A SU 4097454A SU 1387188 A1 SU1387188 A1 SU 1387188A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- register
- outputs
- output
- channels
- Prior art date
Links
Landscapes
- Safety Devices In Control Systems (AREA)
Abstract
Изобретение может быть использовано в системах контрол работоспособности и электронного оборудовани и позвол ет повысить быстродействие устройства. Коммутирующее устройство содержит регистр 3, ключи 4-1-4-п, элемент ИЛИ 6, формирователь 8 импульсов и дешифратор 9. Введение тактового генератора 2 приоритетного шифратора 5, регистра 7 и образование новых функциональных св зей способствует тому, что врем выдачи сообщени о состо нии каналов не зависит от количества контролируемых каналов, а зависит лищь от числа неисправных каналов. В описании приведен пример реализации приоритетного шифратора 5. 2 ил., 1 табл.
Description
(Л
со
00
оо
СХ)
Изобретение относитс к коммутационной технике и может быть использовано в системах контрол работоспособности электронного оборудовани .
Цель изобретени - повышение быстродействи за счет того, что врем выдачи сообщени о состо нии каналов не зависит от количества контролируемых каналов, а только от числа неисправных каналов.
Выходные сигналы с клемм 1 - 1 - 1-п дл подключени датчиков каналов переписываютс в первый регистр 3 передНа фиг. 1 приведена структурна 10 ним фронтом тактовых импульсов, поступаю схема коммутирующего устройства системы щих с выхода тактового генератора 2. С фиг.
контрол ; на фиг. 2 - функциональна схема приоритетного шифратора.
Устройство содержит клеммы 1 - 1 - 1-п дл подключени датчиков каналов, тактовый генератор 2, первый регистр 3, ключи 4-1-4-п, приоритетный шифратор 5, элемент ИЛИ б, второй регистр 7, формирователь 8 импульсов, дешифратор 9, выходную информационную шину 10, уцравле- ющий выход 11, причем клеммы 1 - 1 - 1-п дл подключени датчиков каналов соединены с соответствующими информационными входами первого регистра 3, выходы которого соединены с соответствующими вторыми входами ключей 4-1 - 4-п, первые входы которых соединены с соответствующими выходами дешифратора 9, m входов которого соединены с выходной информационной шиной 10 и с соответствующими гп выходами второго
выходов первого регистра 3 сигналы логического «О поступают на вторые входы ключей 4-1-4-п и устанавливают на их
с выходах сигналы логического «О, которые далее поступают на входы элемента ИЛИ 6 и на его выходе устанавливаетс потенциал логического «О, сигнализиру о том, что все каналы работают в требуемых режимах.
20 Если состо ни некоторых контролируемых каналов в определенное врем не соответствуют требуемым режимам работы, то на клеммах 1 - 1 - 1-п дл подключени тех датчиков каналов, которые работают в неисправных каналах, устанавливаютс сигналы логической «1. Передним фронтом тактового импульса логические состо ни с клемм I - 1 - 1-п дл подключени датчиков каналов переписываютс в первый регистр 3. В результате на
35
регистра 7, вход синхронизации последнего о выходах соответствующих ключей 4-1 - соединен с выходом тактового генератора 2 и входом синхронизации первого регистра 3, причем п выходов ключей 4-1-4-п соединены с соответствующими входами элемента ИЛИ 6, выход которого соединен с управл ющим выходом 11 устройства и входом формировател 8 импульсов, выход которого соединен с входом установки нул второго регистра 7, m информационных входов которого соединены с соответствующими выходами приоритетного шифратора 5, п входов последнего соединены с соответствующими выходами ключей 4-1-4-п. Приоритетный шифратор 5 содержит входы 12-1 -12-п, выходы 13-1 -13-т, элементы И-НЕ 14-1 -14-п,шифратор 15, причем m выходов шифратора 15 соединены с соответствующими выходами 13-1- 13-m приоритетного шифратора .5, входы 12-1 -12-п которого соединены с соответствующими первыми входами элементов И-НЕ 14-1 -14-п, вторые входы которых
4-п устанавливаютс потенциалы логической «1, которые, поступа на входы элемента ИЛИ б, вызывают изменение уровн выходного сигнала.
Одновременно сигналы с выходов ключей 4-1-4-п поступают на входы приоритетного шифратора 5 и на входах последнего , соответствующих номерам неисправных каналов, устанавливаютс сигналы логической «1.
Например, при неисправных первом, вто40 ром и п-м каналах сигналы логической
«1 устанавливаютс на входах 12-1,
12-3 и 12-п приоритетного шифратора 5.
Приоритетный шифратор 5 (фиг. 2) работает следуюшим образом.
В рабочем состо нии сигнал логической «1 подаетс на вторые входы всех элементов И-НЕ 14-1 -14-п, подготавлива к работе приоритетный шифратор.
Активным уровнем входных сигналов приоритетного шифратора (фиг. 2) вл етсоединены с шиной сигнала логической с уровень логической «1: «1, а выходы каждого i-ro элемента И-НЕЕсли на входе 12-1 приоритетного
(14-i) соединены с (i-|-2)-M входом каж-шифратора 5 имеетс «1 на выходе элемента И-НЕ 14-1 - «О. С выхода элемента И-НЕ 14-1 сигнал логического «О поступает на первую щину шифра- 55 тора 15 и на первые входы элементов И-НЕ 14-2-14-п, устанавлива на их выходах уровень сигнала логической «1 независимо от уровней сигналов на входого из последующих элементов И-НЕ 14-i+1 -14-п и с соответствующим входом шифратора 15..
Устройство работает следующим образом.
В исходном состо нии второй регистр 7
сброшен в «О и с выходов дещифратора 9
на первые входы ключей 4-1-4-п поступают сигналы логической «1.
Если состо ни контролируемых каналов соответствуют требуемым режимам работ, на выходах всех клемм 1 - 1 - 1-п дл подключени датчиков каналов устанавливаютс сигналы логического «О.
Выходные сигналы с клемм 1 - 1 - 1-п дл подключени датчиков каналов переписываютс в первый регистр 3 перед ним фронтом тактовых импульсов, поступаю щих с выхода тактового генератора 2. С
ним фронтом тактовых импульсов, поступаю щих с выхода тактового генератора 2. С
выходов первого регистра 3 сигналы логического «О поступают на вторые входы ключей 4-1-4-п и устанавливают на их
выходах сигналы логического «О, которые далее поступают на входы элемента ИЛИ 6 и на его выходе устанавливаетс потенциал логического «О, сигнализиру о том, что все каналы работают в требуемых режимах.
Если состо ни некоторых контролируемых каналов в определенное врем не соответствуют требуемым режимам работы, то на клеммах 1 - 1 - 1-п дл подключени тех датчиков каналов, которые работают в неисправных каналах, устанавливаютс сигналы логической «1. Передним фронтом тактового импульса логические состо ни с клемм I - 1 - 1-п дл подключени датчиков каналов переписываютс в первый регистр 3. В результате на
выходах соответствующих ключей 4-1 -
выходах соответствующих ключей 4-1 -
4-п устанавливаютс потенциалы логической «1, которые, поступа на входы элемента ИЛИ б, вызывают изменение уровн выходного сигнала.
Одновременно сигналы с выходов ключей 4-1-4-п поступают на входы приоритетного шифратора 5 и на входах последнего , соответствующих номерам неисправных каналов, устанавливаютс сигналы логической «1.
Например, при неисправных первом, втором и п-м каналах сигналы логической
«1 устанавливаютс на входах 12-1,
12-3 и 12-п приоритетного шифратора 5.
Приоритетный шифратор 5 (фиг. 2) работает следуюшим образом.
В рабочем состо нии сигнал логической «1 подаетс на вторые входы всех элементов И-НЕ 14-1 -14-п, подготавлива к работе приоритетный шифратор.
Активным уровнем входных сигналов приоритетного шифратора (фиг. 2) вл етс уровень логической «1: Если на входе 12-1 приоритетного
дах 12-2-12-п. Так как активным уровнем входных сигналов. шифратора 15 вл етс уровень логического «О, то он формирует двоичный код, соответствующий номеру первого входа - код ...001.
По аналогии вход 12-2 имеет больший приоритет по сравнению со входами 12-3- 12-п, так как «1 на входе 12-2 устанавливает «О на втором входе шифратора 15 и «О с выхода элемента И-НЕ 14-2 блокирует входы 12-3 - 12-п.
Таким образом, пор док возрастани приоритета входов приоритетного шифратора следующий: п, (п-1)... третий, второй, первый. Приоритетный шифратор формирует
Например, после записи во второй регистр 7 кода ...001, соответствующего номеру неисправного канала, имеющего самый больший приоритет, на выходе де- - шифратора 9 устанавливаетс код 111...10. При этом «О поступает на первый вход ключа 4-1 и на его выходе устанавливаетс уровень логического «О, что приводит к блокировке входа 12-1 приоритетного шифратора 5. В результате на выхо- 10 дах приоритетного шифратора 5 устанавливаетс код, соответствующий номеру следующего по приоритету HeiicnpaBHoro канала . Данный код переписываетс во второй регистр 7 и поступает на входы де- двоичный код, соответствующий номеру са- шифратора 9 и на его выходах устанав- мого приоритетного входа из имеющих ак-ливаютс сигналы, производ щие блокировтивный уровень входного сигнала.ку входов приоритетного щифратора 5, соотНапример , при наличии сигналов логи-ветствующих номерам двух самых приорической «1 на входах 12-1, 12-3 и 12-п тетных неисправных каналов. приоритетный шифратор 5 формирует двоич-После того, как происходит считывание
ный код..001. Данный двоичный код пере- 20 кодов всех неисправных каналов, на выхо- писываетс передним фронтом тактового им-дах всех ключей 4-1-4-п устанавливаютпульса во второй регистр 7 и выходной код регистра с нулевого кода ...000 измен етс на код ...001.
Двоичный код ...001 устанавливаетс на выходной информационной шине 10, сигнализиру о наличии неисправности в первом канале.
Одновременно с выходов второго регистра 7 двоичный код ..001 поступает на
входы дешифратора 9, реализованного на о ходах регистра устанавливаетс код ..000, посто нном запоминающем устройстве.который поступает на входы дещифратора
9 и на всех выходах последнего устанавливаютс «1, что приводит к коммутации выходного кода первого регистра 3 через ключи 4-1 и 4-п на входы прио- 35 ритетного щифратора 5, и цикл работы устройства повтор етс .
Таким образом, цикл вывода информации о состо нии каналов равен П:, где То - период следовани тактовых импульсов, п - количество неис- 40 правных каналов.
Синхронизаци приема информации во внешнем устройстве может осуществл тьс с управл ющего выхода 11. Синхронизаци приема информации во внешнем устройстве может также осуществл тьс относительно момента по влени кода ..000 на информационной шине 10.
25
с уровни логического «О, что вызывает изменение уровн выходного сигнала элемента 6 ИЛИ на уровень логического «О. Отрицательным перепадом сигнала (от «1 к «О) с выхода элемента ИЛИ 6 запускаетс формирователь 8 импульсов и он формирует импульс малой длительности. Данный импульс поступает на вход установки «О второго регистра 7 и на выВ таблице приведена таблица истинности дешифратора 9.
45
11 . ,110 11 ..111
100...00000 000...00000
Примечание. Младший разр д справа.
кодов всех неисправных каналов, на выхо- дах всех ключей 4-1-4-п устанавливаютходах регистра устанавливаетс код ..000, который поступает на входы дещифратора
с уровни логического «О, что вызывает изменение уровн выходного сигнала элемента 6 ИЛИ на уровень логического «О. Отрицательным перепадом сигнала (от «1 к «О) с выхода элемента ИЛИ 6 запускаетс формирователь 8 импульсов и он формирует импульс малой длительности. Данный импульс поступает на вход установки «О второго регистра 7 и на вы
Claims (1)
- Формула изобретениКоммутируЮшее устройство системы контрол , содержащее первый регистр, п клемм дл подключени датчиков каналов и п ключей , первые входы которых соединены с соответствующими выходами дешифратора, а выходы - с соответствующими входами элемента ИЛИ, формирователь импульсов , отличающеес тем, что, с целью повышени быстродействи , в него введены приоритетный шифратор, второй регистр итактовый генератор, причем п клемм дл подключени датчиков каналов соединены с соответствующими п информационными входами первого регистра, выходы которого соединены с соответствующими вторыми входами ключей, а вход синхронизации ,- с выходом тактового генератора и с входом синхронизации второго регистра, m выходов которого соединены с соответствующими m входами дещифратора и выходной информационной щиной, а вход установки нул и m информационных входов второго регистра соответственно соединены с выходом формировател импульсов и соответствующими m выходами приоритетного щифратора, п входов которого соединены с соответствующими выходами ключей , причем выход элемента ИЛИ соединен с входом формировател импульсов и управл ющим выходом устройства.Фиг. 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864097454A SU1387188A1 (ru) | 1986-05-12 | 1986-05-12 | Коммутирующее устройство системы контрол |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864097454A SU1387188A1 (ru) | 1986-05-12 | 1986-05-12 | Коммутирующее устройство системы контрол |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1387188A1 true SU1387188A1 (ru) | 1988-04-07 |
Family
ID=21248963
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864097454A SU1387188A1 (ru) | 1986-05-12 | 1986-05-12 | Коммутирующее устройство системы контрол |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1387188A1 (ru) |
-
1986
- 1986-05-12 SU SU864097454A patent/SU1387188A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 928642, кл. Н 03 К 17/18, 1982. Авторское свидетельство СССР № 434595, кл. Н 03 К 17/18, 1974. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5452308A (en) | Method for monitoring symmetrical two-wire bus lines and two-wire bus interfaces and device for carrying out the method | |
SU1387188A1 (ru) | Коммутирующее устройство системы контрол | |
RU2422984C2 (ru) | Формирователь импульсов | |
RU2105357C1 (ru) | Сдвигающий регистр | |
SU1087974A1 (ru) | Многоканальный распределитель импульсов | |
SU1363217A1 (ru) | Устройство дл мажоритарного выбора асинхронных сигналов | |
SU596935A1 (ru) | Многоканальный распределитель тактовых импульсов | |
SU447714A1 (ru) | Устройство дл выбора среднего по величине двоичного числа | |
SU1619244A1 (ru) | Устройство дл ввода информации | |
SU1658190A1 (ru) | Устройство дл контрол монотонно измен ющегос кода | |
SU1264206A1 (ru) | Устройство коммутации дл систем многоканального контрол и управлени | |
SU1336254A1 (ru) | Система дл исправлени ошибок при передаче N-разр дных кодовых слов | |
SU1339876A1 (ru) | Устройство дл формировани импульсных последовательностей | |
SU1140144A1 (ru) | Устройство дл приема и передачи информации | |
SU1336074A1 (ru) | Устройство дл приема информации | |
SU1126953A1 (ru) | Устройство управлени | |
SU1372347A1 (ru) | Устройство дл приема и передачи информации | |
SU1417193A1 (ru) | Устройство дл преобразовани последовательного кода в параллельный | |
SU1644168A1 (ru) | Самодиагностируемое парафазное асинхронное логическое устройство | |
SU841099A1 (ru) | Устройство дл синхронизации импульсов | |
SU1310860A1 (ru) | Устройство дл управлени ленточным перфоратором | |
SU1042217A1 (ru) | Мажоритарно-резервированное устройство | |
SU1354195A1 (ru) | Устройство дл контрол цифровых узлов | |
SU1168953A1 (ru) | Устройство дл формировани тестовых воздействий | |
SU1319036A1 (ru) | Устройство дл контрол последовательного кода |