RU2422984C2 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
RU2422984C2
RU2422984C2 RU2009129991/09A RU2009129991A RU2422984C2 RU 2422984 C2 RU2422984 C2 RU 2422984C2 RU 2009129991/09 A RU2009129991/09 A RU 2009129991/09A RU 2009129991 A RU2009129991 A RU 2009129991A RU 2422984 C2 RU2422984 C2 RU 2422984C2
Authority
RU
Russia
Prior art keywords
output
input
transistor
control circuit
trigger
Prior art date
Application number
RU2009129991/09A
Other languages
English (en)
Other versions
RU2009129991A (ru
Inventor
Виктор Петрович Березянский (RU)
Виктор Петрович Березянский
Владимир Владимирович Тарасов (RU)
Владимир Владимирович Тарасов
Вячеслав Михайлович Киселев (RU)
Вячеслав Михайлович Киселев
Роман Валерьевич Евдокимов (RU)
Роман Валерьевич Евдокимов
Владимир Анатольевич Цуканов (RU)
Владимир Анатольевич Цуканов
Александр Сергеевич Сапронов (RU)
Александр Сергеевич Сапронов
Алексей Иванович Червяков (RU)
Алексей Иванович Червяков
Виктор Михайлович Трусов (RU)
Виктор Михайлович Трусов
Original Assignee
Курское открытое акционерное общество "Прибор"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Курское открытое акционерное общество "Прибор" filed Critical Курское открытое акционерное общество "Прибор"
Priority to RU2009129991/09A priority Critical patent/RU2422984C2/ru
Publication of RU2009129991A publication Critical patent/RU2009129991A/ru
Application granted granted Critical
Publication of RU2422984C2 publication Critical patent/RU2422984C2/ru

Links

Landscapes

  • Electronic Switches (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относится к импульсной технике и может быть использовано в телеметрии, системах автоматизированного управления, контроля и измерения. Достигаемый технический результат - расширение функциональных возможностей формирователя импульсов за счет обеспечения его помехозащищенности, возможности формирования выходного сигнала заданного напряжения, возможности блокировки формирования выходных импульсов. Формирователь импульсов содержит D-триггеры, генератор прямоугольных импульсов, двоичный счетчик, дешифратор, сдвиговые регистры, мажоритарные элементы, схему И, а также транзисторные ключи на выходе устройства и схему управления транзисторными ключами, соответствующим образом соединенные в единую электронную схему. 1 ил.

Description

Изобретение относится к импульсной технике и может быть использовано в телеметрии, системах автоматизированного управления, контроля, измерения и других устройствах различных отраслей техники.
Известна линия задержки, выбранная в качестве прототипа, содержащая D-триггер, управляемый посредством схем ИЛИ, ИЛИ-НЕ, а также генератор прямоугольных импульсов, двоичный счетчик импульсов и дешифратор (патент РФ №2103813 С1, МПК6 H03K 17/28).
Данное устройство позволяет сдвигать во времени выходной импульсный сигнал относительно входного и изменять после сдвига его длительность. Недостатком устройства являются ограниченные функциональные возможности, обусловленные недостаточной помехозащищенностью входного сигнала при использовании высокоскоростных микросхем (с малым временем переключения), фиксированным напряжением выходного сигнала, равным выходному напряжению выходов логических микросхем, и отсутствием возможности блокировки передачи импульсов с входа на выход.
Технический результат выражается в расширении функциональных возможностей устройства за счет обеспечения его помехозащищенности, возможности формирования выходного сигнала заданного напряжения, отличающегося от напряжения выходов логических микросхем, и возможности блокировки формирования выходных импульсов.
Для достижения технического результата формирователь импульсов, содержащий D-триггер, генератор прямоугольных импульсов, выход которого соединен с входом синхронизации двоичного счетчика импульсов, выходные разряды которого, кроме последнего, соединены с дешифратором, снабжен двумя сдвиговыми регистрами, двумя мажоритарными элементами, двумя D-триггерами, схемой управления транзисторными ключами, тремя транзисторными ключами и схемой И, причем выход генератора прямоугольных импульсов соединен с входами синхронизации первого и второго сдвиговых регистров, первого и третьего D-триггеров, а также с одним из входов схемы управления транзисторными ключами, первый информационный вход формирователя соединен с нулевым разрядом первого сдвигового регистра, выходы которого соединены с соответствующими входами первого мажоритарного элемента, выход которого подключен к входу первого D-триггера, выход которого соединен с входом синхронизации второго D-триггера, на другом входе которого установлен сигнал «1», выход второго D-триггера соединен с входом сброса двоичного счетчика, старший разряд двоичного счетчика соединен с входом сброса второго D-триггера, выход дешифратора соединен с первым входом схемы И, второй информационный вход формирователя соединен с нулевым разрядом второго сдвигового регистра, выходы которого соединены с соответствующими входами второго мажоритарного элемента, выход которого подключен к входу третьего D-триггера, инвертированный выход которого соединен со вторым входом схемы И, выход которой соединен со вторым входом схемы управления транзисторными ключами, первый выход которой соединен с первым выводом первого резистора, второй вывод которого соединен с базой первого транзистора, эмиттер которого соединен с общим проводом, а коллектор - с первым выводом второго резистора и базой второго транзистора, второй вывод второго резистора соединен с эмиттером второго транзистора и с плюсом опорного напряжения, второй выход схемы управления транзисторными ключами соединен с первым выводом третьего резистора, второй вывод которого соединен с базой третьего транзистора, эмиттер которого соединен с общим проводом, коллекторы второго и третьего транзисторов соединены между собой и с выходом формирователя.
На чертеже представлена структурная схема формирователя импульсов.
Формирователь импульсов имеет два информационных входа: Имп. и Уст. Вход Имп. соединен с нулевым разрядом 5-разрядного сдвигового регистра 1. Сдвиг данных в этом регистре осуществляется от нулевого разряда к четвертому по фронту прямоугольных импульсов. Все пять разрядов сдвигового регистра 1 соединены с мажоритарным элементом 2. Элемент 2 передает на выход значение, соответствующее большинству входных данных. Выход мажоритарного элемента 2 соединен с входом D-триггера 3. Выход триггера 3 соединен с С-входом D-триггера 4, на входе которого присутствует постоянный единичный сигнал. Инвертированный выход триггера 4 соединен с входом сброса счетчика 5. Все разряды счетчика 5, за исключением старшего разряда, соединены с входами дешифратора 6. Старший разряд счетчика 5 соединен с входом сброса D-триггера 4. Выход дешифратора 6 соединен с первым входом схемы И 7.
Вход Уст. соединен с нулевым разрядом второго 5-и разрядного сдвигового регистра 8, аналогичного регистру 1. Все пять разрядов сдвигового регистра 8 соединены со вторым мажоритарным элементом 9. Выход мажоритарного элемента 9 соединен с входом D-триггера 10. Инвертирующий выход D-триггера 10 соединен со вторым входом схемы И 7. Выход схемы И 7 соединен с входом схемы управления транзисторными ключами 11, соединенной с генератором 12 импульсов. Прямоугольные импульсы с генератора 12 поступают на С-входы регистра 1, триггера 3, счетчика 5, регистра 8, триггера 10.
У схемы управления транзисторными ключами 11 два выхода: Q0 и Q1. Выход Q1 соединен с первым выводом резистора R1, второй вывод - с базой транзистора VT1. Эмиттер транзистора VT1 соединен с общим проводом, коллектор - первым выводом резистора R2 и базой транзистора VT2. Второй вывод резистора R2 соединен с эмиттером VT2 и плюсом источника опорного напряжения. Выход Q0 схемы управления транзисторными ключами 11 соединен с первым выводом резистора R3. Второй вывод резистора соединен с базой транзистора VT3. Эмиттер транзистора VT3 соединен с общим проводом. Коллекторы транзисторов VT2 и VT3 соединены между собой и с выходом формирователя.
Формирователь импульсов работает следующим образом.
В начальный момент времени триггеры 3, 4, 10 находятся в состоянии сброса. На выходе триггера 3 - «0», триггеров 4 и 10 - «1». Счетчик 5 - сброшен («обнулен»). Выходы Q0 и Q1 схемы управления транзисторными ключами 11 находятся в состоянии Q0=1, Q1=0. Транзисторы VT1 и VT2 заперты, VT3 - открыт, соединяя выход устройства с общим проводом.
Значение сигнала на входе Имп. непрерывно записывается в сдвиговый регистр 1 по фронту прямоугольных импульсов, поступающих на С-вход этого регистра 1 от генератора прямоугольных импульсов 12. Запись производится в 0-ой разряд, при этом значение из 0-го разряда записывается в 1-ый, из 1-го во 2-ой и т.д. (т.е. производится сдвиг значений разрядов). Пока на входе Имп. сигнал «0», все разряды сдвигового регистра 1 имеют значение «0», и на выходе мажоритарного элемента 2 тоже «0». При изменении сигнала на входе Имп. на «1», по фронту прямоугольного импульса от генератора 12 на входе С в 0-ой разряд будет записан «1». При длительности сигнала «1» на входе Имп. большей, чем три периода импульсов генератора 12, в сдвиговом регистре 1 минимум три разряда будут иметь значение, равное «1». Пока количество разрядов в сдвиговом регистре 1, имеющих значение «1», меньше или равно двум, на выходе Q мажоритарного элемента 2 состояние Q=0. Как только количество разрядов со значением «1» становится больше двух, состояние выхода изменяется на Q=1. Применение сдвиговых регистров 1 и 8, мажоритарных элементов 2 и 9 позволяет устройству игнорировать короткие импульсы помехи на информационном входе устройства, способные вызвать ложные срабатывания. Использование этих схем существенно повышает помехозащищенность формирователя. Сигнал «1» с выхода мажоритарного элемента 2 поступает на вход данных триггера 3, и по фронту прямоугольного импульса на С-входе этого триггера 3 сигнал «1» устанавливается на выходе триггера 1. Так как выход триггера 3 соединен с С-входом триггера 4, то при изменении сигнала на выходе триггера 3 с «0» на «1» сигнал на выходе триггера 4 устанавливается «0» (при обнуленном счетчике 5, все разряды которого при этом равны нулю, на вход сброса R триггера 4 поступает «0» с последнего разряда счетчика 5). Выход триггера 4 соединен с входом сброса R счетчика 5. После установления «0» на входе R счетчика 5 счетчик 5 начинает считать импульсы от генератора 12, приходящие на С-вход. Все разряды счетчика 5, за исключением старшего разряда, соединены с дешифратором 6. После формирования на входах дешифратора 6 двоичного кода, соответствующего первому заданному числу импульсов, на выходе дешифратора 6 устанавливается «1». После дешифрации числа импульсов, соответствующих второму числу, на выходе дешифратора 6 устанавливается «0». Далее счетчик 5 продолжает считать, пока на старшем разряде счетчика не установится «1». Этот сигнал со старшего разряда поступает на вход сброса R триггера 4. Триггер 4 сбрасывается, на его выходе устанавливается «1». Сигнал с выхода триггера 4 сбрасывает счетчик 5: все выходы счетчика обнуляются, сброс снимается с входа R триггера 4. Система приходит в состояние ожидания прихода следующего импульса на вход Имп. Сигнал с выхода дешифратора 6 поступает на первый вход схемы И 7, на второй вход которой поступает «1» с выхода триггера 10. Пока на втором входе схемы И 7 сигнал «1», сигнал на выходе схемы И соответствует сигналу на ее первом входе. Выход схемы И 7 соединен с входом схемы управления транзисторными ключами 11. Схема управления транзисторными ключами 11 предусмотрена для предотвращения одновременного открытия транзисторов VT2 и VT3 и короткого замыкания источника опорного напряжения на общий провод. Пока на входе схемы 11 сигнал «0», на выходах схемы Q1=0, Q0=1. После установки на входе схемы 11 сигнала «1» на выходе Q0 устанавливается Q0=0, а через интервал времени, равный одному периоду прямоугольных импульсов, поступающих в схему 11 от генератора 12, на выходе Q1 устанавливается Q1=1. При установке на входе схемы 11 снова значения «0» на выходе Q1 устанавливается Q1=0, а через интервал времени, равный одному периоду прямоугольных импульсов, на выходе Q0 устанавливается Q0=1. Интервал между установкой сигналов на выходах предусмотрен для выхода транзисторов из режима насыщения. Сигнал «1» с выхода Q1 схемы 11 через резистор R1 поступает на базу транзистора VT1, транзистор открывается, через переход эмиттер-коллектор начинает течь ток. При открытом транзисторе VT1 ток начинает течь через резистор R2. Напряжение на резисторе R2 открывает транзистор VT2, через переход эмиттер-коллектор которого +Uопорн. поступает на выход формирователя. Если на выходе Q1 схемы 11 «0», то транзисторы VT1 и VT2 закрыты, +Uопорн. на выход не поступает. Сигнал «1» с выхода Q0 схемы 11 через резистор R3 поступает на базу транзистора VT3, транзистор открывается, через переход эмиттер-коллектор выход устройства соединяется с общим проводом. Если на выходе Q0 схемы 11 «0, то транзистор VT3 закрыт, выход устройства с общим проводом не соединяется. Приведенная схема управления подачей напряжения на выход устройства позволяет использовать +Uопорн. любой заданной величины. Ограничение на величину напряжения накладывает тип транзисторов. Значение сигнала на входе Уст. непрерывно записывается в сдвиговый регистр 8 по фронту прямоугольных импульсов, поступающих на С-вход этого регистра (по типу, сдвиговый регистр 8 аналогичен сдвиговому регистру 1). Запись производится в 0-ой разряд, при этом значение из 0-го разряда сдвигается в 1-ый, из 1-го во 2-ой и т.д. При установке на входе Уст. сигнала «1» по фронту импульса на входе С в 0-ой разряд будет записан «1». При длительности сигнала, большей, чем три периода импульсов генератора 12, в сдвиговом регистре 8 минимум три разряда будут иметь значение, равное «1». Пока количество разрядов в сдвиговом регистре 8, имеющих значение «1» меньше или равно двум, на выходе Q мажоритарного элемента 9 состояние Q=0. Как только количество разрядов со значением «1» становится больше двух, состояние выхода изменяется на Q=1. Сигнал «1» с выхода мажоритарного элемента 9 поступает на вход данных триггера 10, и по фронту прямоугольного импульса на С-входе этого триггера на выходе триггера 10 устанавливается «0». Выход триггера 10 соединен со вторым входом схемы И 7, при подаче на этот вход сигнала «0» с триггера 10 на выходе схемы 7 устанавливается «0», блокируя изменение сигнала на выходе схемы И 7. Пока на входе Уст. удерживается «1», выход устройства соединен с общим проводом, импульсы на входе Имп. не влияют на состояние выхода устройства. Таким образом, установка сигнала «1» на входе Уст. позволяет блокировать формирование импульсов с входа Имп. на выход устройства.
Введение в состав формирователя импульсов сдвиговых регистров, триггеров, мажоритарных элементов, схемы И, а также транзисторных ключей на выходе устройства и схемы управления транзисторными ключами, соответствующим образом соединенных в единую электронную схему, повысило помехозащищенность формирователя, обеспечило возможность формирования выходного сигнала заданного напряжения, отличающегося от напряжения выходов логических микросхем, возможность блокировки формирования выходных импульсов и, как следствие, позволило расширить функциональные возможности формирователя импульсов.
Кроме того, D-триггеры, двоичный счетчик, дешифратор, сдвиговые регистры, мажоритарные элементы, схема И, схема управления транзисторными ключами могут быть реализованы на программируемой логической интегральной схеме ПЛИС типа ХС95144 или аналогичной, что позволит значительно уменьшить габариты устройства.

Claims (1)

  1. Формирователь импульсов, содержащий D-триггер, генератор прямоугольных импульсов, выход которого соединен со входом синхронизации двоичного счетчика импульсов, выходные разряды которого, кроме последнего, соединены с дешифратором, отличающийся тем, что снабжен двумя сдвиговыми регистрами, двумя мажоритарными элементами, двумя D-триггерами, схемой управления транзисторными ключами, тремя транзисторными ключами и схемой И, причем выход генератора прямоугольных импульсов соединен со входами синхронизации первого и второго сдвиговых регистров, первого и третьего D-триггеров, а также с одним из входов схемы управления транзисторными ключами, первый информационный вход формирователя соединен с нулевым разрядом первого сдвигового регистра, выходы которого соединены с соответствующими входами первого мажоритарного элемента, выход которого подключен ко входу первого D-триггера, выход которого соединен со входом синхронизации второго D-триггера, на другом входе которого установлен сигнал «1», инвертированный выход второго D-триггера соединен с входом сброса двоичного счетчика, старший разряд двоичного счетчика соединен со входом сброса второго D-триггера, выход дешифратора соединен с первым входом схемы И, второй информационный вход формирователя соединен с нулевым разрядом второго сдвигового регистра, выходы которого соединены с соответствующими входами второго мажоритарного элемента, выход которого подключен ко входу третьего D-триггера, инвертированный выход которого соединен со вторым входом схемы И, выход которой соединен со вторым входом схемы управления транзисторными ключами, при этом в начальный момент времени на первом выходе схемы управления транзисторными ключами устанавливают сигнал логического нуля, а на втором выходе - сигнал логической единицы, после установки на втором входе схемы управления транзисторными ключами логической единицы, на ее втором выходе устанавливается логический ноль, а через интервал времени, равный одному периоду прямоугольных импульсов, поступающих от генератора прямоугольных импульсов на первый вход схемы управления транзисторными ключами, на ее первом выходе устанавливается логическая единица, при установке на втором входе схемы управления транзисторными ключами логического нуля, на ее первом выходе устанавливается логический ноль, а через интервал времени, равный одному периоду прямоугольных импульсов, на ее втором выходе устанавливается логическая единица, первый выход которой соединен с первым выводом первого резистора, второй вывод которого соединен с базой первого транзистора, эмиттер которого соединен с общим проводом, а коллектор - с первым выводом второго резистора и базой второго транзистора, второй вывод второго резистора соединен с эмиттером второго транзистора и с плюсом опорного напряжения, второй выход схемы управления транзисторными ключами соединен с первым выводом третьего резистора, второй вывод которого соединен с базой третьего транзистора, эмиттер которого соединен с общим проводом, коллекторы второго и третьего транзисторов соединены между собой и с выходом формирователя.
RU2009129991/09A 2009-08-04 2009-08-04 Формирователь импульсов RU2422984C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2009129991/09A RU2422984C2 (ru) 2009-08-04 2009-08-04 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2009129991/09A RU2422984C2 (ru) 2009-08-04 2009-08-04 Формирователь импульсов

Publications (2)

Publication Number Publication Date
RU2009129991A RU2009129991A (ru) 2011-02-10
RU2422984C2 true RU2422984C2 (ru) 2011-06-27

Family

ID=44739514

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2009129991/09A RU2422984C2 (ru) 2009-08-04 2009-08-04 Формирователь импульсов

Country Status (1)

Country Link
RU (1) RU2422984C2 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2483437C1 (ru) * 2011-12-08 2013-05-27 Учреждение Российской академии наук Институт проблем проектирования в микроэлектронике РАН (ИППМ РАН) Формирователь импульсов напряжения с устройством защиты от отрицательных выбросов при подключении индуктивной нагрузки
RU2714297C1 (ru) * 2018-10-22 2020-02-14 Борис Алексеевич Васильев Генератор трехфазного тока прямоугольной формы с регулируемой частотой

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2483437C1 (ru) * 2011-12-08 2013-05-27 Учреждение Российской академии наук Институт проблем проектирования в микроэлектронике РАН (ИППМ РАН) Формирователь импульсов напряжения с устройством защиты от отрицательных выбросов при подключении индуктивной нагрузки
RU2714297C1 (ru) * 2018-10-22 2020-02-14 Борис Алексеевич Васильев Генератор трехфазного тока прямоугольной формы с регулируемой частотой

Also Published As

Publication number Publication date
RU2009129991A (ru) 2011-02-10

Similar Documents

Publication Publication Date Title
KR101374916B1 (ko) 클럭 에지 복원을 갖는 펄스 카운터
JP6461018B2 (ja) 状態周期ごとに状態を変えるとともにデータのレーン間スキューおよびデータ状態遷移グリッチに
CN102362432A (zh) 具有扫描测试支持的低功率双边沿触发存储单元及其时钟门控电路
RU2422984C2 (ru) Формирователь импульсов
US9094032B2 (en) Integrated circuit device and method of dynamically modifying at least one characteristic within a digital to analogue converter module
KR20080065239A (ko) 통신 장치
CN106571813B (zh) 全新设计的边沿式高阻型数字鉴相器
US7613853B2 (en) Output buffer circuit capable of synchronous and asynchronous data buffering using sensing circuit, and method and system of same
US6246261B1 (en) Circuit for detecting the disappearing of a periodic signal
CN115472204A (zh) 移位寄存器电路和用于控制移位寄存器电路的方法
RU2285334C1 (ru) Преобразователь фазоманипулированного кода в бинарный код
KR100551898B1 (ko) 시프트 레지스터 및 d플립플롭
KR101251764B1 (ko) 그레이 코드 카운터
RU1837347C (ru) Устройство дл приема данных
SU1195468A1 (ru) Устройство дл синхронизации @ -последовательности
SU1201831A1 (ru) Устройство дл ввода информации
RU2658809C1 (ru) Формирователь кода
SU1387188A1 (ru) Коммутирующее устройство системы контрол
SU1383489A1 (ru) Устройство контрол последовательности импульсов
RU2260907C2 (ru) Преобразователь кода
RU2430464C2 (ru) Пересчетное устройство с частотно-фазовой схемой сравнения
SU717756A1 (ru) Устройство дл определени экстремального числа
RU2025048C1 (ru) Устройство преобразования последовательного кода в параллельный
RU2250558C1 (ru) Триггерное устройство
RU2250562C2 (ru) Преобразователь бинарного кода в широтно-манипулированный код

Legal Events

Date Code Title Description
PD4A Correction of name of patent owner
PD4A Correction of name of patent owner