SU1206960A1 - Преобразователь двоичного кода в двоично-дес тичный - Google Patents

Преобразователь двоичного кода в двоично-дес тичный Download PDF

Info

Publication number
SU1206960A1
SU1206960A1 SU823518219A SU3518219A SU1206960A1 SU 1206960 A1 SU1206960 A1 SU 1206960A1 SU 823518219 A SU823518219 A SU 823518219A SU 3518219 A SU3518219 A SU 3518219A SU 1206960 A1 SU1206960 A1 SU 1206960A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
binary
output
counter
decoder
Prior art date
Application number
SU823518219A
Other languages
English (en)
Inventor
Богдан Иванович Блажкевич
Владимир Иванович Мельник
Юрий Владимирович Поздняков
Original Assignee
Физико-механический институт им.Г.В.Карпенко
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Физико-механический институт им.Г.В.Карпенко filed Critical Физико-механический институт им.Г.В.Карпенко
Priority to SU823518219A priority Critical patent/SU1206960A1/ru
Application granted granted Critical
Publication of SU1206960A1 publication Critical patent/SU1206960A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  преобразовани  кодов чисел из позиционной двоичной сиетек счислени  в двоично-дес тичную . Цель изобретени  - расширение функциональных возможностей путем преобразовани  смешанных чисел. Преобразователь содержит счетчик 1 и дешифратор 2, соответствующие целой части числа, счетчик 3 и дешифратор 4, соответствующие дробной части преобразуемого числа, генератор 5 импульсов, делители 6 и 7 частоты, элементы И 8-11, элемеит Q НЕ 12, элемент ИЛИ 13 и двоично-дес - ® тичный счетчик 14. 1 ил. (Л

Description

1
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  преобразовани  чисел из позиционной двоичной системы счислени  в двоично-дес тичную .
Целью изобретени   вл етс  расширение функциональных возможностей путем преобразовани  смешанных чисел
На чертеже представлена функциональна  схема ,преобразов 1тел .
Преобразователь двоичного кода в двоично-дес тичный содержит первый двоичный счетчик 1, первый дешифратор 2, соответствующие целой части преобразуемого числа, второй двоичны счетчик 3, второй дешифратор 4, соот ветствуюшле дробной части преобразуемого числа, генератор 5 импульсов, первый и второй делители 6 и 7 частоты , элементы И 8-11, элемент НЕ 12, элемент ИЛИ 13 и двоично-дес тичный счетчик 14,
Преобразователь двоичного кода в двоично-дес тичный работает следующим образом.
Двоичный код целой части числа X записываетс  в и -разр дный двоичный реверсивный счетчик I , а дробной масти - в m -разр дный двоичный реверсивный счетчик 3.. Двоично-дес тичный счетчик 14 и делители 6 и 7 частоты устанавливаютс  в нулевое состо ние. При этом на выходах дешифратора 2 и 4 по витс  единичный сигнал , который разрешит прохождение импульсов с генератора 5 через элементы И 8 и ИЖ 13 на вход двоично- дес тичного счетчика 14, f( старших разр дов которого соответствуют целой части, а М мпадших разр дов - дробной части преобразованного числа
Этот же (Сигнал разрешит прохождение импульсов через элемент И 9 с выхода первого делител  6 частоты , который делит частоту генератора 5 на число 2 . Процесс преобразовани  целой части числа закончитс  в момент установки в нуль всех разр дов счетчика 1. При этом на выходе первого дешифратора 2 установитс  нулевой логический сигнал:, запрещающий прохождение импульсов на счетчики 1 и 14. Этот нулевой логический сигнал, пройд  элемент , НЕ 12, разрешит формирование двоично-дес тичного кода дробной части
069602
числа X , При этом импульсы с генератора 5 проход т На вход вычитани  счетчика 3 через первый делитель 6 частоты и третий элемент И 10, а на
5 вход сложени  счетчика 14 - через -второй делитель 7 частоты, четвертый элемент И 11 и элемент,ИЛИ 13. Во втором делителе 7 частота делитс  на 2 . Процесс преобразовани  дробto ной части числа заканчиваетс  в момент установки в нуль всех разр дов счетчика 3.

Claims (1)

  1. Формула изобретени 
    Преобразователь двоичного кода в двоично-дес тичный, содержащий первый двоичный счетчик, первый дешифратор , генератор импульсов, два делител  частоты, входы которых, объединены , двоично-дес тичный счетчик и первый элемент И, первый вход которого соединен с выходом генератора импульсов, а второй подключен к выходу первого дешифратора, входы которого соединены с выходами первого двоичного счетчика, информационные входы которого  вл ютс  информационными входами целой части числа, а выхода) двоично-дес тичного счетчика  вл ютс  выходами преобразовател , отличающийс  тем, что, с целью расширени  функциональных возможностей путем преобразовани  смешанных чисел, в него в ведены второй двоичный счетчик, второй дешифратор, второй, третий и четвертый элементы И, элемент НЕ и элемент ИЛИ, выход которого подключен к входу двоично-дес тичного счетчика , а первый вход соединен с выходом первого элемента И, второй вход которого подключен к входу элемента НЕ и к первому входу второго элемента И, второй вход которого объединен с первым входом третьего элемента И и подключен к выходу первого делител  частоты, а выход соединен с управл юш 1м входом первого .двоичного счетчика, вход которого подключен к выходу второго двоичного счетчика, выходы которого соединены с входами второго дешифратора, выход которого подключен к-второму входу третьего элемента И и первому входу четвертого элемента И, второй вход которого соединен с выходом второго делител  частоты, выход - с вторым входом элемента ИНН, а
    3 12069604
    третий вход . бъединён с третьим вхо-формационными axoAahW дробной части
    дом третьего элемента И и соединенчисла, входы первого и второго делис выходом элемента НЕ, выход треть-телей частоты соединены с выходом
    его элемента И подключен к входугенератора импульсов,.вход которого
    второго двоичного счетчика, информа-5  вл етс  управл ющем входом преобрационные входы которого  вл ютс  ин-зовател .
SU823518219A 1982-09-27 1982-09-27 Преобразователь двоичного кода в двоично-дес тичный SU1206960A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823518219A SU1206960A1 (ru) 1982-09-27 1982-09-27 Преобразователь двоичного кода в двоично-дес тичный

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823518219A SU1206960A1 (ru) 1982-09-27 1982-09-27 Преобразователь двоичного кода в двоично-дес тичный

Publications (1)

Publication Number Publication Date
SU1206960A1 true SU1206960A1 (ru) 1986-01-23

Family

ID=21037987

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823518219A SU1206960A1 (ru) 1982-09-27 1982-09-27 Преобразователь двоичного кода в двоично-дес тичный

Country Status (1)

Country Link
SU (1) SU1206960A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Сухомлинов М.М., Выхованец В.И. Преобразователи(КОДОВ чисел. Киев: Техника, 1965, с. 68. Авторское свидетельство СССР № 744545, кл. G 06 F 5/02, 29.04.76. *

Similar Documents

Publication Publication Date Title
GB1499565A (en) Scanning system for digital analogue converter
SU1206960A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
US3449555A (en) Parallel binary to binary coded decimal and binary coded decimal to binary converter utilizing cascaded logic blocks
GB1372906A (en) Analogue-digital converter for compression law coding
US4383317A (en) Shaft angle encoder having a circuit for synthesizing a skipped track output signal
US3875377A (en) Noise generator
SU432487A1 (ru) Преобразователь двоично-десятичного кода в унитарный код
SU364089A1 (ru) РСНСОЮЗНДЯ ч ; ~~ :;-;:•-; '-• ч/гг^-'^^тм/^с. .; : L:;;-у'^;--^л;^:'^ "C^.h^^hi
US3310800A (en) System for converting a decimal fraction of a degree to minutes
SU881731A1 (ru) Шифратор двоично-дес тичного кода
SU1368994A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1508203A1 (ru) Двоичный шифратор
SU549802A1 (ru) Преобразователь параллельного двоичного кода в число-импульсный код
SU368598A1 (ru) Преобразователь двоично-десятичного кода «12222» в унитарный код
SU1603528A1 (ru) Преобразователь кодов координат
SU666540A1 (ru) Устройство дл вычислени функций у=е
SU1388995A1 (ru) Устройство дл преобразовани двоичных чисел в двоично-дес тичные и обратно
SU744545A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код
SU450162A1 (ru) Перестраиваемый фазо-импульсный многоустойчивый элемент
SU400891A1 (ru) Преобразователь двоичного кода б двоично- десятичный код градусов и минут
SU1522411A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1226671A1 (ru) Преобразователь табличных кодов
SU734681A1 (ru) Одноразр дный сумматор
SU1478336A1 (ru) Преобразователь относительного нулевого кода в двоичный
SU424142A1 (ru) Устройство сравнения двух чисел в цифровом коде