SU1368994A1 - Преобразователь двоичного кода в двоично-дес тичный - Google Patents

Преобразователь двоичного кода в двоично-дес тичный Download PDF

Info

Publication number
SU1368994A1
SU1368994A1 SU864084266A SU4084266A SU1368994A1 SU 1368994 A1 SU1368994 A1 SU 1368994A1 SU 864084266 A SU864084266 A SU 864084266A SU 4084266 A SU4084266 A SU 4084266A SU 1368994 A1 SU1368994 A1 SU 1368994A1
Authority
SU
USSR - Soviet Union
Prior art keywords
binary
inputs
counter
converter
decimal
Prior art date
Application number
SU864084266A
Other languages
English (en)
Inventor
Шариф Хамидович Кашаев
Виктор Андреевич Клименко
Original Assignee
Предприятие П/Я А-7220
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7220 filed Critical Предприятие П/Я А-7220
Priority to SU864084266A priority Critical patent/SU1368994A1/ru
Application granted granted Critical
Publication of SU1368994A1 publication Critical patent/SU1368994A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Analogue/Digital Conversion (AREA)

Description

со
ЭО
Ф1/г.1
Изобретение относитс  к автоматике и вычг1слительной технике и может быть использовано дл  преобразовател  двоичного кода в двоично-дес тичный.
Цель изобретени  - расширение класса решаемых задач за счет обеспечени  возможности изменени  разр дности входного кода и веса его младшего разр да, а также уменьшение времени преобразовани .
На фиг. 1 изображена функциональна  схема преобразовател  кода-, на фиг. 2 - генератор импульсов, управл емый кодом.
Преобразователь кода (фиг. 1) содержит первый 1 и второй 2 генераторы импульсов, двоично-дес тичный счетчик 3, двоичный счетчик А, дешифратор 5 нул , вход 6 установки, вход 7 логического нул  преобразовател , переключатель 8 частоты,шифратор 9, входы 10 и выходы 11 преобразовател .
Генератор импульсов (фиг. 2) со- держит группу 12 буферных элементов с трем  состо ни ми, первые входы которых  вл ютс  управл ющими входами генератора импульсов, группу 13 генераторов конденсаторов, первый 14 и второй 15 элементы НЕ, элемент И- НЕ 16, первый 17, второй 18, третий 19 и четвертый 20 резисторы.
В общем случае дл  генераторов 1 и 2 частота F импульсов генерации определ етс  выражением
к кТ7ТсТзТТ рТ+сТзТ2 р2+777+сТзТг5 р
где Р1 - PN - числовые (О или 1) зна- . чени  потенциалов логических сигналов на управл ющих входах генератора; К 2-4 - определ етс  порогами переключени  инвертора 14,
причем число возможных частот генерации при N управл клцих входах и раз- нозначном количестве буферных элементов 12 равно 2-1.
Преобразователь функционирует следующим образом.
В исходном состо нии работа пер- вого 1 и второго 2 генераторов импульсов запрещена низким потенциалом с выхода дешифратора 5 нул . В двоичном счетчике 4 все разр ды наход тс 
в нулевом состо нии. Сигналом по входу 6 установки Исходного состо ни  двоично-дес тичный счетчик 3 также устанавливаетс  в нулевое состо ние.
При записи с входов 10 преобразовател  в счетчик 4 кода преобразуемого числа, дешифратор 5 формирует на своем выходе сигнал, разрешающий работу генераторов 1 и 2, выходные, импульсы которых поступают на входь: соответственно двоичного 4 и двоично-дес тичного 3 счетчиков. При этом счетчик 4 работает на вычитание, а счетчик 3 - на сложение. Преобразование продолжаетс  до обнулени  счетчика 4, которое фиксируетс  дешифратором 5 и в виде сигнала запрета поступает на разрешающие входы генераторов 1 и 2. На этом преобразование заканчиваетс .
На выходах 11 преобразовател  (в двоично-дес тичном счетчике 3) зафиксируетс  число А10 в двоично- дес тичной системе отчислени :
Р10 F2 .|l2.|f ,
где А2 - число в двоичном коде j Р2 иР10 - веса единиц младших раз- .р дов двоичного ,и двоично-дес тичного счетчиков соответственно-, F иГ2 - частоты генераторов 1 и
2 соответственно. Величины двоичного А2 и двоично- дес тичного А10 чисел должны быть равны (), т.е.
Р10 F д А 1
P2.F1
тогда
F1 F2
РШ Р2
Дл  устранени  накапливаемой погрешности частоты первого 1 и второго 2 генераторов выбираютс  таким образом , чтобы необходимое соотношение, определ емое соотношением весов младших разр дов двоичного 4 и двоично- дес тичного 3 счетчиков, выполн лось с достаточной точностью.

Claims (1)

  1. Формула изобретени 
    Преобразователь двоичного кода в двоично-дес тичный, содержащий первый
    i второй генераторы импульсов, двоич- 1о-дес тичный счетчик, двоичный счет- 1ИК, дешифратор нул , вьпсод которого :оединен с разрешающими входами пер- зого и второго генераторов импульсов выходы которых соответственно соединены со счетными входами двоичного счетчика и двоично-дес тичного счет- 1ика, вход установки которого соеди- leH с входом установки преобразовате- 1Я, информационные входы которого соединены с разр дными входами двойного -счетчика, выходы которого сое- (инены с входами дешифратора нул , ыходы двоично-дес тичного счетчика 1ВЛЯЮТСЯ выходами преобразовател , тличающийс  тем, что.
    с целью расширени  класса решаемых задач за счет обеспечени  возможности изменени  разр дности входного кода и веса его младшего разр да, а также уменьшени  времени преобразовани , в него введены шифратор и переключатель частоты, а первый и второй генераторы импульсов выполнены управл емыми, неподвижный контакт переключател  частоты соединен с входом логического нул  преобразовател , а подвижные контакты переключател  соответственно соединены с входами шиф- раторд, первый и второй выходы которого соответственно соединены с.управл ющими входами первого и второго генераторов импульсов.
    Разреша щий
SU864084266A 1986-05-13 1986-05-13 Преобразователь двоичного кода в двоично-дес тичный SU1368994A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864084266A SU1368994A1 (ru) 1986-05-13 1986-05-13 Преобразователь двоичного кода в двоично-дес тичный

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864084266A SU1368994A1 (ru) 1986-05-13 1986-05-13 Преобразователь двоичного кода в двоично-дес тичный

Publications (1)

Publication Number Publication Date
SU1368994A1 true SU1368994A1 (ru) 1988-01-23

Family

ID=21243914

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864084266A SU1368994A1 (ru) 1986-05-13 1986-05-13 Преобразователь двоичного кода в двоично-дес тичный

Country Status (1)

Country Link
SU (1) SU1368994A1 (ru)

Similar Documents

Publication Publication Date Title
SU1368994A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU450162A1 (ru) Перестраиваемый фазо-импульсный многоустойчивый элемент
SU1363462A1 (ru) Преобразователь перемещени в код
SU1438005A1 (ru) Преобразователь двоичного кода в позиционно-знаковый код
SU1206960A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1008895A1 (ru) Генератор линейных напр жений
SU1200429A1 (ru) Устройство дл преобразовани числа из системы остаточных классов в позиционный код
SU1417188A1 (ru) След щий стохастический аналого-цифровой преобразователь
SU1242831A1 (ru) Цифровой акселерометр
SU1580558A1 (ru) Преобразователь код-напр жение
SU630627A1 (ru) Преобразователь двоичных дес тиразр дных чисел в двоично-дес тичные
SU805489A1 (ru) След щий аналого-цифровой преобразо-ВАТЕль
SU1361722A1 (ru) Преобразователь кодов
SU1030816A1 (ru) Устройство дл геометрических преобразований изображений объектов
SU1443122A1 (ru) Цифровой синтезатор частот
SU1493994A1 (ru) Генератор функций Хаара
SU1297227A1 (ru) Преобразователь угол-код
SU951694A1 (ru) Устройства дл измерени аналоговых величин с автоматическим масштабированием
SU1532912A1 (ru) Устройство дл вычислени систем булевых функций
SU1679479A1 (ru) Генератор сигналов Фабера - Шаудера
KR950002302B1 (ko) 디지탈-아날로그 변환기
SU541189A1 (ru) Преобразователь перемещени в код
SU1173333A1 (ru) Цифровой указатель экстремумов
SU1256046A1 (ru) Аналого-цифровое делительное устройство
SU1153323A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код