SU1008895A1 - Генератор линейных напр жений - Google Patents
Генератор линейных напр жений Download PDFInfo
- Publication number
- SU1008895A1 SU1008895A1 SU813308945A SU3308945A SU1008895A1 SU 1008895 A1 SU1008895 A1 SU 1008895A1 SU 813308945 A SU813308945 A SU 813308945A SU 3308945 A SU3308945 A SU 3308945A SU 1008895 A1 SU1008895 A1 SU 1008895A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- register
- code
- outputs
- bus
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
ГЕНЕРАТОР ЛИНЕЙНЫХ НАПРЯЖЕНИЙ , содержащий счетчик импульсов- , счетный вход которого св зан с шиной тактовых импульсов, вход установки в нуль соединен с входом Запись регистра кода наклона, выходы счетчика импульсов через формирователь импульсов соединены о первой группой BXOflOB элемента И, втора группа входов которого подключена к выходам младший разр дов регистра , . кода наклона, а выходы элемента И соединены с входами элемента ИЛИ, реверсивный счетчик импульсов, выходы которого соединены со старшими разр дами преобразовател код-напр жение , отличающийс тем, что, с целью повышени быстродействи , в него введены.инвертор, , блок логики, регистр, сумматор, вход первого числа которого соединен с вы-1 ходом старшего разр да регистра кода наклона, вход Заем соединен с выходом элемента ИЛИ, выход числа соединен с входом регистра, а выход переполнени подключен к входу разрешени блока логики, причем выходы регистра подключены к младшим разр дам преобразовател код-напр жение и входу второго числа сумматора, вход Знак которого соединен с шиной Знак и входом Знак блока логики, импульсный вход которого соединен J непосредственно с шиной тактовых (О импульсов, а через инвертор - с входом Запись регистра, при этом выходы блока логики соединены соответственно с входом сложени и входом вычитани реверсивного счетчика, вход установки в нуль которого соединен с входом установки в нуль регистра и ши-. .ной записи кода. сх оо со ел
Description
Изобретение относитс к импульс ной технике и может быть использовано , например, дл задани линейно измен ющихс напр жений и двоичных линейно измен ющихс кодов. .Известен генератор ступенчатых напр жений, содержащий счетчик числа импульсов, инвертор, элемент регистрации , преобразователь код-напр жение , сумматор, регистр, коммутатор И . Однако указанное устройство хара теризуетс недостаточно .высокой точ ностью работы, низкой надежностью. Наиболее близким к предлагаемому вл етс генератор линейных напр жений , содержащий счетчик импуль сов, счетный вход которого св зан с шиной тактовых импульсов, авход ус тановки в нуль соединен с входом Запись регистра кода наклона, выходы счетчика импульсов через формирователь импульсов соединены с первой группой входов элемента-И, втора группа входов которого подключена к выходам младших разр дов регистра кода наклона, а выходы элемента И соединены с входами элемента ИЛИ, реверсивный счетчик импульсов , выходы которого соединены со старшими разр дами преобразовател код-напр жение р. Недостатком известного устройства вл етс его низкое быстродействие . Цель изобретени - повышение быс родействи устройства. Поставленна цель достигаетс те что в генератор линейных напр жений содержащий счетчик импульсов, счетн вход которого св зан с шиной тактовых импульсов, вход установки в нул соединен с входом Запись регистра кода наклона, выходы счетчика импульсов через формирователь импульсов соединены с первой группой входов элемента И, втора группа входо которого подключена к выходам младш разр дов регистра кода наклона, а выходы элемента И соединены с вxoдa . элемента ИЛИ, реверсивный счетчик и пульсов, выходы которого соединены со старшими разр дами преобразовате л код-напр жение, введены инвертор блок логики, регистр, сумматор, вход первого числа которого соединен с выходом старшего разр да регистра к да наклона, вход Заем соединен с выходом элемента ИЛИ, выход числа соединен с входом регистра, а выход переполнени подключен к входу разрешени блока логики, причем выходы регистра подключены к младшим разр дам преобразовател код-напр жение и входу второго числа сумматора, вход Знак которого соединен с шиной Знак и входом Знак блока логики импульсный вход которого соединен непосредственно с шиной тактовых импульсов, а через инвертор - с входом Запись регистра, при этом выходы блока логики соединены соответственно с входом сложени и входом вычитани реверсивного счетчика , вход установки в;нуль котррого соединен с входом установки в нуль регистра и шиной записи кода. На чертеже приведена структурна электрическа схема предлагаемого устройства. Устройство содержит счетчик 1 импульсов , шину 2 тактовых импульсов, шину 3 установки в нуль, регистр 4 кода наклона, формирователь 5 импульсов , элемент И 6, элемент ИЛИ 7, реверсивный счетчик 8, преобразователь 9 код-напр жение, инвертор 10, блок 11 логики, регистр 12, сумматор 13, шину 14 Знак, шину 15 записи кода. Устройство работает следующим образом. . . По шине 15 записи кода поступает , сигнал Запись, который записывает в реверсивный 8 начальное значение кода и устанавливает в нуль регистр 12. Сигнал установки в нуль по шине 3 поступает на счетчик 1, устанавлива его в нуль, и на регистр 4 кода наклона, в который за.писываетс код наклона. При поступлении сигнала по шине 2 тактовых импульсов на вход счетчика 1,последний начинает измен ть свое состо ние на единицу и при этом с выходов счетчика 1 сигналы поступают на формирователь 5 импульсов, на од- , ном из выходов которого вырабатываетс сигнал, поступающий на элемент И 6, и при наличии разрешени на соответствующем входе от младших разр дов регистра 4 кода наклона через элемент ИЛИ 7 проходит на вход Заем сумматора 13. В зависимости от кода наклона на вход сумматора 13 будет проходить разное количество импульсов. Старшие разр ды регистра 4 кода наклона поступают на входы сумматора, где их значение суммируетс (вычитаетс ) с кодом регистра 12, к полученному результату добавл етс единица или нуль с выхода элемента ИЛИ 7 и результат поступает на вход.регистра 12. При поступлении тактовых импульсов по шине 2 через инвертор 10 результат суммировани (вычитани ) записываетс в регистр 12. Суммирование (вычитание) определ етс сигналом шины 14 Знак, С выхода переполнени сумматора на вход блока 11 логики при наличии переполнени подаетс разрешающий сигнал., Тактовые импульсы по шине 2.поступают через блок логики на вход реверсивного счетчика Вив зависимости от знака сигнала на шине
14значение- реверсивного счетчика 8 будет увеличиватьс или уменьшатьс .
,С выходов регистра 12 и реверсивного счетчика 8 линейно измен ющеес значение кода используетс дл задани двоичного кода и поступа на преобразователь 9 код-напр жение,
преобразуетс в линейно измен ющеес напр жение, снимаемое с его выхода.
Выведение сумматора, инвертора, блока логики и регистра и их новое
схемное соединение позвол ет повысить быстродействие генерировани линейных напр жений без увеличени тактовой частоты. При этом обеспечиваетс достаточна точность; определ ема единицей кода мл щцего разр да выходного кода регистра и линейность формировани , обус -ловленна точностью преобразовав тел дл выходного напр же ни ., ,
Claims (1)
- ГЕНЕРАТОР ЛИНЕЙНЫХ НАПРЯЖЕНИЙ, содержащий счетчик импульсов-, счетный вход которого связан с шиной тактовых импульсов, вход установки в нуль соединен с входом Запись” регистра кода наклона, выходы счетчика импульсов через формирователь импульсов соединены с первой группой входов элемента И, вторая группа входов которого подключена к выходам младших разрядов регистра . . кода наклона, а выходы элемента И соединены с входами элемента ИЛИ, реверсивный счетчик импульсов, выходы которого соединены со старшими разрядами преобразователя код-напря- жение, о т л и ч а ю щ и й с я тем, что, с целью повышения быстродействия, в него введены.инвертор, , блок логики, регистр, сумматор, вход первого числа которого соединен с вьг-ί ходом старшего разряда регистра кода наклона, вход Заем соединен с выходом элемента ИЛИ, выход числа соединен с входом регистра, а выход переполнения подключен к входу разрешения блока логики, причем выходы регистра подключены к младшим разрядам преобразователя код-напряжение и входу второго числа сумматора, вход Знак которого соединен с шиной Знак и входом Знак блока логики, импульсный вход которого соединен непосредственно с шиной тактовых импульсов, а через инвертор - с входом Запись регистра, при этом выходы блока логики соединены соответственно с входом сложения и входом вычитания реверсивного счетчика, вход установки в нуль которого соединен с входом установки в нуль регистра и шиной записи кода.аSU ..1008895
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813308945A SU1008895A1 (ru) | 1981-07-01 | 1981-07-01 | Генератор линейных напр жений |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813308945A SU1008895A1 (ru) | 1981-07-01 | 1981-07-01 | Генератор линейных напр жений |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1008895A1 true SU1008895A1 (ru) | 1983-03-30 |
Family
ID=20965966
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813308945A SU1008895A1 (ru) | 1981-07-01 | 1981-07-01 | Генератор линейных напр жений |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1008895A1 (ru) |
-
1981
- 1981-07-01 SU SU813308945A patent/SU1008895A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР 708948, кл. Н 03 К 4/02, 10.05.77. 2. Авторское свидетельство СССР 751299, кл. Н 03 К 4/06, 10.03.76. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1008895A1 (ru) | Генератор линейных напр жений | |
SU1368994A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный | |
SU1383345A1 (ru) | Логарифмический преобразователь | |
SU1273919A1 (ru) | Устройство дл сложени в двоичной и в двоично-дес тичной системе счислени | |
SU1325710A1 (ru) | @ -Разр дный шифратор | |
SU1580558A1 (ru) | Преобразователь код-напр жение | |
SU1272488A1 (ru) | Устройство дл определени моментов по влени экстремумов | |
SU983566A1 (ru) | Частотно-цифровое измерительное устройство | |
SU1619410A1 (ru) | Преобразователь кодов | |
SU694867A1 (ru) | Устройство дл цифрового усреднени двоично-кодированных сигналов | |
SU1251103A1 (ru) | Функциональный преобразователь | |
SU1309316A1 (ru) | Преобразователь параллельного @ -разр дного кода в последовательный | |
SU960837A1 (ru) | Цифровой функциональный преобразователь | |
SU1282073A1 (ru) | Преобразователь временных интервалов в код | |
SU1456945A1 (ru) | Устройство дл ввода информации | |
SU1628202A1 (ru) | Двоичный п-разр дный счетчик | |
SU450162A1 (ru) | Перестраиваемый фазо-импульсный многоустойчивый элемент | |
SU1367163A1 (ru) | Преобразователь последовательного двоичного кода в число-импульсный код | |
SU847318A1 (ru) | Преобразователь двоичного кода вдВОичНО-дЕС ТичНый | |
SU758510A1 (ru) | Аналого-цифровой преобразователь | |
SU1166147A1 (ru) | Функциональный преобразователь | |
SU928635A1 (ru) | Преобразователь кода во временной интервал | |
SU1591192A1 (ru) | УСТРОЙСТВО ДЛЯ КОНТРОЛЯ КОДА га ИЗ η | |
SU1725399A1 (ru) | Преобразователь двоично-дес тичного кода в двоичный код | |
SU1108438A1 (ru) | Устройство дл определени экстремального числа |