SU557360A1 - Устройство дл преобразовани двоичного кода - Google Patents

Устройство дл преобразовани двоичного кода

Info

Publication number
SU557360A1
SU557360A1 SU2185598A SU2185598A SU557360A1 SU 557360 A1 SU557360 A1 SU 557360A1 SU 2185598 A SU2185598 A SU 2185598A SU 2185598 A SU2185598 A SU 2185598A SU 557360 A1 SU557360 A1 SU 557360A1
Authority
SU
USSR - Soviet Union
Prior art keywords
delay line
input
code
bits
cycle
Prior art date
Application number
SU2185598A
Other languages
English (en)
Inventor
Яков Петрович Штурман
Original Assignee
Всесоюзный Институт Научной И Технической Информации Ан Ссср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный Институт Научной И Технической Информации Ан Ссср filed Critical Всесоюзный Институт Научной И Технической Информации Ан Ссср
Priority to SU2185598A priority Critical patent/SU557360A1/ru
Application granted granted Critical
Publication of SU557360A1 publication Critical patent/SU557360A1/ru

Links

Landscapes

  • Communication Control (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ДВОИЧНОГО КОДА
1
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в устройствах дл  преобразовани  двоичных кодов, измен ющих пор док спедовани  разр дов,
Известны устройства дл  преобразовани двоичного кода, содержащие реверсивные сдвиговые регистры 1.
Недостатком этих устройств  вл етс  о-Шосительно большие затраты аппаратуры и сложность управлени .
Наиболее близким известным техническим решением .задачи изменени  пор дка следовани  разр дов двоичного кода  вл етс  устройство дл  преобразовани  двоично го кода, содержащее первую линию задержки на (K-i) такт, где К максимальное число разр дов двоичного кода, вторую линию задержки на (К+1) такт, элемент совпадени  и элемент запрета 2.
Недостатком этого устройства  вл етеа относительно большое количество аппаратуры .
Целью изобретени   вл етс  упрощение устройства.
Цель достигаетс  тем, что вход первой линии задержки соединен с еа первым выxoROM и в-;1ходом эпемента запрета, информационный- вход которого соединен с первым входом элемента И и вторым выходом первой линии задержки, а запрещающий вход соединен со вторым входом элемента И, выход которого соединен со входом второй линии задержки и с выходом второй линии задержки.
Это позвол ет сократить объем необходимой аппаратуры при реализации устройства , измен ющего пор док следовани  разр дов двоичного кода на обратный (приема младшими разр дами вперед, а выдача старшими разр дами вперед или наоборот).
Блок-схема предложенного устройства приведена на чертеже.

Claims (2)

  1. Устройство содержит первую линию задержки 1 на (К.) такт, вторую линию 2 на. (К+) такт , элемент И 3, элемент запрета (отрицание импликации) 4,первую входную шину 5 дл  приема управл ющих импульсов, вторую входную шину 6 дл  приема исходного кода числа. Рассмотрим работу устройства в режиме когда на него по шине 6 последовательно, младшими разр дами вперед, поступает исходное двоичное число. Количество его разр дов не больше К. По шине 5 одЬовременно с младшими двоичными разр дом числа подаетс  управл ющий импульс. Этот импульс, поступа  на запрещающий вход элемента 4, стирает младший разр д числа. Следовательно, на линию задержки 1 направл ютс  разр ды исходного числа, за исключением младшего . Тот же управл ющий импульс дл  элемента И 3  вл етс  разрешающим, обеспечива  прохождение указанного (младшего) разр да числа на линию задержки 2. Обе линии задержки имеют обратную св зь, образу  циркуп эдионные регистры, предназначенные соответственно дл  хранени  исходного и формируемого чисел. Управл ющие импульсы в последующие циклы преобразовани  подаютс  на элемент 3 по шине 5 через каждые К тактов. На другой вход этого элемента последовательно поступают разр ды исходного числа из Линии задержки 1. Поскольку- период обращени  этой линии задержки равен (К-1) тактв то, следовательно, во втором цикле на элементе И 3 управл ющий (стробирующий ) импульс встретитс  во времени сЬ вторым (счита  от начала кода) разр дом, .в третьем цикле - с третьим разр дом, в четвертом цикле - с четвертым разр дом и т.д. Таким образом, на элементе И 3 будут последовательно один за другим выдел тьс  и поступать в линию задержки 2 двоичные разр ды исходного кода, начина  с 1-го разр да по ходу движени  кода. Так как период обращени  линии задержки 2 состав л ет (К + f такт, то вновь поступающие разр ды кода числа будут пристраиватьс  впереди тех разр дов, которые уже циркул ируют в линии задержки 2. Следовательно каждый новый разр д, до самого старшего включительно, за счет перестроени  в каждом цикле преобразовани  будет направл ть с  в линию задержки 2 в качестве младшего разр да кода. Этим самым в устройстве oбecпeчивae t;  реализаци  разворота исходкого кода. Аналогичным образом осуществл етс  разворот последовательного кода двоичного числа, которое направл етс  старшими разр дами вперед. Врем  преобразовани  во всех случа х составл ет ( К -Н) цикл. Использование дл  построени  предлагае мого устройства неболыиого числа простей ших элементов и двух линий задержки выгодно отличает его от известных устройств, так как требует дл  реализации минимальных аппаратных затрат. Очевидно, что с увеличением К - числа двоичных разр дов преобразуемого числа это преимущество будет возрастать. Формула изобретени  Устройство дл  преобразовани  даоичного кода, содержащее первую линию задержки на (К - ) такт (где К - максимальное число разр дов двоичного кода), вторую линию задержки на ( К + i ) такт, элемент И и элемент запрета, отличающеес  тем, что, с целью упрощени  устройства, в нем вход первой линии задержки соединен с ее первым выходом и выходом элемента запрета , информационный вход которого соединен с первым входом элемента И и вторым выходом первой линии задержки, а запрещающий вход соединен со вторым входом элемента И, выход которого соединен со входом второй линии задержки и с выходом второй линии задержки. Источники информации, прин тые во внимание при экспертизе: 1.Авторское свидетельство №297O73i G Об F 5/02, 1971.
  2. 2.Авторское свидетельство №160376, О 36 F 5/02, 1964.
    If т 5
    Ш
SU2185598A 1975-10-30 1975-10-30 Устройство дл преобразовани двоичного кода SU557360A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2185598A SU557360A1 (ru) 1975-10-30 1975-10-30 Устройство дл преобразовани двоичного кода

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2185598A SU557360A1 (ru) 1975-10-30 1975-10-30 Устройство дл преобразовани двоичного кода

Publications (1)

Publication Number Publication Date
SU557360A1 true SU557360A1 (ru) 1977-05-05

Family

ID=20636039

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2185598A SU557360A1 (ru) 1975-10-30 1975-10-30 Устройство дл преобразовани двоичного кода

Country Status (1)

Country Link
SU (1) SU557360A1 (ru)

Similar Documents

Publication Publication Date Title
SU557360A1 (ru) Устройство дл преобразовани двоичного кода
US3059851A (en) Dividing apparatus for digital computers
SU884151A1 (ru) Счетчик импульсов
SU982004A1 (ru) Стохастическое вычислительное устройство
SU404077A1 (ru) Преобразователь правильной двоично-десятичной дроби в двоичную дробь
SU470826A1 (ru) Веро тностное устройство дл делени двух чисел
SU1345350A1 (ru) Устройство дл изменени пор дка следовани двоичного кода
SU400891A1 (ru) Преобразователь двоичного кода б двоично- десятичный код градусов и минут
SU691843A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU436352A1 (ru) УСТРОЙСТВО ДЛЯ НАХОЖДЕНИЯ ОТНОШЕНИЯ ДВУХчислоимпульсных кодов
SU857982A1 (ru) Устройство дл извлечени квадратного корн
SU364089A1 (ru) РСНСОЮЗНДЯ ч ; ~~ :;-;:•-; '-• ч/гг^-'^^тм/^с. .; : L:;;-у'^;--^л;^:'^ "C^.h^^hi
SU1511865A2 (ru) Устройство дл передачи двоичного кода
SU1264170A1 (ru) Дифференцирующее устройство
SU395989A1 (ru) Накапливающий двоичный счетчик
SU647693A1 (ru) Преобразователь врем -веро тность
SU726671A1 (ru) Цифровой некогерентный дискриминатор задержки псевдослучайного радиосигнала
SU771662A1 (ru) Преобразователь двоичного кода в двоично-дес тичный с масштабированием
SU434404A1 (ru) Преобразователь двоичного кода в двоично-десятичный
SU1238059A1 (ru) Устройство дл вычислени тригонометрических и гиперболических функций
SU824419A2 (ru) Устройство дл умножени частотыСлЕдОВАНи пЕРиОдичЕСКиХиМпульСОВ
SU911508A1 (ru) Устройство дл сравнени двух чисел
SU518003A1 (ru) Реверсивный дес тичный счетчик импульсов
SU741322A1 (ru) Сдвигающее устройство
SU888111A1 (ru) Синусно-косинусный функциональный преобразователь