SU395831A1 - Преобразователь правильной двоичной дроби в двоично-десятичную - Google Patents
Преобразователь правильной двоичной дроби в двоично-десятичнуюInfo
- Publication number
- SU395831A1 SU395831A1 SU1667548A SU1667548A SU395831A1 SU 395831 A1 SU395831 A1 SU 395831A1 SU 1667548 A SU1667548 A SU 1667548A SU 1667548 A SU1667548 A SU 1667548A SU 395831 A1 SU395831 A1 SU 395831A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- binary
- register
- decimal
- converter
- crossball
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
1
Изобретение относитс к вычислительной технике и предназначено дл преобразовани кодов.
Известен преобразователь правильной Двоичной дроби в двоично-дес тичную, содержащий распределитель, одноразр дный сумматор , регистр двоичного числа, линию задержки на два такта и регистр свободных разр дов.
Предлагаемое устройство отличаетс тем, что входы датчика кода коррекции соединены с первым выходом |регист|ра управл ющего импульса и с промежуточным выходом линии задержки, выход датчика кода коррекции соединен со вторым входом одноразр дного двоичного вычитател , второй выход регистра управл ющего импульса соединен со входом выходного вентил регистра двоичного числа; выход указанного вентил соединен с промежуточным входом линии задержки .
Это позвол ет упростить устройство.
На чертеже изображена схема предлагаемого устройства.
Устройство содержит линию 1 задержки, образующую циркул ционный регистр с одноразр дным двоичным вычитателем 2, регистр 3 двоичного числа с выходным вентилем 4, регистр 5 управл ющего импульса, датчик fi
кода коррекции, шину 7 управл ющего импульса , шину 8 сигнала «пуск.
Указанные функциональные блоки реализованы па логических элементах «И 9 и 10, «неравнозначность 11 и 12, «занрет 13 и М, триггере 15 и накопительных элементах 16. Разв зывающие диоды не показаны.
Регистр 3 двопчного чпсла, где хранитс исходный код, представл ет собой циркул ционный регистр. Выходное двоичное число формируетс п хранптс в циркул ционном регистре, образованном нз линии / задержки и двоичного вычитател 2.
Если регистр 3 содержит «К двоичных разр дов, то дл сохранени той же точности в дес тичном числе его регистр должен содержать 4k-lg2 накопительных элементов.
Период обращени регистра 3 может быть либо равен периоду обращени двоично-дес тичного регистра, либо кратен ему (например , составл ть половину, т. е. быть вдвое короче его). При всех случа х оба регистра должны иметь период обращени , кратный четырем.
Регистр 5 также построен как циркул ционный регистр, имеющий период обращени четыре такта.
В качестве метода преобразовани в рассматриваемом устройстве использован метод сдвига и коррекции, заключающийс в том,
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1667548A SU395831A1 (ru) | 1971-06-07 | 1971-06-07 | Преобразователь правильной двоичной дроби в двоично-десятичную |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1667548A SU395831A1 (ru) | 1971-06-07 | 1971-06-07 | Преобразователь правильной двоичной дроби в двоично-десятичную |
Publications (1)
Publication Number | Publication Date |
---|---|
SU395831A1 true SU395831A1 (ru) | 1973-08-28 |
Family
ID=20478540
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1667548A SU395831A1 (ru) | 1971-06-07 | 1971-06-07 | Преобразователь правильной двоичной дроби в двоично-десятичную |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU395831A1 (ru) |
-
1971
- 1971-06-07 SU SU1667548A patent/SU395831A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU395831A1 (ru) | Преобразователь правильной двоичной дроби в двоично-десятичную | |
SU364089A1 (ru) | РСНСОЮЗНДЯ ч ; ~~ :;-;:•-; '-• ч/гг^-'^^тм/^с. .; : L:;;-у'^;--^л;^:'^ "C^.h^^hi | |
SU404077A1 (ru) | Преобразователь правильной двоично-десятичной дроби в двоичную дробь | |
SU1149243A1 (ru) | Реверсивный преобразователь двоичного кода в двоично-дес тичный | |
SU1264170A1 (ru) | Дифференцирующее устройство | |
SU152126A1 (ru) | Устройство дл преобразовани чисел из двоичной системы счислени в двоично-дес тичную | |
SU478299A1 (ru) | Устройство дл преобразовани кодов | |
SU432487A1 (ru) | Преобразователь двоично-десятичного кода в унитарный код | |
SU494744A1 (ru) | Преобразователь двоично-дес тичного кода в двоичный | |
SU549801A1 (ru) | Устройство дл преобразовани двоично-дес тичного кода в двоичный | |
SU132434A1 (ru) | Способ преобразовани двоичного кода в дес тичный и устройство дл его осуществлени | |
SU437069A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный | |
SU391560A1 (ru) | Устройство для возведения в квадрат | |
SU1345350A1 (ru) | Устройство дл изменени пор дка следовани двоичного кода | |
SU557360A1 (ru) | Устройство дл преобразовани двоичного кода | |
SU377843A1 (ru) | БИБЛИОТЕКА !За витель Горьковский исследовательский физико-технический институт при Горьковском государственном университете им. Н. И. Лобачевского | |
SU1285605A1 (ru) | Кодовый преобразователь | |
SU561957A2 (ru) | Преобразователь кодов | |
SU434404A1 (ru) | Преобразователь двоичного кода в двоично-десятичный | |
SU1709530A1 (ru) | Преобразователь код-частота | |
SU401994A1 (ru) | УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ МИНОРАНТ ДВОИЧНЫХ КОДОВ | |
SU438005A1 (ru) | Устройство дл определени экстремума | |
SU541163A1 (ru) | Преобразователь параллельных двоичных кодов | |
SU148965A1 (ru) | Арифметическое устройство цифрового дифференциального анализатора | |
SU433474A1 (ru) | Устройство для преобразования кодов |