SU478299A1 - Устройство дл преобразовани кодов - Google Patents

Устройство дл преобразовани кодов

Info

Publication number
SU478299A1
SU478299A1 SU1796890A SU1796890A SU478299A1 SU 478299 A1 SU478299 A1 SU 478299A1 SU 1796890 A SU1796890 A SU 1796890A SU 1796890 A SU1796890 A SU 1796890A SU 478299 A1 SU478299 A1 SU 478299A1
Authority
SU
USSR - Soviet Union
Prior art keywords
shift
tetrad
correction
circuits
circuit
Prior art date
Application number
SU1796890A
Other languages
English (en)
Inventor
Лев Аркадьевич Элькинд
Original Assignee
Предприятие П/Я Г-4321
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4321 filed Critical Предприятие П/Я Г-4321
Priority to SU1796890A priority Critical patent/SU478299A1/ru
Application granted granted Critical
Publication of SU478299A1 publication Critical patent/SU478299A1/ru

Links

Landscapes

  • Error Detection And Correction (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ КОДОВ
Изобретение относитс  к вычислительной технике и предназначено дл  преобразовани  двоичного кода в двоично-дес тичный и обратно . Известно устройство дл  преобразовани  кодов, содержащее двоичный реверсивный сдвигающий регистр, двоично-дес тичный реверсивный сдвигающий регистр, ра,зделен ный на тетрады, со схемами коррекции на каждую тетраду, устройство содержит также схему управлени  сдвигом, выходы которой соединены с управл ющими входами цепей сдвига и схем коррекции сдвигающего регистра. Цель изобретени  - упростить устройство за счет уменьшени  количества ревер- сивных сдвигающих регистров до одного. Это достигаетс  тем, что в устройство введен блок управлени  схемами icop- , рекцви, каждый выход которого соединен с управл ющим:., входом соответствующей схемы коррекции соответствующей тетрады сдвигающего, регистра. На чертеже изображена схема устройст ва (дл  четырех тетрад кольцевого реверсивного сдвигающего регистра). Устройство содержит кольцевой реверсивный сдвигающий регистр 1, разделенный на тетрады 2-5 со схемами коррекции 6-9, схему 10 управлени  сдвигом, блок 11 управл&ни  схемами коррекции. Входной код записываетс  в репистр 1 через входы 12, выходной код снимаетс  с выходов 13. Устройство работает следующим образом. Преобразование двоично-дес тичного кода в двоичный осуществл етс  сдвигом содержимого регистра 1 вправо, а обратное преобразование - сдвигом влево. При сдвиге вправо в течение первых четырех тактов сдвига коррекци  содержимого осуществл етс  во всех тетрадах 2-5 По окончании четвертого такта сдвига блок 11 управлени  схемами коррекции подает сигнал, отключающий схемукоррекции 7; в течение всего остального времен ни иреобразбванне коррекшш в тетраде 3 не осуществл етс . По окончании восьмого такта сдвига блок 11 управлени  схемами
коррекции подает сигнал, отключающий схему коррекции в следующей тетраде (тетрада 4). В этой тетраде в течение всего остального времени преобразовани  коррекци  осуществл тьс  не будет. В даль небшем через каждые четыре такта сдвига ; отключаетс  схема коррекции в очередной
:тетраде.
При сдвиге влево перед началом преобразовани  все схемы коррекции 6-9 отключены. Перед четвертым тактом сдвига блок управлени  схемами коррекции 7 включает схему коррекции 9 в тетраде 5. В дальнейшем через каждые четыре тактавключаетс  схема коррекции в, очередной тетраде.
Предмет изобретени 
Устройство дл  преобразовани  кодов, содержащее кольцевой реверсивный сдвигав ющий регистр, разделенный на тетрады со схемами коррекции на каждую тетраду, схему управлени  сдвигом, выходы которой соединены с управл ющими входами цепей сдвига и схем коррекции сдвигающего регистра, отличающеес  тем, что, с целью упрощени  устройства, оно содержит блок управлени  схемами коррекции, каждый выход которого соединен с управл ющим входом соответствующей схемы коррекции соответствующей тетрады сдвигающего регистра.
SU1796890A 1972-06-14 1972-06-14 Устройство дл преобразовани кодов SU478299A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1796890A SU478299A1 (ru) 1972-06-14 1972-06-14 Устройство дл преобразовани кодов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1796890A SU478299A1 (ru) 1972-06-14 1972-06-14 Устройство дл преобразовани кодов

Publications (1)

Publication Number Publication Date
SU478299A1 true SU478299A1 (ru) 1975-07-25

Family

ID=20517912

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1796890A SU478299A1 (ru) 1972-06-14 1972-06-14 Устройство дл преобразовани кодов

Country Status (1)

Country Link
SU (1) SU478299A1 (ru)

Similar Documents

Publication Publication Date Title
SU478299A1 (ru) Устройство дл преобразовани кодов
JPS62233932A (ja) Bch符号の復号回路
SU395831A1 (ru) Преобразователь правильной двоичной дроби в двоично-десятичную
SU433474A1 (ru) Устройство для преобразования кодов
SU437069A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU520583A1 (ru) Преобразователь двоичного кода в дес тичный
SU404077A1 (ru) Преобразователь правильной двоично-десятичной дроби в двоичную дробь
SU364089A1 (ru) РСНСОЮЗНДЯ ч ; ~~ :;-;:•-; '-• ч/гг^-'^^тм/^с. .; : L:;;-у'^;--^л;^:'^ "C^.h^^hi
SU434404A1 (ru) Преобразователь двоичного кода в двоично-десятичный
SU494744A1 (ru) Преобразователь двоично-дес тичного кода в двоичный
SU467343A1 (ru) Преобразователь кодов
SU888103A1 (ru) Преобразователь число-импульсного кода в код индикатора дальности
SU437079A1 (ru) Устройство дл перемножени функций распределени веро тностей
RU2248094C2 (ru) Устройство преобразования из десятичной системы счисления в двоичную
SU993245A1 (ru) Преобразователь последовательного двоичного кода в число-импульсный код
SU556435A1 (ru) Устройство дл делени
SU494848A1 (ru) Функциональный декодирующий преобразователь
SU561957A2 (ru) Преобразователь кодов
SU809552A1 (ru) Преобразователь аналогичных величинВ КОд фибОНАччи
SU388278A1 (ru) Интегратор для параллельной цифровой интегрирующей машины с электронной коммутацией
SU541163A1 (ru) Преобразователь параллельных двоичных кодов
SU407312A1 (ru) Приоритетное устройство для выполняемых
SU550633A1 (ru) Устройство дл преобразовани двоичнодес тичных чисел в двоичные
SU734669A1 (ru) Преобразователь правильной двоичной дроби в двоично-дес тичную дробь и целых двоично-дес тичных чисел в двоичные
SU598070A1 (ru) Устройство вычислени функций