SU767807A1 - Устройство дл сжати аналоговых сигналов - Google Patents

Устройство дл сжати аналоговых сигналов Download PDF

Info

Publication number
SU767807A1
SU767807A1 SU782675135A SU2675135A SU767807A1 SU 767807 A1 SU767807 A1 SU 767807A1 SU 782675135 A SU782675135 A SU 782675135A SU 2675135 A SU2675135 A SU 2675135A SU 767807 A1 SU767807 A1 SU 767807A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
storage unit
unit
operational amplifier
Prior art date
Application number
SU782675135A
Other languages
English (en)
Inventor
Евгений Михайлович Калиничев
Рудольф Алексеевич Козлов
Дмитрий Александрович Колпаков
Ярослав Дмитриевич Мартыненко
Владимир Степанович Сергееко
Константин Андреевич Татаринов
Original Assignee
Организация П/Я В-8466
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Организация П/Я В-8466 filed Critical Организация П/Я В-8466
Priority to SU782675135A priority Critical patent/SU767807A1/ru
Application granted granted Critical
Publication of SU767807A1 publication Critical patent/SU767807A1/ru

Links

Landscapes

  • Feedback Control In General (AREA)

Description

1
Изобретение относитс  к телемеханике и , может найти применение в устройствах, предназначенных дл  сжати  телеметрической информации .
Известно устройство дл - сжати  сигналов, содержащее датчики, логические элементы управлени , аналоговые ключевые элементы, блок суммировани  и аналого-цифровой преобразователь 1.
Устройство обладает невысоким быстродействием и требует сравнительно больших затрат энергии.
Наиболее близким по , технической сущности  вл етс  устройство дл  сжати  аналоговых сигналов, содержащее датчики, выходы которых подключены к входу коммутатора, выход блока сравнени  соединен с входом блока хронировани  и управлени , первый выход которого подключен к первому входу буферного запоминающего блока и к входу справочного запоминающего блока, выход которого соединен с первым входом блока сравнени , аналого-цифровой преобразователь, блок умножени , счетчик, регистр 12).
Устройство имеет ограниченное быстродействие и надежность, а также неэкономично.
Цель изобретени  - повышение быстродействи  и надёжности устройства.
Цель достигаетс  тем, что в устройство введень ключевой элемент, операционный усилитель , коммутируемый цифроаналоговый преобразователь и формирователь кода выборки, выходы которого соединены соответственно с первым входом коммутируемого цнфроана- .
10 логового преобразовател  и вторым входом буферного запоминающего блока и выходом устройства, выходы блока хронировани  и управлени  соединены с вторым входом коммутируемого цифроаналогового преобразова15 тел , с первым входом ключевого элемента и с первьш входом формировател  кода выборкн , второй вход которого соединен с первым выходом 1слючевого элемента, второй выход которого подключен к второму входу

Claims (2)

  1. 20 блока сравнени , выход буферного запоминающего блока соединён с третьим входом коммутируемого цифроаналогового преобразовател , выход которого выход коммутатора соедийены с соответствующими входами операционного усилител , выход операционного усилител  подключен к второму входу ключевого элемента. На чертеже представлена блок-схема описываемого устройства. Устройство содержит датчики Ij и Ij, коммутатор 2, операционный усилитель 3, ключевой элемент 4, блок 5 срав нени , справочный запоминающий блок 6, блок 7 хронировани  и управлени , коммутируемый цифроаналоговый преобразователь 8, буферный запоминающий блок 9, формирователь 10 кода выборки. Устройство работает следующим образом. Сигнал блока 7 хронирова ш  и управлени  поступает на управл ющие входы буферного запоминающего блока 9 и справочного запоминающего блока 6, разреща  выдачу значений апертуры и предыдущей существенной выборки Напр жение, соответствующее предыдущей существенной выборке, с коммутируемого циф роаналогового преобразовател  8 поступает на вход операционного усилител  3, на другой вход которого подано напр жение с коммутатора 2. Разность двух напр жений черезключ 4 поступает на вход блокд 5 сравнени , на другой вход которого из справочного запоминающего блока 6 поступает напр жение, соо ветствующее значению апертуры. Сигнал сущест венности (несу1цествен11ости) очередной выборки с выхода компаратора поступает на вход блока 7 хронировани  и управлени . В случае несущественности очередной выбор ки блок хронировани  и управлени  выдает сигнал на смену значений апертуры и предыду щей выборки и цикл повтор етс . При зтрм из общего цикла обработки исключаютс  врем  и мощность, затрачиваемые на операцию преобразовани  напр жение - код В случае существенности очередной выборки блок 7 хронировани  и управлени  выдает сигнал подключени  формировател  10 кода выборки к коммутируемому цифроаналогово му, преобразователю 8, одновременно отключа  его вход от буферного запоминающего блока 9 а также сигнал на 4, при выполнении которого выход операционного усилител  3 через ключ 4 подключаетс  к входу формировател  10 кода выборки. Сформированный код выборки поступает в буферный запоминающий блок 9, после чего цикл повтор етс . Таким образом, операци  преобразовани  напр жение - код производатс  только при наличии признака существенности очередной : выборки, что выгодно отличает предлагаемое устройство от известных, так как позвол ет сократить затраты времени и мощности, а так же повысить надежность устройства. CoKpaiiueние указанных затрат W пропорционально коэффициенту сжати  К,- определ емому отнощением числа выборок на входе устройства к числу выборок на его выходе. Оно может быть рассчитано по формуле V/ Cn-t)- /-TTt- где г - разр дность преобразовани  напр жение - код; t - количество тактов, необходимое дл  определени  существенности выборки. Формула изобретени  Устройство дл  сжати  аналоговых сигналов, содержащее датчики, выходы которых подключены к входу коммутатора, выход блока сравнени  соединен: с входом блока хронировани  и управлени , первый выход которого подключен к , первому входу буферного запоминающего блока и к входу справочного запоминающего блока, выход которого соединен с первым входом блока сравнени , отличающеес  тем, что, с целью повышени  быстродействи  и Надежности устройства, в него введены ключевой элемент, операционный усилитель , коммутируемый цифроаналоговый преобразователь и формирователь кода выборки, выходы которого соединены соответственно с первым входом коммутируемого цифроаналогового преобразовател  и вторым входом буферного запоминающего блока и выходом устройства , выходы б;гока хронировани  и управлени  соединень соответственно с вторым входом коммутируемого цифроаналогового преобразовател , с первым входом ключевого элемента и с первым входом формировател  кода выборки, второй вход которого соединен с первым выходом ключевого элемента, второй выход которого подключен к второму входу блока сравнени , выход буферного запоминающего блока соединен с третьим входом коммутируемого цифроаналогового преобразовател , вь1ход которого и выход коммутатора соединены с соответствующими входами операционного усилител , выход операционного усилител  подключен к второму входу ключевого элемента . Источники информащЫ, прин тые вовнимание при экспертизе 1.Ольховский Ю. Б. и др. Сжатие данных щ}и телеизмерени х М., 1971, с. 243.
  2. 2.Авторское свидетельство СССР N 525148, кл. G 08 С 19/28, 1974 (прототип).
SU782675135A 1978-10-17 1978-10-17 Устройство дл сжати аналоговых сигналов SU767807A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782675135A SU767807A1 (ru) 1978-10-17 1978-10-17 Устройство дл сжати аналоговых сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782675135A SU767807A1 (ru) 1978-10-17 1978-10-17 Устройство дл сжати аналоговых сигналов

Publications (1)

Publication Number Publication Date
SU767807A1 true SU767807A1 (ru) 1980-09-30

Family

ID=20789736

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782675135A SU767807A1 (ru) 1978-10-17 1978-10-17 Устройство дл сжати аналоговых сигналов

Country Status (1)

Country Link
SU (1) SU767807A1 (ru)

Similar Documents

Publication Publication Date Title
SU767807A1 (ru) Устройство дл сжати аналоговых сигналов
SU1492478A1 (ru) След щий аналого-цифровой преобразователь
SU813478A1 (ru) Устройство дл считывани графи-чЕСКОй иНфОРМАции
SU741458A1 (ru) Преобразователь напр жени -код одиночных импульсов
SU1667055A1 (ru) Устройство дл умножени чисел по модулю
SU822349A1 (ru) Адаптивный аналого-цифровой преобразователь
SU842905A1 (ru) Многоканальный преобразовательуглА пОВОРОТА ВАлА B КОд
RU1786661C (ru) Аналого-цифровой преобразователь
SU855675A1 (ru) Функциональный преобразователь
SU858207A1 (ru) Реверсивный аналого-цифровой преобразователь
SU1244496A1 (ru) Устройство дл измерени веса
SU661782A1 (ru) Аналого-цифровой преобразователь
SU911722A1 (ru) Аналого-цифровой преобразователь
SU879758A1 (ru) Дискретно-аналоговое устройство задержки
SU913421A1 (ru) Устройство для преобразования изображений i
SU1096674A2 (ru) Преобразователь угла поворота вала в код
SU627503A1 (ru) Устройство дл сжати информации
SU907796A1 (ru) Параллельно-последовательный аналого-цифровой преобразователь
SU788377A1 (ru) Устройство дл преобразовани напр жени в числовой код
SU691909A1 (ru) Преобразователь угла поворота вала в код
SU617830A1 (ru) Преобразователь напр жени в код
EP0586113A2 (en) Analog-to-digital converter
SU1200422A1 (ru) Цифроаналоговый преобразователь
SU798903A1 (ru) Аналого-цифровой функциональныйпРЕОбРАзОВАТЕль
SU905998A1 (ru) Аналого-цифровой преобразователь