SU1200422A1 - Цифроаналоговый преобразователь - Google Patents

Цифроаналоговый преобразователь Download PDF

Info

Publication number
SU1200422A1
SU1200422A1 SU843706544A SU3706544A SU1200422A1 SU 1200422 A1 SU1200422 A1 SU 1200422A1 SU 843706544 A SU843706544 A SU 843706544A SU 3706544 A SU3706544 A SU 3706544A SU 1200422 A1 SU1200422 A1 SU 1200422A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
code
input
outputs
output
Prior art date
Application number
SU843706544A
Other languages
English (en)
Inventor
Алексей Петрович Стахов
Алексей Дмитриевич Азаров
Виктор Ярославович Стейскал
Виктор Владимирович Лысюк
Original Assignee
Специальное Конструкторско-Технологическое Бюро "Модуль" Винницкого Политехнического Института
Винницкий политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторско-Технологическое Бюро "Модуль" Винницкого Политехнического Института, Винницкий политехнический институт filed Critical Специальное Конструкторско-Технологическое Бюро "Модуль" Винницкого Политехнического Института
Priority to SU843706544A priority Critical patent/SU1200422A1/ru
Application granted granted Critical
Publication of SU1200422A1 publication Critical patent/SU1200422A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

I . ЦИФРОАНАЛОГОВЬБТ ПРЕОБРАЗОВАТЕЛЬ , содержащий блок управлени  , первые выходы которого подключены к первым входам первого блока развертки кода, а второй выход к первому входу регистра, и преобразователь код-аналог, выход которогр  вл етс  выходной шиной цифроаналогового преобразовател ,о т л и ч а ю - с; и и с   тем,что,с целью повышени  точности ,в него введены блок элементов И, посто нное запоминающее устройство, блок определени  знака кода, второй . блок развертки кода, первые входы которого подключены к третьим выходам блока управлени , вторые входы объединены с соответствуюгщми первыми входами блока управлени , соответствующими вторыми входами первого : блока развертки кода и подключены к соответствующим выходам блока элементов И, первые входы которого объединены с соответствующими третьими входами второго блока развертки кода и подключены к соответствующим выходам первого блока развертки кода. третьи входы которого  вл ютс  входными шинами цифроаналогового преобразовател , четверты - входы объединены с соответствзпощими вторыми входами блока элементов И, соответ ствуюшими входами блока определени  знака кода и подключены к соответствующим выходам второго блока развертки кода, четвертые входы которого подключены к соответствующим выходам посто нного запоминающего устройства , вход которого подключен к четвертому выходу блока управлени , второй вход которого объединен с вторым входом регистра и подключен к § выходу блока определени  знака кода, третий вход  вл етс  шиной Запуск, СО при этом выходы регистра подключены к соответствующим входам преобразова-. тел  код-аналог. 2. Преобразователь по п.1, о т .личающийс  тем, что блок управлени  выполненна первом и втором счетчиках, .первом и втором регистрах , генераторе тактовых импульсов , посто нном запоминающем устройстве , первый вход.которого подключен к выходу первого счетчика, входы с второго по

Description

надцатого по семнадцатый подключены к соответствующим информационным входам первого регистра, первьй управл ющий вход которого  вл етс  третьим входом блока управлени , второй управл ющий вход подключен к инверсному выходу генератора тактовых импульсов, рр мой выход которого подключен,, к :упраВл ющему входу второго регистра, вьйсоды с первого по третий которого  вл ютс  первыми выходами блока управлени , выходы с
четвертого по шестой  вл ютс  третьими выходами блока управлени , седьмой выход  вл етс  четверть1м выхо дом блока управлени , восьмой выход  вл етс  вторым выходом блока управлени , дев тый и дес тый выходы подключены соответственно к первому и второму входам первого счетчика, а одиннадцатый и двенадцатый выходы подключены соответственно к первому и второму входам второго счетчика .
Изобретение относитс  к области вычислительной и цифровой измерительной техники и может быть использовано дл  преобразовани  цифровых величин в аналоговые.
Цель изобретени  - повьппение точности цифроаналогового преобразовател  ,
На фиг,1 приведена структурна  схема цифроаналогового преобразовател ; на фиг,2 - функциональна  схема блока управлени ,
Цифроаналоговьй преобразователь содержит входные пшны I, первый блок 2 развертки кода, второй блок 3 развертки кода, посто нное запоминающее устройство 4, регистр 5, преобразователь 6 код-аналог, блок 7 управлени , блок 8 элементов И, блок 9 определени  знака кода, выходную шину 10, шину П Запуск, Блок 7 управлени  имеет первые, второй и третий входы 12 - 14 и первые второй , третьи и четвертый выходы 15 18 , Блок 7 управлени  фйг,2) выполнен на первом и втором счетчиках 19 и 20, первом и втором регистрах 21 и 22, генераторе 23 тактовых импульсов , посто нном запоминающем устройстве 24, Блок 9 определени  знака кода может быть вьшолнен на злементе ИЛИ, имеющем ц входов, где tt -число разр дов преобразуемого кода.
Преобразователь 6 код-аналог должен быть выполнен на основе избыточного измерительного кода, В этом случае наличие в определенных пределах отклонений весов разр дов от требуемых значений не приведет к разрывам выходной характеристики. К избыточным измерительным кодам относ тс  Р-коды
Фибоначчи, коды золотой пропорции, коды Люка, Котса и т.д.
На окончательном этапе изготовлени  цифроаналогового преобразовател  в посто нное запоминающее устройство записываютс  коды измеренных значений реальных весов разр дов преобразовател  6 код-аналог,
Работа цифроаналогового преобразовател  происходит в режиме преобразовани  входного избыточного кода, например кода Фибоначчи, в аналоговый эквивалент. Причем, вначале входной код К преобразуетс  в рабочий код Кр, представл ющий код реальных
значений весов разр дов преобразовател  6 код-аналог. После формировани  К р этот код с выхода регистра 5 поступает на вход преобразовател  6 код-аналог, в результате чего на выходе 10 устройства по вл етс  аналогова  величина, соответствующа  входному коду К, Преобразование кода К в код Кр при помощи блоков .2 - 9 осуществл етс  следующим образом,
На первом такте входной код К,
.поступающий на вход 1 по сигналу блока 7 управлени , записываетс  в первый блок 2 развертки кода, который функвдгюнирует в данном случае как регистр , Во второй блок 3 развертки кода переписываетс  кодовый эквивалент N реального значени  веса 3 ( п-1)-го (старшего) разр да, хран  щийс  в посто нном запоминающем уст ройстве 4, Над содержимым блоков 2 и 3 развертки кодов выполн ютс  оп рации вычитани . В формировании раз ности кодовых комбинаций участвуют первый блок 2 развертки кода, второ блок 3 развертки кода, блок 8 элеMeirTOB И и блок 7 управлени . Выпол нение операции вычитани  производит с  путем развертки кодовых комбина ций в первом блоке 2 развертки кода и во втором блоке 3 развертки кода И установки в нулевое состо  ние совпадающих значащих разр дов кода, причем установка в нулевое состо ние совпадающих разр дов производитс  после полной развертки кода,. . Указанный процесс происходит до по влени  нулевой кодовой комбинации хот  бы в одном из блоков развертки кода. Признаком по влени  ну левой кодовой комбинации  вл етс  отсутствие сигналов совпадени  значащих разр дов кода, поступающих с выхода блока 8 элементов И, Опредег ление знака кода разности производитс  анализом состо ни  второго блока . 3 развертки кода блоком 9 определени  знака кода, причем выходной сигнал ; блока 9 равен нулю, если содержимое блока 3 нулевое, и У,- равен единице, если содержимое блока 3 ненулевое. . При STOMj если на первом такте после выполнени  операции вычитание , то это свидетельствует о том, что код М„., меньще входного кода К При этом (п-1)-й разр д кода Кр, формируемого в регистре 5, установитс  в единичное состо ние, а в блоке 2 развертки кодов будет находJИTьc  код равный разности кодов (К - N., ). Причем, на следующем та те сравнение кода вызываемого из посто нного запоминающего уст ройства 4, будет происходить с кодо ( К - , ). Если Y 1, то это свидетельствует о том, что код пбольще кода К. При этом (п-})-й раз р д кода К р установитс  в нулевое 24 состо ние, а во втором блоке 3 развертки кодов будет находитьс  код, равный разности кодов (N(j, - К) , А так как в этом случае дальнейщее сравнение кода Мп-2 должно происходить с входным кодом К, необходимо восстановить значение кода К в первом блоке 2 развертки кода. Дл  этого код (N ., - К) переписываетс  в блок 2. При этом в блок 3 вторично записываетс  код п- из посто нного запоминающего устройства 4. В результате проведени  операции . вычитани  над содержимым этих блоков в блоке 3 развертки кода сформируетс  входной код К, который переписываетс  в блок 2. На втором такте по сигналу с блока 7 управлени  из посто нного запоминающего устройства 4 во второй блок 3 развертки кода записываетс  кодовый эквивалент N. реального значени  (п-2)-го разр да. Над содержимым этих блоков производитс  операци  вычитани . При этом, если О, то (п-2)-й разр д кода Кр установитс  в единичное состо ние, . а если 2 1, то (п-2)-й разр д кода Кр установитс  в нулевое состо ние и в блоке 2 будет восстановлен код, наход щийс  в этом блоке до выполнени  операции вычитани . Работа устройства на любом i -м такте происходит аналогично. В регистре 5 формируетс  t -и разр д кода Кр, в первом блоке 2 развертки кода формируетс  код, завис щий от входного кода, К и выходных сигналов Y, полученных в i -м и предыдущих тактах. Формирование кода Кр заканчиваетс  на (1 -м такте, При этом в регистре 5 находитс  код реальных значений весов разр дов или рабочий код К р. После формировани  рабочего кода К р и поступлени  его на вход преобразовател  6 код-аналог на выходе 10 устройства по витс  аналогова  величина, значение Которой соответствует входному коду К . На этом цифроаналоговое преобразование входного кода заканчиваетс .
8
k /
17
12
/
„3a/jycif /«
//
фиг. 1
16
13
f8

Claims (2)

1. ЦИФРОАНАЛОГОВЫЙ ПРЕОБ-
РАЗОВАТЕЛЬ, содержащий блок управления , первые выходы которого подключены к первым входам первого блока развертки кода, а второй выход к первому входу регистра, и преобразователь код-аналог, выход которого является выходной шиной цифроаналогового преобразователя,о т л и чаюκι и й с я тем,что,с целью повышения точности,в него введены блок элементов И, постоянное запоминающее устройство, блок определения знака кода, второй блок развертки кода, первые входы которого подключены к третьим выходам блока управления, вторые входы объединены с соответствующими περί выми входами блока управления, соответствующими вторыми входами первого блока развертки кода и подключены к соответствующим выходам блока элементов И, первые входы которого объединены с соответствующими третьими входами второго блока развертки кода и подключены к соответствующим выходам первого блока развертки кода, третьи входы которого являются входными шинами цифроаналогового преобразователя, четвертые- входы объединены с соответствующими вторыми входами блока элементов И, соответствующими входами блока определения знака кода и подключены к соответствующим выходам второго блока развертки кода, четвертые входы которого подключены к соответствующим выходам постоянного запоминающего устройства, вход которого подключен к четвертому выходу блока управления, второй вход которого объединен с вторым входом регистра и подключен к выходу блока определения знака кода, третий вход является шиной Запуск, при этом выходы регистра подключены к соответствующим входам преобразовав теля код-аналог.
2. Преобразователь по п.1, о тличающийся тем, что блок управления выполнен'на первом и втором счетчиках, .первом и втором регистрах, генераторе тактовых импульсов , постоянном запоминающем устройстве, первый вход.которого подключен: к выходу первого счетчика, входы с второго по (П + 1)-й, где И - число разрядов преобразуемого кода, являются первыми входами блока управления, (П+2)-й вход подключен к выходу второго счетчика, (П+3)-й вход является вторым входом блока управления, входы с (И+4)-го по (п+8)-й подключены к соответствующим выходам первого регистра, выходы с первого по двенадцатый подключены к соответствующим информационным входам второго регистра, выходы с три >
надцатого по семнадцатый подключены к соответствующим информационным входам первого регистра, первый управляющий вход которого является третьим входом блока управления, второй управляющий вход подключен к инверсному выходу генератора тактовых импульсов, прямой выход которого подключен,, кгуправляющему входу второго регистра, вьйсоды с первого по третий которого являются первыми выходамй блока управления, выходы с четвертого по шестой являются третьими выходами блока управления, седьмой выход является четвертым выхо дом блока управления, восьмой выход является вторым выходом блока управления, девятый и десятый выходы подключены соответственно к первому и второму входам первого счетчика, а одиннадцатый и двенадцатый выходы подключены соответственно к первому и второму входам второго счетчика .
SU843706544A 1984-01-04 1984-01-04 Цифроаналоговый преобразователь SU1200422A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843706544A SU1200422A1 (ru) 1984-01-04 1984-01-04 Цифроаналоговый преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843706544A SU1200422A1 (ru) 1984-01-04 1984-01-04 Цифроаналоговый преобразователь

Publications (1)

Publication Number Publication Date
SU1200422A1 true SU1200422A1 (ru) 1985-12-23

Family

ID=21105757

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843706544A SU1200422A1 (ru) 1984-01-04 1984-01-04 Цифроаналоговый преобразователь

Country Status (1)

Country Link
SU (1) SU1200422A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР . №.947955, кл. Н 03 К 13/02, 1982 Авторское свидетельство СССР № 864548, кл. Н 03 К 13/02., 1979. *

Similar Documents

Publication Publication Date Title
SU1200422A1 (ru) Цифроаналоговый преобразователь
SU1027815A1 (ru) Аналого-цифровой преобразователь
SU788372A1 (ru) Аналого-цифровой преобразователь
SU1661998A1 (ru) След щий аналого-цифровой преобразователь
SU388361A1 (ru) Функциональный преобразователь аналог—цифра
SU894750A1 (ru) Устройство дл считывани графической информации
SU743193A1 (ru) Последовательно-параллельный аналого- цифровой преобразователь
SU1279064A1 (ru) Аналого-цифровой преобразователь
SU953721A2 (ru) Цифро-аналоговый преобразователь
SU1187273A1 (ru) Преобразователь угол-код
JPH0517604Y2 (ru)
SU1188669A2 (ru) Цифровой фазометр
SU902245A1 (ru) Устройство дл измерени погрешности цифро-аналогового преобразовател
SU1500827A2 (ru) Устройство регистрации с автоматической калибровкой
SU1221754A1 (ru) Устройство цифроаналогового преобразовани
SU1179533A1 (ru) Аналого-цифровой преобразователь
SU1216652A1 (ru) Регистратор
SU1188751A1 (ru) Устройство дл дискретного преобразовани Фурье
SU1425458A1 (ru) Цифровое весоизмерительное устройство
SU911720A1 (ru) Аналого-цифровой преобразователь
SU1023653A1 (ru) Преобразователь двоичного кода в частоту следовани импульсов
SU1272488A1 (ru) Устройство дл определени моментов по влени экстремумов
SU773926A1 (ru) Устройство аналого-цифрового преобразовани
SU780191A1 (ru) Устройство дл измерени экстремума сигнала
SU949800A1 (ru) Цифро-аналоговый преобразователь