SU651473A1 - Устройство дл кодировани звуковых сигналов - Google Patents

Устройство дл кодировани звуковых сигналов

Info

Publication number
SU651473A1
SU651473A1 SU772475714A SU2475714A SU651473A1 SU 651473 A1 SU651473 A1 SU 651473A1 SU 772475714 A SU772475714 A SU 772475714A SU 2475714 A SU2475714 A SU 2475714A SU 651473 A1 SU651473 A1 SU 651473A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
amplifier
signal
synchronizer
Prior art date
Application number
SU772475714A
Other languages
English (en)
Inventor
Сергей Константинович Ковригин
Николай Евгеньевич Матвеев
Original Assignee
Ленинградский Институт Авиационного Приборостроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Институт Авиационного Приборостроения filed Critical Ленинградский Институт Авиационного Приборостроения
Priority to SU772475714A priority Critical patent/SU651473A1/ru
Application granted granted Critical
Publication of SU651473A1 publication Critical patent/SU651473A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

Изобретение относитс  к св зи и может использоватьс  в системах дискретной обработки и передачи высококачественных звуковых сигналов, имеющих большой динамический диапазон.
Известно устройство дл  кодировани  звуковых сигналов, содержащее последовательно соединенные первый и второй усилители , синхронизатор, первый выход которого через решающий блок подключен к другому входу второго усилител , второй выход синхронизатора подключен к первому входу аналого-цифрового преобразовател  (АЦП), выход которого подключен к первому входу формировател  кода 1.
Однако известное устройство имеет низкую точность кодировани .
Цель изобретени  - повышение точности кодировани .
Дл  этого в устройство дл  кодировани  звуковых сигналов, содержащее последовательно соединенные первый и второй усилители , синхронизатор, первый выход которого через решающий блок подключен к другому входу второго усилител , второй выход синхронизатора подключен к первому входу аналого-цифрового преобразовател  (АЦП),
выход которого подключен к первому входу формировател  кода, введены блок коммутации и регистр, при этом выходы первого и второго усилителей подключены к входам блока коммутации, выход которого подключен к второму входу АЦП, выход которого подключен к первому входу регистра, выход которого подключен к другому входу рещающего блока, дополнительный выход которого подключен К второму входу формировател  кода, третий вход которого соединен с другим выходом первого усилител , при этом третий выход синхронизатора подключен к второму входу регистра, а четвертый выход подключен к тактовому входу блока коммутации.
На чертеже изображена структурна  электрическа  схема предложенного устройства .
Устройство содержит последовательно соединенные первый 1 и второй 2 усилители , синхронизатор 3, первый выход которого через рещающий блок 4 подключен к другому входу усилител  2, второй выход синхронизатора 3 подключен к первому входу АЦП 5, выход которого подключен к первому входу формировател  кода 6, блок
коммутации 7 и регистр 8, при этом выходы усилителей 1 и 2 подключены к входам .блока ком1 |Утации 7, выход которого подключен к ;второму входу АЦП 5, выхсд которого подключен к первому входу регистра 8, выход которого подключен к другому вх:оду решающего блока 4, дополнительный выход которого подключен, к второму входу формировател  кода 6, третий вход которого соединен с другим выходом усилител  1, при этом третий выход синхронизатора 3; подключен к второму входу ре-, гистра 8, b четвертый выход - подключен к тактовому входу блок коммутации 7.
Устройство работает следующим образом .
Входной сигнал от источника сигнала поступает на первый усилитель 1, где производитс  его предварительное усиление и определение пол рности. Выходной сигнал усилител  1 снимаетс  с усилителей, имеющих коэффициент передачи +1 или-1 в зависимости от пол рности входного сигнала . Таким образом, этот каскад формирует однопол рный сигнал с одновременной выдачей информации о его первоначальной пол рности, что дополнительно сужает динамический диапазон бипол рного входного сигнала в два раза. Процесс преобразовани  разбиваетс  на два цикла. В течение первого цикла определ етс  знак сигнала и номер участка динамического диапазона, в который пoпaдaet входной сигнал, и в соответствии с этим измен етс  коэффициент передачи второго усилител  2, а во втором цикле производитс  кодирование значени  сигнала. В первом цикле усилитель 1 вырабатывает бит знака сигнала, поступающий на формирователь кода 6, и формирует однопол рный сигнал, который через блок коммутации 7, управл емый импульсом первого такта от синхронизатора 3, подаетс  на вход АЦП 5, кЬторый вырабатывает цифровой код, соответствующий величине входного сигнала. Этот код записываетс  в регистр 8 по.первому импульсу записи, поступающему на регистр 8 от синхронизатора 3. Записанный код поступает на решающий блок 4, который по управл ющему импульсу от синхронизатора 3 ставит в соответствие этому коду коды, определ ющие точки перегиба характеристики сжати , и на основании этого сравнени  вырабатывает номер участка динамического диапазона, в котором находитс .входной сигнал, и сигнал коммутации второго усилител  2. Следовательно , к концу первого цикла в формирователе кода 6 записаны знак сигнала и код номера участка, а коэффициент передачи второго усилител  2 выбран таким образом.
чтобы обеспечить размах входного сигнала, снимаемого с первого усилител  1, на весь диапазон квантовани  АЦП 5. Во втором цикле блок коммутации 7 под действием
импульса второго такта от синхронизатора 3 пропускает сигнал с выхода второго усилител  2 на вход АЦП 5, выходной код которого записываетс  в формирователь кода 6, на выходе к;оторого образуетс  цифровой код, состо щий из знакового разр да,
разр дов определ ющих номер участка ( т. е. степень сжати  сигнала) и непосредственного кода сигнала. В обоих циклах АЦП 5 открываетс  по тактовому импульсу синхронизатора 3, который задержан относительно
импульсов первого и второго тактов на врем , необходимое дл  окончани  переходных процессов в коммутаторе. В предложенном устройстве второй усилитель 2 выполнен на операционном усилителе, на входе которого стоит матрица сопротивлений и переключающа  схема. В этом случае в гораздо меньщей степени сказываетс  разброс сопротивлений ключей, что в свою очередь повыщает точность кодировани . Предложенное устройство , по сравнению с известным, позво.л ет повысить точность кодировани .

Claims (1)

1. Патент Великобритании № 1386256,
кл. G 4 И, 1975.
SU772475714A 1977-04-18 1977-04-18 Устройство дл кодировани звуковых сигналов SU651473A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772475714A SU651473A1 (ru) 1977-04-18 1977-04-18 Устройство дл кодировани звуковых сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772475714A SU651473A1 (ru) 1977-04-18 1977-04-18 Устройство дл кодировани звуковых сигналов

Publications (1)

Publication Number Publication Date
SU651473A1 true SU651473A1 (ru) 1979-03-05

Family

ID=20704839

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772475714A SU651473A1 (ru) 1977-04-18 1977-04-18 Устройство дл кодировани звуковых сигналов

Country Status (1)

Country Link
SU (1) SU651473A1 (ru)

Similar Documents

Publication Publication Date Title
JPS5564445A (en) Code converter circuit
SU651473A1 (ru) Устройство дл кодировани звуковых сигналов
US5103417A (en) Digital multi-channel counter method and apparatus to reduce counting hardware
SU750727A1 (ru) Аналого-цифровой преобразователь
SU1594690A2 (ru) След щий аналого-цифровой преобразователь
SU944102A2 (ru) Устройство дл кодировани звуковых сигналов
SU454544A1 (ru) Цифровой функциональный преобразователь
SU741458A1 (ru) Преобразователь напр жени -код одиночных импульсов
SU1529211A1 (ru) Устройство дл ввода информации
SU1613987A1 (ru) Приемное устройство дл высокочастотной геоэлектроразведки
SU1614113A1 (ru) Устройство компандировани звуковых сигналов
SU734870A1 (ru) Устройство дл формировани импульсных кодов псевдослучайных последовательностей
SU681552A2 (ru) Устройство дл кодировани звуковых сигналов
SU1173405A1 (ru) Многоканальное устройство дл ввода информации
SU1243101A1 (ru) Устройство дл мажоритарного декодировани в целом
SU1510093A1 (ru) Кодирующее устройство
SU907796A1 (ru) Параллельно-последовательный аналого-цифровой преобразователь
SU1492478A1 (ru) След щий аналого-цифровой преобразователь
US3932864A (en) Circuit for converting a companded digital time-amplitude pulse code into a linear digital amplitude pulse code
SU911575A1 (ru) Устройство дл регистрации аналоговых сигналов
SU1462499A1 (ru) Многоканальное устройство дл передачи и приема двоичной информации
SU714390A1 (ru) Устройство дл отображени информации
SU1322476A1 (ru) Преобразователь информации
SU1091331A1 (ru) Аналого-цифровой преобразователь
SU949803A2 (ru) Устройство дл преобразовани параллельного кода в частоту следовани импульсов