SU944102A2 - Устройство дл кодировани звуковых сигналов - Google Patents

Устройство дл кодировани звуковых сигналов Download PDF

Info

Publication number
SU944102A2
SU944102A2 SU803221818A SU3221818A SU944102A2 SU 944102 A2 SU944102 A2 SU 944102A2 SU 803221818 A SU803221818 A SU 803221818A SU 3221818 A SU3221818 A SU 3221818A SU 944102 A2 SU944102 A2 SU 944102A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
code
input
block
register
Prior art date
Application number
SU803221818A
Other languages
English (en)
Inventor
Сергей Васильевич Анисимов
Владимир Матвеевич Арямкин
Владимир Вадимович Ванде-Кирков
Николай Евгеньевич Матвеев
Original Assignee
Ленинградский Институт Авиационного Приборостроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Институт Авиационного Приборостроения filed Critical Ленинградский Институт Авиационного Приборостроения
Priority to SU803221818A priority Critical patent/SU944102A2/ru
Application granted granted Critical
Publication of SU944102A2 publication Critical patent/SU944102A2/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

(5) УСТРОЙСТВО ДЛЯ КОДИРОВАНИЯ ЗВУКОВЫХ СИГНАЛОВ
. ,, Изобретение относитс  к технике
передачи информации специального на |3начени  и может быть использовано в системах дискретной обработки и передачи высококачественных сигналов (ВЗС).
По основному авт. св. № 720715 известно устройство дл  кодировани  звуковых сигналов, содержащее пер вый усилитель, выход которого подключен к первым входам блока комму:тации и второго усилител , выход которого соединен с вторым входом блока коммутации, выход которого подключен к входу аналого-цифрового преобразовател , выход которого соединен с первым входом формировател  кода и входом первого регистра, выход которого подключен к входу решающего блока, синхронизирующий вход которого соединен с первым выходом синхронизатора, второй, третий и четвертый выходи которого соединены соответственно с синхронизирующими

Claims (1)

  1. входами первого регистра, блока коммутации и аналого-цифрового преобра зовател , а второй выход первого усилител  подключен к второму входу формировател  кода, а также блок формировани  импульсов сдвига, ключ, второй регистр, блок запрета сдвига блок запрета младших разр дов и блок преобразовани  позиционного кода , выход которого подключен к треto тьему входу формировател  кода, а вход соединен с вторым входом вт( го усилител , первыми входами блока запрета сдвига и блока запрета младши;« разр дбв и выходом второго реги15 стра, первый, второй и третий входы .-которого соединены соответственно С выходом ключа, выходом блока звпрета младших разр дов и п тым выходом синхронизатора, шестой выход которо20 го подключен к второму входу блока запрета сдвига, выход которого соединен с первым входом ключа, к второму входу которого подключен выход блока формировани  импульсов сдвига вход которого соединен с вторым вы-ходом первого усилител , при этом второй вход блока запрета младших разр дов соединен с выходом решающего блока t 1 Однако известное устройство характеризуетс  низкой помехоустойчивостью кодировани . Цель изобретени  - повышение помехоустойчивости кодировани . Дл  этого в устройство введены регистр, блок сравнени , цифровой коммутатор, выход которого соединен с третьим входом формировател  кода , а первый вход соединен с выходом блока преобразовател  позиционного кода, второй вход - с выходом аналбто-ЦИФРОВОГО преобразовател , тактовый вход - с седьмым выходом синхронизатора , а управл ющий вход - с пер вым выходом блока сравнени , второй выход которого соединен с четвертым входом формировател  кода, первый вход - с выходом регистра, второй вход с выходом блока преобразова ,1НР1Я позиционного кода и входом реги ра, тактовый вход которого соединен с восьмым выходом синхронизатора, дев тый выход которого соединен с тактовым входом формировател  кода. На чертеже представлена принципиальна  электрическа  схема предложенного устройства. Устройство дл  кодировани  звуковых сигналов содержит первый усилитель 1, блок 2 коммутации, второй усилитель 3, аналого-цифровой преобразователь СДЦП Ц, формирователь кода 5 первый регист-р 6, решающий блок 7, синхронизатор 8, блок 9 формировани  импульсов сдвига, ключ 10 второй регистр 11, блок 12 запрета сдвига, блок 13 запрета младших разр дов , блок 1 преобразовани  позиционного кода, регистр 15, блок 16 сравнени , цифровой коммутатор 17. Устройство работает следующим образом . Весь процесс кодировани  разбит На два цикла дл  каждого отсчета входного сигнала. В первом цикле определ етс  знак и номер сегмента характеристики компандироаани , на который попадает данное значение отсчета сигнала или его огибающа , и принимаетс  решение о том, что пере давать в младших разр дах выходного кода. При этом код сегмента характе )ристики компандировани  передаетс  только в двух случа х: если отсчет сигнала попал в новый более старший сегмент по сравнению с установившимс  ранее и если за полупериод изменени  знака кодируемого сигнала не произошло подтверждени  установившегос  в предыдущем полупериоде кода сегмента. Во втором цикле происходит непосредственное кодирование входного ригнала на выбранном сегменте характеристики компандировани . В первом цикле первый усилитель 1 вырабатывает код пол рности входного сигнала. Go знакового выхода первого усилител  1 сигнал поступает на ;вход формировател  кода 5 и формирует однопол рный сигнал, который с сигнального выхода первого усилител  Iчерез блок 2 коммутации подаетс  на сигнальный вход АЦП i, мину  второй усилитель 3. АЦП А формирует цифровой код, соответствующий величине входного сигнала. Этот код записываетс  в первом регистре 6 и поступает на решаю1рийблок 7, который ставит ему в соответствие коды, определ ющие точки перегиба характеристики компандировани , и на основании этого сравнени  вырабатывает номер сегмента характеристики компандировани  в позиционном коде, который поступает на блок 13 запрета младших разр дов . Последний пропускает его на запись во второй регистр 11, где он записываетс  по тактовому импульсу с синхронизатора 8, только в том случае, если, поступивший с выхода решающего блока 7 позиционный код старше кода, записанного во втором регистре 11 в предыдущий момент дискретизации. Если код на выходе решающего блока 7 младше кода, записанного во втором регистре 11 в предыдущий момент дискретизации, то блок 13 запрета младших разр дов не пропускает его на выход и позиционный код во втором регистре 11 остаетс  прежним. Выход второго регистра I1подключен к второму входу второго усилител  3 поэтому изменение коэффициента усилени  второго усилител  3 возможно только в случае возникно вени  более старшего кода в любой момент дискретизации, что предотвращает клиппирование. отдельных пиков звукового сигнала. Позиционный ф 5 код с выхода второго регистра 11 поступает на вход блока 1 преобразовани  позиционного кода, который вырабатывает нормальный двоичный код, и на управл ющий вход блока 12 запрета сдвига. Блок 12 управл ет . работой ключа 10, через который на первый вход второго регистра 11 подаетс  с блока 9 формировани  импульсов сдвига импульс отрицательного сдвига позиционного кода. В момент изменени  знака на выходе блока 9 вырабатываетс  импульс, который клю чом 10, управл емым блоком 12, пропускаетс  на первый вход второго регистра 11 в том и только том случае , если за промежуток времени между двум  последовательными изменёни ми знака сигнала не произошло подтверждени  позиционного кода (кода сегмента характеристики сжати  динамического диапазона, существующего на выходе второго регистра 11 в предыдущий полупериод. Если за перирд изменени  знака кодируемого .сигнала произошло подтверждение позиционного кода на выходе второго ре гистра 11, установившегос  в предыду щий полупериод изменени  пол рности сигнала, хот  бы один раз, то блок 1 запирает ключ 10 и импульс сдвига на второй регистр 11 не подаетс , а позиционный код на выходе последнего сохран етс  на следующий полупериод изменени  знака входного сигнала. В блоке 12 установлен элемент, запоминающий по TiaKTOBOMy импульсу синхронизатора 8 один отсчет сигнала, попадающий в установленный в предыдущем полупериоде изменени  знака учас ток (сегмент) диапазона изменени  сигнала. В начале каждого полупериода входного сигнала элемент пам ти обнул етс , подготавлива сь к следую щему периоду работы. Позиционный код с выхода второго регистра 11 поступа ет на вход блока k который преобра зует его в нормальный двоичный код. Этот код поступает на второй вход блока 16 сравнени , на первый вход к торого поступает код сегмента предыд щего отсчета сигнала с выхода регис ра 15- В результате сравнени  выраба тываетс  сигнал на выходе .блока 16 сравнени , поступающий на четвертый вход формировател  кода 5, который говорит что будет передаватьс  в данном случае сигнала в младших разр дах выходного кода, код сегмента 26 или код младших разр дов входного сигнала. Кроме того, вырабатываетс  сигнал управлени  цифрового коммута тора 17, который по тактовому импуль-су с синхронизатора 8 подключает третий вход формировател  кода 5 либо к выходу АЦП t, либо к выходу блока 1. Таким образом, по окончании первого цикла в формирователе кода 5 записаны код знака сигнала и код, определ ющий , кака  информаци  будет передана в младших разр дах выходного кода, а коэффициент передачи второго усилител  3 выбран в соответствии с диапазоном изменени  сигнала. Во втором цикле блок 2 коммутации по тактовому импульсу с синхронизатора 8 пропускает сигнал с выхода второго усилител  3 на вход АЦП k, где производитс  непосредственное кодирование сигнала. Причем старшие разр ды с выхода АЦП непосредственно поступают на первый вход формирователи кода S, а младшие разр ды с выхода АЦП k поступают на второй вход цифрового коммутатора 17. Цифровой коммутатор 17 в зависимости от сигнала управлени  с блока 16 сравнени  пропускает либо младшие разр ды, либо код сегмента характеристики компандировани  с выхода блока 1 на тpetий вход формировател  кода 5. По тактовому импульсу с синхронизатора В полностью сформированный код по вл етс  на выходе формировател  кода 5 и сохран етс  на нем до прихода следующего тактового импульса . Таким образом, устан етс  избыточность выходного кода без заметного дл  наблюдател  ухудшени  качества передаваемых звуковых сигналов. В результате снижаетс  требование к пропускной способности цифровых каналов св зи, что позвол ет передавать по каналам св зи (применительно дл  телефонных каналов, пропускной способностью кБит/с) при частоте дискретизации 32 кГц вместо 5|6 высококачественных звуковых программ. Формула изобретени  Устройство дл  кодировани  звуковых сигналов по авт. св. № 720715 отличающеес  тем, что, с целью повышени  помехоустойчивости кодировани , введены регистр.
SU803221818A 1980-12-23 1980-12-23 Устройство дл кодировани звуковых сигналов SU944102A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803221818A SU944102A2 (ru) 1980-12-23 1980-12-23 Устройство дл кодировани звуковых сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803221818A SU944102A2 (ru) 1980-12-23 1980-12-23 Устройство дл кодировани звуковых сигналов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU720715 Addition

Publications (1)

Publication Number Publication Date
SU944102A2 true SU944102A2 (ru) 1982-07-15

Family

ID=20933413

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803221818A SU944102A2 (ru) 1980-12-23 1980-12-23 Устройство дл кодировани звуковых сигналов

Country Status (1)

Country Link
SU (1) SU944102A2 (ru)

Similar Documents

Publication Publication Date Title
US4509038A (en) Code-converting system for band compression of digital signals
CA1232357A (en) Data compression method and apparatus
US4491953A (en) Dual mode coding
US3905028A (en) Direct digital logarithmic encoder
GB1483383A (en) Signal transmitting systems
ATA507481A (de) Analog/digital umsetzstufe
US4369433A (en) Digital-to-analog converter and PCM encoder using the converter
SU944102A2 (ru) Устройство дл кодировани звуковых сигналов
US5517433A (en) Parallel digital data communications
GB1269379A (en) A pcm transmission system
US4486876A (en) Broadband transmission on limited bandwidth digital line
JPS60245316A (ja) 同期式近即時符号化装置
EP0309250A3 (en) Correlation detecting circuit operable in a low frequency
EP0496589B1 (en) CODEC synchronisation
USRE32313E (en) Digital-to-analog converter and PCM encoder using the converter
SU1474850A1 (ru) Дельта-модул тор
SU1614113A1 (ru) Устройство компандировани звуковых сигналов
JPS6046859B2 (ja) 可変長符号化直列伝送方法
FR2410921A1 (fr) Systeme de brouillage et de debrouillage de signaux numeriques
SU1030975A1 (ru) Устройство дл цифрового компандировани звуковых сигналов
SU657652A2 (ru) Устройство дл сжати цифровых телевизионных сигналов
SU902321A1 (ru) Способ формировани цифрового телевизионного сигнала
JPS63131642A (ja) デ−タ信号再生方法
JP2543345B2 (ja) 音声符号化方式
JPS5866440A (ja) 波形符号化方式