SU419984A1 - Устройство для контроля запоминающегоблока - Google Patents

Устройство для контроля запоминающегоблока

Info

Publication number
SU419984A1
SU419984A1 SU1823623A SU1823623A SU419984A1 SU 419984 A1 SU419984 A1 SU 419984A1 SU 1823623 A SU1823623 A SU 1823623A SU 1823623 A SU1823623 A SU 1823623A SU 419984 A1 SU419984 A1 SU 419984A1
Authority
SU
USSR - Soviet Union
Prior art keywords
storage unit
counter
monitoring
circuit
output
Prior art date
Application number
SU1823623A
Other languages
English (en)
Original Assignee
В. Е. Бандура
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by В. Е. Бандура filed Critical В. Е. Бандура
Priority to SU1823623A priority Critical patent/SU419984A1/ru
Application granted granted Critical
Publication of SU419984A1 publication Critical patent/SU419984A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

1
Изобретение относитс  к области заноминающих устройств.
Известно устройство дл  контрол  запоминающего блока, содержащее счетчик, выход которого подключен к схеме индикации, схемы св зи по количеству адресных формирователей за;иомииаюн1его блока, логические схемы.
Недостатками известного устройства  вл ютс  значительиое количество оборудовани  и, как следствие, невысока  надежность работы .
Описываемое устройство отличаетс  от известного тем, что оно содержит регистр сдвига , входы которого подключены к выходам схем св зи, а выход - ко входу счетчика.
Указаииые отличи  позвол ют упростить устройство и повысить надежность его работы .
На чертеже изображена блок-схема предложенного устройства.
Оно содержит схемы св зи 1, входы которых подключепы к соответствующим адресным формировател м 2 контролируемого запоминающего блока, а выходы - ко входам регистра сдвига 3. Выход регистра сдвига подсоединен к счетчику 4, выходы которого подключены ко входам схемы «И-НЕ 5, св занной через схему «И 6 с триггером 7.
Схемы 5, 6 и триггер 7 образуют схему индикации 8. Схема «И 6 содержит шину 9, на которую подаетс  сигнал после полного цикла сдвига в регистре 3.
Устройство работает следующим образом. В момент обращени  к запоминающему блоку с каждого адресного формнровател  2 через схему св зи 1 снимаетс  снгнал, указывающий состо ние формировател  - включен он или выключен. Этн сигналы одновременно подаютс  на входы регистра сдвига 3. При этом принимаетс , что включенный формирователь записывает единицу в регистр, а
невключеиный - нуль. Регистр сдвига 3 с частотой унравл ющих тактовых имлульсов, подаваемых по шинам 10, непрерывно сдвигает информацию, н в результате все содержащиес  в регистре единицы последовательио зыдаютс  с выхода регистра иа вход двухкаскадиого счетчика 4, который осуществл ет счет единиц (в пределах четырех единиц). Состо ние счетчика контролируетс  схемой индикации 8, ниднцирующей как отказ все
состо ни  счетчика, кроме единицы.
Пикл контрол  повтор етс  при каждой залиси в запоминающий блок, При этом перед началом обращени  осуществл етс  сброс счетчика имиульсом, лодаваемым по 11,
Дл  вы влени  отказа в описанном устройстве требуетс  врем , определ емое частотой слвига и количеством разр дов в регистре сдвига. При большом количестве адресных формирователей дл  ускорени  контрол  они могут быть объединены в отдельные груплы с соответствующими регистрами сдвига. Схема индикации должна быть три этом общей и рещать ту же задачу обнаружени  неисправности адресных формирователей.
Предмет изобретени  Устройство дл  контрол  запоминающего блока, содержащее счетчик, выход которого подключен к схеме индикации, схе.мы св зи по количеству адресных формирователей запоминающего блока, отличающеес  тем, что, с целью упрощени  устройства и повышени  надежности его работы, оно содержит регистр сдвига, входы которого оодключены к выходам схем св зи, а выход - ко входу счетчика.
iJT I Y////A I V///A -b:rTrr j I
9A//I . 4--1
SU1823623A 1972-08-28 1972-08-28 Устройство для контроля запоминающегоблока SU419984A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1823623A SU419984A1 (ru) 1972-08-28 1972-08-28 Устройство для контроля запоминающегоблока

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1823623A SU419984A1 (ru) 1972-08-28 1972-08-28 Устройство для контроля запоминающегоблока

Publications (1)

Publication Number Publication Date
SU419984A1 true SU419984A1 (ru) 1974-03-15

Family

ID=20525693

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1823623A SU419984A1 (ru) 1972-08-28 1972-08-28 Устройство для контроля запоминающегоблока

Country Status (1)

Country Link
SU (1) SU419984A1 (ru)

Similar Documents

Publication Publication Date Title
SU419984A1 (ru) Устройство для контроля запоминающегоблока
RU2030107C1 (ru) Парафазный преобразователь
SU579658A1 (ru) Устройство дл контрол блоков пам ти
SU1450974A1 (ru) Устройство контрол работы автоматической линии
SU451083A1 (ru) Устройство дл контрол функциональных элементов дискретных систем
SU809345A1 (ru) Устройство дл управлени блокомпАМ Ти
SU396704A1 (ru) Устройство для выбора такта в системах управления светофорной сигнализацией
SU411484A1 (ru)
SU410467A1 (ru)
SU1177816A1 (ru) Устройство дл имитации неисправностей ЭВМ
SU1370754A1 (ru) Устройство дл контрол импульсов
SU1179348A1 (ru) Устройство дл автоматического контрол блоков
SU1183970A1 (ru) Сигнатурный анализатор
SU1175022A1 (ru) Устройство дл контрол серий импульсов
SU830378A1 (ru) Устройство дл определени поло-жЕНи чиСлА HA чиСлОВОй ОСи
SU492038A1 (ru) Устройство дл отображени состо ни каналов св зи
SU1043753A2 (ru) Устройство дл контрол блока пам ти
SU570055A1 (ru) Устройство дл контрол импульсных схем
SU1416964A1 (ru) Устройство дл инициативного ввода адреса
SU1478249A1 (ru) Устройство дл индикации
SU1644168A1 (ru) Самодиагностируемое парафазное асинхронное логическое устройство
SU1564624A1 (ru) Устройство дл контрол логических блоков
RU2002301C1 (ru) Устройство дл определени показателей надежности объектов
SU362333A1 (ru) УСТРОЙСТВО дл АВТОМАТИЧЕСКОЙ ПРОВЕРКИ
SU1300474A1 (ru) Логический анализатор