SU411484A1 - - Google Patents
Info
- Publication number
- SU411484A1 SU411484A1 SU1681891A SU1681891A SU411484A1 SU 411484 A1 SU411484 A1 SU 411484A1 SU 1681891 A SU1681891 A SU 1681891A SU 1681891 A SU1681891 A SU 1681891A SU 411484 A1 SU411484 A1 SU 411484A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- information
- input
- block
- register
- outputs
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Description
1
Изобретение относитс к устройствам сбора и передачи информации от датчиков к устройствам обработки данных.
Известны устройства дл сбора дискретной информации, содержащие коммутатор, узлы определени изменени информации, дешифраторы , регистры.
Недостатком известных устройств вл етс их недостаточна защищенность от передачи недостоверных сигналов.
Целью изобретени вл етс повышение достоверности приема информации, вы вление недостоверной информации на входе устройства и обеспечение возможности поиска и определени неисправного канала.
Поставленна щель осуществл етс путем последовательного приема информации по выбранному каналу до многократного, например трехкратного, ее совпадени , только после этого она передаетс к устройству обработки. При этом через каждый такт приема к уровню входного сигнала прибавл етс или вычитаетс контрольный сигнал, позвол ющий определить , несмотр на наличие входных пороговых элементов, в каком из трех уровней, соответствующих значению «О, «1 или между «О и «1, находитс входной сигнал. Дл последнего случа ход в регистре числа будет мен тьс в каждом такте, что служит признаком недостоверной информации. Выполн
последовательную выборку разр дов в регистре числа, определ ют, в каком именно разр де, а соответственно и входном канале, имеет место недостоверна информаци .
На фиг. 1 приведена схема предлагаемого устройства приема информации.
Устройство содержит многоразр дные блоки коммутации 1, на входы которых подаютс
сигналы от датчиков 2. Выбор этих блоков осуществл етс с помощью регистра адреса 3 и дещифратора 4 выбора канала. Скоммутированные сигналы формируютс блоком 5 пороговых элементов, с выходов которых код
записываетс в триггерный регистр числа 6, имеющий входные схемы записи кода. Работа устройства осуществл етс по сигналам блока управлени 7. Предлагаема схема также содержит блок
8 определени изменени состо ни регистра числа, выполненный с целью его упрощени дл каждого разр да в виде простых емкостно-резистивных дифференцирующих цепочек 9 с выходными диодами, объединенными в
схему «ИЛИ на входе общего дл всех разр дов формировател импульсов 10; блок 11 определени недостоверности информации, блок 12 контрольных импульсов, выполненный на двух управл емых генераторах 13 с выходными сигналами противоположной пол рности
н одинаковой амплитуды; счетчик 14 номера разр да с выходным дешифратором 15.
Режимы работы устройства задаютс по командам от устройства обработки данных, поступающим на вход 16 блока управлени 7, который выдает на выходе 17 сигнал разрешени приема информации с выходных шин 18 регистра числа. В случае недостоверной информации на этих шинах на выходе 19 блока 11 присутствует сигнал, а после выполнени режима поиска неисправного канала адрес этого канала снимаетс с выходов 20 счетчика 14.
Работа схемы по сн етс временной диаграммой (фиг. 2), где показано, как входной сигнал 21 сначала имеет уровень, соответствуюш;ий значению «О, и находитс в допустимой зоне изменени 22, затем наступает переходный процесс при смене информации и он становитс по величине больше уровн срабатывани 23 порогового устройства, соответствуюндего значению «I, и сигнал находитс в «1 допустимой зоне изменени , равной величине 24. После этого показана недостоверна информаци на входе устройства - сигнал уменьшаетс , но не входит ни в «О, нн в «1 зоны значений и не доходит до уровн срабатывани 23 порогового устройства. Дл вы влени переходного процесса на датчике прн смене информации или ее недостоверности с помощью блока 12 измен ют напр жение на входе пороговых элементов, суммиру и вычита из входного сигнала импульсы с амплитудой 25, равной разности величин уровн порога срабатывани и отпускани . Одновременно с этим в моменты времени 26 производитс запись кода в регистр числа. Если хот бы в одном из разр дов мен етс информаци , то с помощью дифференцируюцих цепочек 9 схемы 10 формируютс импульсы смены информации. Как показано на фиг. 2, импульсы 27 смены кода возникают только в моменты 28 изменени состо ни триггера данного разр да. Использу последовательности импульсов 26 и 27, блок 11 вырабатывает сигнал 29 недостоверности информации (заштрихованные интервалы времени соответствуют недостоверной информации на входе устройства) или разрешени приема информации 30. В случае аварийной ситуации прн длительном сигнале недостоверности блок 11 вырабатывает сигналы на счетчик 14 и дешифратор 15, которые в каждом
такте записи кода разрешают раббТу ТОЛЬКО одной схемы 9. Это возможно благодар тому , что резисторы соединены с выходами Дешифратора при наличии положительных сигналов , на которых схемы 9 приобретают функции схемы запрета. В результате последовательного приема информации по локализованным разр дам -с помощью блока 11 определ етс канал с недостоверной информацией , адрес которого указывает код в счетчике номера 14 разр да.
Предмет изобретени
Устройство приема информации, содержащее блок управлени , подсоединенный своими выходами ко входам регистра адреса и дешифратора выбора канала, выходы которого соединены со входами блоков коммутации, которые подключены своими входами к датчикам сигнала, а выходами - ко входам блока пороговых элементов, выходы которого соединены со входами триггерного регистра числа, нулевые и единичные выходы каждого триггера которого соединены со входами -блока онределенн изменени состо ни регистра числа, содержащего формирователь импульсов и в каждом разр де - схему вы влени изменени кода, выполненную в виде двух емкостно-резистивных дифференцирующих цепочек , соединенных в схему «ИЛИ и подключенных ко входу формировател импульсов , отличающеес тем, что, с целью повышени надежности работы устройства и достоверности приема информации, оно содержит блок формировани контрольных импульсов , состо щий из управл емых генераторов с объединенными выходами, счетчик номера разр да регистра числа, выходной дешифратор и блок определени недостоверности информации , информационный вход которого соединен с выходом формировател импульсов , управл ющий вход блока определени недостоверности информации подключен к выходу блока управлепи , а выходы соединены соответственно со входами разрешени записи кода триггерного регистра числа, блока формировани контрольных импульсов, блока управлени , счетчика номера разр да и с общим входом выходного дешифратора, выходы которого подключены ко входу блока определени изменени состо ни регистра числа.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1681891A SU411484A1 (ru) | 1971-07-12 | 1971-07-12 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1681891A SU411484A1 (ru) | 1971-07-12 | 1971-07-12 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU411484A1 true SU411484A1 (ru) | 1974-01-15 |
Family
ID=20483119
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1681891A SU411484A1 (ru) | 1971-07-12 | 1971-07-12 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU411484A1 (ru) |
-
1971
- 1971-07-12 SU SU1681891A patent/SU411484A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU411484A1 (ru) | ||
SU658780A1 (ru) | Имитатор телевизионных видеосигналов точечных объектов | |
SU419936A1 (ru) | Цифровой датчик функций положения | |
SU1264321A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU433643A1 (ru) | ||
SU1354194A1 (ru) | Сигнатурный анализатор | |
SU1051551A1 (ru) | Устройство дл регистрации информации | |
SU1262472A1 (ru) | Устройство дл ввода информации | |
SU932638A1 (ru) | Устройство групповой синхронизации | |
SU1265971A1 (ru) | Устройство дл формировани пачек импульсов | |
SU907846A1 (ru) | Декодирующее устройство | |
SU468366A1 (ru) | Селектор переодических импульсных последовательностей | |
SU645161A1 (ru) | Устройство дл контрол распределител | |
SU1377908A2 (ru) | Устройство дл измерени максимального и минимального периодов следовани сигналов | |
SU1193655A1 (ru) | Преобразователь последовательного кода в параллельный | |
SU1129723A1 (ru) | Устройство дл формировани импульсных последовательностей | |
SU1005285A2 (ru) | Устройство дл умножени частоты следовани периодических импульсов | |
SU984001A1 (ru) | Генератор псевдослучайных последовательностей импульсов | |
SU590860A1 (ru) | Устройство синхронизации псевдошумовых сигналов | |
SU1124252A1 (ru) | Устройство дл управлени разгоном и торможением двигател | |
SU790231A1 (ru) | Устройство контрол импульсных последовательностей | |
SU362500A1 (ru) | ||
SU824193A1 (ru) | Устройство дл определени экст-РЕМАльНыХ чиСЕл | |
SU1053007A1 (ru) | Устройство дл измерени угловой скорости | |
SU399854A1 (ru) | В пт& |