SU1264321A1 - Устройство дл контрол последовательности импульсов - Google Patents

Устройство дл контрол последовательности импульсов Download PDF

Info

Publication number
SU1264321A1
SU1264321A1 SU853851564A SU3851564A SU1264321A1 SU 1264321 A1 SU1264321 A1 SU 1264321A1 SU 853851564 A SU853851564 A SU 853851564A SU 3851564 A SU3851564 A SU 3851564A SU 1264321 A1 SU1264321 A1 SU 1264321A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
pulse
shift register
Prior art date
Application number
SU853851564A
Other languages
English (en)
Inventor
Борис Александрович Суханов
Леонид Вячеславович Никольский
Original Assignee
Предприятие П/Я А-7204
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7204 filed Critical Предприятие П/Я А-7204
Priority to SU853851564A priority Critical patent/SU1264321A1/ru
Application granted granted Critical
Publication of SU1264321A1 publication Critical patent/SU1264321A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использова .но в цифровых устройствах вычислительной и измерительной техники, автоматики и телемеханики. Пель изобретени  - расширение функциональньЬс возможностей устройства. Устройство содержит триггеры 2 и 6, элемент И5, пoдcтpaивae fidй генератор 3 импульсов, реверсивный регистр 4 сдвига и формирователь 8 импульсов. Введение в устройство блока управлени  и элемента 7 индикации обеспечивает контроль длительности импульсов и пауз между ними. 2 ил.

Description

(/)
Г
г
1 « Изобретение относитс  к импульсной технике и может быть использовано в цифровых устройствах вычислительной и измерительной техники, автоматики и телемеханики. Цель изобретени  - расширение функциональных возможностей устройст ва путем обеспечени  контрол  периода длительности импульсов и пауз меж ду ними. На фиг. 1 изображена структзгрна  . схема предлагаемого устройства; на фиг.2 - схема блока управлени . Устройство дл  контрол  последовательности импульсов содержит (фиг.1) блок 1 управлени , первый триггер 2, генератор 3 импульсов, регистр 4 сдвига, элемент И 5, вторбй триггер 6, элемент 7 индикации, формирователь 8 импульсов и входную шину 9. Входна  шина 9 соединена с входами блока 1 управлени , формировател  8 импульсов и счетньш входом триггера 2, выход которого подключен к управл ющему входу регистра 4 сдви га, тактовьА вход которого соединен с выходом генератора 3 импульсов, вход которого подключен к первому вы ходу блока 1 управлени , второй и 1ход которого соединен с нулевыми вхо дами триггеров 2 и 6 и установочным входом регистра 4 сдвига, выход стар шего разр да которого подключен к второму входу элемента И 5, первый ( ВХОД которого соединен с к.1ходом формировател  8 импульсов, выходы пере носа с младапего и старшего разр дов и выход младшего разр да регистра 4 сдвига подключены соответственно к первому и второму единичным входам триггера 6 и третьему входу элемента И 5, выход которого соединен с третьим единичным входом.триггера 6, выход которого подключен к входу эле мента 7 индикации. Согласно фиг.2 блок 1 управлени  содержит первый 10 и второй 11 выходы , триггеры 12 и 13, элементы И 1417 , элемент ИЛИ 18 и ключи 19-21. В блоке 1 управлени  его вход соединен с первыми входами элементов И 14-17, второй вход элемента И 14 подключен к контакту ключа 19 и нулевому входу триггера 12, единичный вход которого соединен с выходом элемента И 14, выходы триггера 12 подключены к второму входу элемента И 15 и нулевому входу триггера 13, единич21 ныи вход которого соединен с выходом элемента И 15, а выход подключен к второму выходу блока 1 управлени  и первому входу элемента ИЛИ 18, выход которого соединен с первым выходом блока 1 управлени , а второй и третий входы подключены к выходам элементов И 16 и 17, вторые входы которых соединены соответственно с контактами ключей 20 и 21, другие контакты ключей 19-21 подключены к источнику 1. Устройство работает следующим образом . В исходном состо нии ключ 19 замкнут и через него 1 удерживает триггер 12 в нулевом состо нии, 1 с инверсного выхода триггера 12 удерживает триггер 13 в нулевом состо нии . I с инверсного выхода триггера 13 подаетс  на второй выход 11 блока 1 управлени  и удерживает триггеры 2 и 6 в нулевом состо нии, а регистр сдвига - в состо нии 000...01У 1 с инверсного И)1хода триггера 13 поступает также на вход элемента ИЛИ 18, с его выхода через первый выход блока 1 управлени  поступает на вход генератора 3 импульсов, запреща  его работу. В этом состо нии устройство находитс  на выключении ключа 19 блока 1 управлени , на входе элемента И 14 устанавливаетс  О и при отсутствии импульса на входной шине 9 устройстBsi с выхода элемента И 14 1 устанавливает триггер 12 в единичное состо ние . 1 с пр мого выхода триггера 12 -поступает на вход элемента И 15. При по влении импульса на входной Шине 9 устройства 1 поступает на второй вход элемента И 15 и с его выхода устанавливает триггер 13 вединичное состо ние. О с инверсного выхода триггера 13 поступает на вход элемента ИЛИ 18. Так как ключи 20 и 21 разомкнуты, н выходах элементов И 16 и 17 установлены О, которые поступают на два входа элемента ИЛИ 18, т.е. на всех входах и выходе элемента ИЛИ 18 присутствует О, KOTOjarti поступает на вход генератора 3 импульсов, разреша  тем самым его О с выхода триггера 13 работу, а разрешает работу триггеров 2 и 6 и регистра 4 сдвига. Одновременно с этим импульс с шины 9 по счетному входу триггера 2 переводит его в еди3 ничное состо ние. С пр мого выхода триггера 2 1 поступает на управл  ющий вход регистра 4 сдвига, разреша  сдвиг влево информации, храни мой в регистре. Импульсы с выхода г нератора 3 поступают на тактовый вход регистра 4 сдвига и сдвигают хранимую в нем 1 влево. В начале цикла сдвига с выхода формировател  8 импульс, который формируетс  по фронту контролируемых импульсов, по даетс  на вход элемента И 5. 1 с . пр мого выхода триггера младшего ра р да регистра 4 сдвига подаетс  на другой вход элемента И 5, запреща  по вление импульса на его выходе. Частота импульсов генератора 3 подстраиваетс  таким образом, чтобы к приходу второго контролируемого импульса единица, хранима  в регистре 4, была продвинута в старших разр д t.e. состо ние регистра 4 100...О По фронту контролируемого импульса выхода формировател  8 импульс снов поступает на вход элемента И 5. Теперь 1 с пр мого выхода триг ;гера старшего разр да регистра 4, поступа  на другой вход И 5, запрещает по вление импульса на его выходе. Контролируемый импульс по счетному входу триггера 2 переводит его в нулевое состо ние. На его пр  мом выходе по вл етс  О, который поступает на управл ющий вход регис ра 4 сдвига, разреша  тем самым сдвиг информации регистра 4 вправо. Начинаетс  сдвиг единицы в регистре 4 вправо. Каждый нечетный импульс контроли руемой последовательности выводит устройство из исходного состо ни , а каждый четный возвращает ее в исходное состо ние при условии посто н ства периода следовани  импульсов; Пропадание импульса приводит к увеличению периода, в результате чего хранима  в регистре 1 выдвигаетс  из старшего или младшего разр да и, поступа  на вход триггера 6, устанавливает его в единичное состо ние Кроме этого, с приходом очередного импульса на выходе элемента И 5 устанавливаетс  1, так как регистр 4 сдвига - в состо нии 0...0 и О старшего и младшего разр дов регистра 4 сдвига разрешают прохождение импульса с выхода формировател  8 на вход триггера 6. 214 К аналогичной ситуации приводит по вление лишнего импульса в контролируемой серии, так как при этом начинаетс  цикл сдвига не из состо ни  00...01 или 10...О регистра 4 сдвига, а из какого-то промежуточного и О старшего и младшего разр дов регистра 4 сдвига разрешают импульсу с формировател  8 пройти на выход элемента И 5 и далее на вход триггера 6, устанавлива  его в единичное состо ние. Лишний импульс приводит к уменьшению двух периодов, поэтом5г; если не во втором коротком цикле сдвига, то в последующем нормальном цикле из регистра сдвига выдвигаетс  1, котора  устанавливает триггер 6 в единичное состо ние. Единица не выдвигаетс  в случае уменьшени  длительности одного из контролируемых периодов или нескольких вдвое, а также в случае внезапного увеличени  частоты контролируемых импульсов.Это обусловливает необходимость использовани  элемента И 5 и формировател  8. Отказ формировател  8 н элемента И 5 не приводит к полному отказу всего устройства, а только к уменьшению его функциональных возможностей . При контроле длительности импульсов ключ 20 блока 1 управлени  замкнут и } через него поступает на вход элемента И 16, разреша  тем са№ .1м по вление 1 на его выходе во врем  паузы. Эта 1 через элемент ИЛИ 18 поступает на вход генератора3 импульсов, запреща  его работу, т.е. цикл сдвига останавливаетс  с приходом паузы и начинаетс  с ее окончанием. Далее процесс контрол  аналогичен контролю периода следовани  импульсов . При контроле паузы замкнут ключ 21 и 1 при наличии импульса на входной шине 9 через элемент И 17 и элемент .ИЛИ 18 поступает на вход генератора 3, т.е. запрещаетс  сдвиг информации регистра 4 в течение действи  импульса на входной шине 9. Далее процесс контрол  аналогичен контролю периода следовани  импульсов . При смене режимов контрол  неободима подстройка частоты импульсов генератора 3.

Claims (1)

  1. Формула изобретения Устройство для контроля последовательности импульсов, содержащее последовательно соединенные генератор импульсов и регистр сдвига, элемент И,^два триггера и формирователь импульсов, вход которого соединен с входной шиной и счетным входом первого триггера, а выход подключен к первому входу элемента И, второй вход которого соединен с выходом старшего разряда регистра сдвига, отличающееся тем, что, с целью расширения функциональных возможностей, в него введены элемент индикации и блок управления, вход которого соединен с входной шиной, а первый 5 выход подключен к входу генератора импульсов, при этом выход первого триггера соединен с управляющим входом регистра сдвига, установочный вход которого подключен к второму вы 10 ходу блока управления и нулевым входам первого триггера и второго триггера, первый, второй и третий единич ные входы которого соединены соответственно с выходами переноса со · 15 старшего и младшего разрядов регистра сдвига и выходом элемента И, третий вход которого подключен к выходу младшего разряда регистра сдвига, а выход второго триггера соединен с 20 входом элемента индикации.
    Ю —
    Г -I I
SU853851564A 1985-02-04 1985-02-04 Устройство дл контрол последовательности импульсов SU1264321A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853851564A SU1264321A1 (ru) 1985-02-04 1985-02-04 Устройство дл контрол последовательности импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853851564A SU1264321A1 (ru) 1985-02-04 1985-02-04 Устройство дл контрол последовательности импульсов

Publications (1)

Publication Number Publication Date
SU1264321A1 true SU1264321A1 (ru) 1986-10-15

Family

ID=21161384

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853851564A SU1264321A1 (ru) 1985-02-04 1985-02-04 Устройство дл контрол последовательности импульсов

Country Status (1)

Country Link
SU (1) SU1264321A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР У 869052, кл. Н 03 К 21/34, 1980. Авторское свидетельство СССР 1019618, кл. Н 03 К 5/19, 1982. *

Similar Documents

Publication Publication Date Title
SU1264321A1 (ru) Устройство дл контрол последовательности импульсов
SU1156111A1 (ru) Устройство телеуправлени
SU411484A1 (ru)
SU1525884A1 (ru) Формирователь тактовых импульсов
SU497718A1 (ru) Устройство формировани псевдослучайных сигналов сложной структуры
SU1265971A1 (ru) Устройство дл формировани пачек импульсов
SU566363A1 (ru) Устройство асинхронного приема периодических импульсных последовательностей
SU746503A1 (ru) Устройство дл определени максимального числа
SU1081639A2 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU616626A1 (ru) Устройство дл управлени разверткой электронно-лучевой трубки
SU474051A1 (ru) Устройство дл ввода информации в сдвиговый регистр
SU444314A1 (ru) Многопозиционный компаратор частоты следовани импульсов
SU375651A1 (ru) Частотно-импульсное множительно- делительное устройство-^
SU1354194A1 (ru) Сигнатурный анализатор
SU544121A1 (ru) Устройство контрол импульсных последовательностей
SU1022149A2 (ru) Устройство дл сравнени чисел
RU1791833C (ru) Устройство дл выделени элементов изображени подвижных объектов
SU1091162A2 (ru) Блок приоритета
SU591859A1 (ru) Устройство дл формировани остатка по модулю три
SU766042A1 (ru) Устройство дл опроса информационных датчиков
SU1457160A1 (ru) Управл емый делитель частоты
SU1226620A1 (ru) Генератор импульсов
SU504227A1 (ru) Устройство дл передачи импульсных сигналов
RU2108680C1 (ru) Устройство для приема дискретной информации
SU1226619A1 (ru) Формирователь последовательности импульсов