SU1714589A1 - Многовходовое последовательное суммирующее устройство - Google Patents

Многовходовое последовательное суммирующее устройство Download PDF

Info

Publication number
SU1714589A1
SU1714589A1 SU904821214A SU4821214A SU1714589A1 SU 1714589 A1 SU1714589 A1 SU 1714589A1 SU 904821214 A SU904821214 A SU 904821214A SU 4821214 A SU4821214 A SU 4821214A SU 1714589 A1 SU1714589 A1 SU 1714589A1
Authority
SU
USSR - Soviet Union
Prior art keywords
adder
digit
inputs
input single
output
Prior art date
Application number
SU904821214A
Other languages
English (en)
Inventor
Михаил Михайлович Татур
Сергей Петрович Яцкевич
Николай Владимирович Фурашов
Леонид Болеславович Авгуль
Original Assignee
Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны filed Critical Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны
Priority to SU904821214A priority Critical patent/SU1714589A1/ru
Application granted granted Critical
Publication of SU1714589A1 publication Critical patent/SU1714589A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к вычисли-' тельной технике и может быть использовано при построении последовательных умножителей двоичных кодов. Цель изобретени  - сокращение количества оборудовани » ycTpofictBO содержит

Description

Ъ
1п
In
ь 1ц
Ъ5
Тс
Ь Ы
4:. сл
00
ю

Claims (1)

  1. Формула изобретения Многовходовое последовательное суммирующее устройство, содержащее (2п-1)-входовый одноразрядный сумматор (п - число входов устройства) и (п-1)-разрядный буферный регистр, причем входы устройства и выходы (п-1)-разрядного буферного регистра соединены с входами (2п-1)-входового одноразрядного сумматора, выход суммы которого соединен с выходом устройства, а выходы переноса с первого по (п-1)-й соединены с соответствующими входами (п-1)-разрядного буферного регистра, отличающееся тем, что, с целью сокращения количества оборудования, (2п-1)-входовый одноразрядный сумматор содержит трехвходовые одноразрядные сумматоры, образующие дерево сумматоров, причем входы трехвходовых одноразрядных сумматоров первой строки дерева сумматоров соединены со входами (2п-1)входового одноразрядного сумматора, входы трехвходовых одноразрядных сумматоров каждой следующей строки дерева сумматоров соединены с выходами суммы трехвходовых одноразрядных сумматоров предыдущей строки дерева сумматоров, выход суммы трехвходового одноразрядного сумматора последней строки дерева сумматоров соединен с выходом суммы (2п-1)-ВХОДОВОГО; одноразрядного сумматора, выходы пе-; реноса которого соединены с выхода- ! ми всех трехвходовых одноразрядных сумматоров дерева сумматоров.
SU904821214A 1990-04-09 1990-04-09 Многовходовое последовательное суммирующее устройство SU1714589A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904821214A SU1714589A1 (ru) 1990-04-09 1990-04-09 Многовходовое последовательное суммирующее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904821214A SU1714589A1 (ru) 1990-04-09 1990-04-09 Многовходовое последовательное суммирующее устройство

Publications (1)

Publication Number Publication Date
SU1714589A1 true SU1714589A1 (ru) 1992-02-23

Family

ID=21512026

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904821214A SU1714589A1 (ru) 1990-04-09 1990-04-09 Многовходовое последовательное суммирующее устройство

Country Status (1)

Country Link
SU (1) SU1714589A1 (ru)

Similar Documents

Publication Publication Date Title
AU683526B2 (en) Method and apparatus for performing a fast hadamard transform
SU1714589A1 (ru) Многовходовое последовательное суммирующее устройство
KR100513160B1 (ko) 감소된 면적을 갖는 캐리 예측 가산기
GB1476603A (en) Digital multipliers
SU1633394A1 (ru) Сумматор по модулю три
SU1012243A1 (ru) Устройство дл сложени @ чисел
RU2037269C1 (ru) Преобразователь четырехразрядного кода грея в двоично-десятичный код
RU2022340C1 (ru) Устройство для вычисления модуля вектора
SU1151953A1 (ru) Устройство дл вычислени сумм парных произведений
Parhami Systolic number radix converters
RU2054709C1 (ru) Устройство для умножения чисел в позиционном коде
SU599263A1 (ru) Устройство дл преобразовани двоичного кода в двоично-дес тичношестидес тиричный код
RU1838817C (ru) Суммирующее устройство
SU1672439A1 (ru) Устройство дл суммировани М чисел
SU1441393A2 (ru) Устройство дл возведени в квадрат @ -разр дных двоичных чисел
SU1023922A1 (ru) Устройство для суммирования одноразрядных чисел
SU1282136A1 (ru) Устройство дл свертки по модулю три п-разр дного числа
SU1531090A1 (ru) Многовходовый параллельный сумматор
SU1092495A1 (ru) Двоичный сумматор
RU1783518C (ru) Двоичный полный сумматор
SU1716505A1 (ru) Накапливающий сумматор
SU625205A1 (ru) Устройство дл формировани сквозного переноса в паралленом сумматоре
SU1594523A1 (ru) Параллельный сумматор
SU991417A2 (ru) Устройство дл делени
SU879584A1 (ru) Устройство дл возведени в квадрат комплексных чисел