SU1012243A1 - Устройство дл сложени @ чисел - Google Patents

Устройство дл сложени @ чисел Download PDF

Info

Publication number
SU1012243A1
SU1012243A1 SU802916425A SU2916425A SU1012243A1 SU 1012243 A1 SU1012243 A1 SU 1012243A1 SU 802916425 A SU802916425 A SU 802916425A SU 2916425 A SU2916425 A SU 2916425A SU 1012243 A1 SU1012243 A1 SU 1012243A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
adders
numbers
input single
adder
Prior art date
Application number
SU802916425A
Other languages
English (en)
Inventor
Владимир Петрович Шевяков
Владимир Николаевич Подопригора
Original Assignee
Предприятие П/Я А-1173
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1173 filed Critical Предприятие П/Я А-1173
Priority to SU802916425A priority Critical patent/SU1012243A1/ru
Application granted granted Critical
Publication of SU1012243A1 publication Critical patent/SU1012243A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

УСТРОЙСТВО ДЛЯ СЛОЖЕНИЯ Л ЧИСЕЛ, содержащее К многовходовых одноразр дных сумматоров (R - число групп разр дов суммируемых чисел). причем п входов Каждого многовходойого одноразр дного сумматора соединены с входами соответствующего рйзр да группы всех суммируемых чисел устройства, отличающеес  тем, что, с целью уменьшени  затрат оборудовани , в устройство введены элементы задержки, причем j-и выход переноса 1 то многоеходового одно- разр дного сумматора ( i l,t. .k; 3 i, . . .,m; h 2 +-fm+l)) черезi J --f; последовательно соединенных элементов задержки по 1КЛючен к одному 1+J f()-4 -го из входов -1 многовходового одноразр дного сумматора . (Л

Description

N0
so 4
со Изобретение относитс  к области вычислительной техники и предназначено дл  использовани  в ЦВМ. Известны устройства, с помощью которых можно выполн ть операции сло жени  п многоразр дных чисел, содержгицее двухйходовые сумматоры, вход; ныв регистры и группы Элементов И fl Недостатком этого устройства  вл ютс  большие затраты оборудовани  Известно устройство дл  сложени  п г-разр Дных чисел, содержащее (п- г-разр дных двухвходовых сумматоров причем входы линейки сумматоров соединены с регистром исходных чисел, а выходы - попарно со входами аналогичных сумматоров следующей линейки и т.д. Последн   линейка состоит из одного двухвходового сумматора с выходом суммы S и переноса П в старший разр д. Каждый г-разр дйый сумматор, состоит из г трехвходовых комбинационных схем 2. Недостатком такого устройства  вл етс  большой объем оборудовани  в ЦВМ разр ды многоразр дных чисел часто выдаютс  группами последовательно по К разр дов (начина  с младших). Дл  суммировани  таких чисел используют г К k-разр дные сумматоры, где В - число групп по К разр дов г-разр дного числа. Наиболее близко к предложенному устройство дл  сложени  п чисел, содержащее К многовходовых однораз р дных сумматоров (К - число групп суммируемых чисел), причем п входов каждого многовходового одноразр дного сумматора соединены с входами соответствующего разр да группы всех суммируемых чисел устройства, а результаты, получаемые на выходах многовходовых одноразр дных сумматоров , суммируютс  с помсвдью дерева параллельных сумматоров З. Недостатком этого устройства  вл етс  большое количество оборудовани , св занное с использованием дере ва параллельных сумматоров-. Цель -изобретени  - уменьшение затрат оборудовани  Поставленна  цель достигаетс  тем, что в устройство дл  сложени  п чисел, содержащее К многовходовых одноразр дных сумматоров (К - число групп разр дов суммируемых чисел), причем п входов каждого многовходового одноразр дного сумматора соединены с входами соответствующего разр да группы -всех суммируемых чисел устройства, введены элементы задержи ки, причем ..j-й выход переноса i-ro многовходового одноразр дного сумматора (i 1, .. . ,К; j 1, . .. ,п п ()) через последовательно соединенных элеменк одному из подключен тов задержки {и.-(Мbj входов многовходового одноразр дного сумматора . На чертеже представлена структурна  схема устройства. Устройство содержит К(m+n)-входовых одноразр дных сумматоров 1 и m(W4lK элементов задержки 2 на один 2 . Каждый из К сумматоров 1 содержит трехвходовые одноразр дные комбинационные сумматоры 3; п входов кажДого сумматора 1 соединены с соответствующими разр да ли п чисел, а m входов - с выходами переносов из других сумматоров 1. В каждом многовходовом сумматоре 1 выходы сумм Каждых трех одноразр дных комбинационных сумматоров 3, задействованных на входе, соединены с входами одного из следующих аналогичных сумматоров 3 и т.д. до одного сумматора 3. Выходы переносов всех задейстйованных выше сумматоров 3 аналогично соединены с входами следующих сумматоров 3, при этом выходы переносов этих сумматоров 3 таким же образом соединены с йходами следук)щих сумматоров 3 и .д. до одногй сумматора 3 . J -и выход Переноса кажКаждый дого i-ro сумматора 1 1ерез последовательно соединенных э гёментов зайержки 2 подключен к одному из входов сумматоров 1, номер которого равен остатку от делени  а при отсутствии остатка - к входу сумматора 1, при этом число последовательно соединенных элемен (-} тов задержки 2 равно Устройство работает следуищим образом. За первый такт работы На &ходы всех К многовходовых одноразр дных сумматоров 1 подаютс  одноименные Е азр ды всех п чисел, выданных fyiK сложени . На выходе каждого сумматора 1 формируетс  сигнал суммы соответствующего разр да и сигналы переноса в (kt+i)-й разр д, где ,2,... и зависит от п. Число t райно количест6у .последовательно соединенных элементов задержки-2, которое необходи- МО включить дл  организации переноса в соответствующий разр д. За второй Такт работы аналогично суммируютс  следующие К разр дов всех
n чисел и переносы, сформированные в предцдущем тйкте, и т.д.
Таким образом с окончанием вьащачи г разр дов всех n чисел устройством формируетс  и их сумма.
При n 2 -m устройство имеет (минимальные относительные затраты оборудовани  и кгикдый из сумматоров 1 может бЁГгь представлен каскгц(н1ли|
соединением трехвходовых сумматоров 3.. . ,Применение предлагаемого устройства приводит к экономии оборудовани , таккак нет необходимости в использовании дерева.многоразр дных параллельных сумматоров, оборудование же каждого из многовходовых одноразр дных сумматоров возрастает
незначительно.
I

Claims (1)

  1. УСТРОЙСТВО ДЛЯ СЛОЖЕНИЯ К ЧИСЕЛ, содержащее К многовходовых одноразрядных сумматоров (К — число групп разрядов суммируемых чисел), причем η входов Каждого многовходойого одноразрядного сумматора соединены с входами соответствующего разряда группы всех суммируемых чисел устройства, отличающееся тем, что, с целью уменьшения затрат оборудования, в устройство введены элементы задержки, причем j-й выход переноса 1 -го многовходового одно- разрядного сумматора ( i = 1,»..,К; i = l,...,hV h = 2m+1 - Cm+1j ) через1 i+J f —I - 4; последовательно соединенных элементов задержки подключен к одному из входов “го многовходового одноразрядного сумма-§ ко
    Iе
SU802916425A 1980-03-18 1980-03-18 Устройство дл сложени @ чисел SU1012243A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802916425A SU1012243A1 (ru) 1980-03-18 1980-03-18 Устройство дл сложени @ чисел

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802916425A SU1012243A1 (ru) 1980-03-18 1980-03-18 Устройство дл сложени @ чисел

Publications (1)

Publication Number Publication Date
SU1012243A1 true SU1012243A1 (ru) 1983-04-15

Family

ID=20892416

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802916425A SU1012243A1 (ru) 1980-03-18 1980-03-18 Устройство дл сложени @ чисел

Country Status (1)

Country Link
SU (1) SU1012243A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 571809, кл.С 06 F 7/50/ 1975. 2.Акушский И.Я. и др. Машинна арифметика в остаточных классг х. К. t Сов. радио , 1968 с. 360. 3.Введение в кибернетическую технику4 Под общ.ред. Б.Н. Малийовс кого. Киев, Hayкова думка , 1979, с. 130 (прототип). *

Similar Documents

Publication Publication Date Title
US4791600A (en) Digital pipelined heterodyne circuit
US4104729A (en) Digital multiplier
US4839848A (en) Fast multiplier circuit incorporating parallel arrays of two-bit and three-bit adders
SU1012243A1 (ru) Устройство дл сложени @ чисел
US4546445A (en) Systolic computational array
SE429080B (sv) Digital filteranordning for olikformigt kvantiserade pulskodmodulerade signaler
US3582634A (en) Electrical circuit for multiplying serial binary numbers by a parallel number
US4020334A (en) Integrated arithmetic unit for computing summed indexed products
GB1476603A (en) Digital multipliers
SU1667052A1 (ru) Комбинационный сумматор кодов Фибоначчи
RU2251144C1 (ru) Устройство для умножения чисел в коде "1 из 4"
SU734683A1 (ru) Устройство дл умножени п-разр дных чисел
SU1024917A1 (ru) Устройство дл воспроизведени экспоненциальной зависимости
SU1672439A1 (ru) Устройство дл суммировани М чисел
SU1732341A1 (ru) Устройство дл умножени
SU1097995A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код
Dadda Byte-serial convolvers
EP0213854A2 (en) Fixed-Coefficient serial multiplication and digital circuits therefor
SU1151953A1 (ru) Устройство дл вычислени сумм парных произведений
SU1583939A1 (ru) Устройство дл умножени полиномов
SU1215162A1 (ru) Цифровой генератор синусоидальных сигналов
SU1265762A1 (ru) Устройство дл умножени
SU1156066A1 (ru) Устройство дл умножени двоичных чисел
SU1137479A1 (ru) Устройство дл преобразовани по функци м Уолша
SU991418A2 (ru) Устройство дл умножени двух N-разр дных чисел