SU1024917A1 - Устройство дл воспроизведени экспоненциальной зависимости - Google Patents

Устройство дл воспроизведени экспоненциальной зависимости Download PDF

Info

Publication number
SU1024917A1
SU1024917A1 SU813342984A SU3342984A SU1024917A1 SU 1024917 A1 SU1024917 A1 SU 1024917A1 SU 813342984 A SU813342984 A SU 813342984A SU 3342984 A SU3342984 A SU 3342984A SU 1024917 A1 SU1024917 A1 SU 1024917A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
output
frequency divider
inputs
Prior art date
Application number
SU813342984A
Other languages
English (en)
Inventor
Михаил Александрович Гаврилюк
Тарас Григорьевич Галамай
Original Assignee
Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола filed Critical Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола
Priority to SU813342984A priority Critical patent/SU1024917A1/ru
Application granted granted Critical
Publication of SU1024917A1 publication Critical patent/SU1024917A1/ru

Links

Landscapes

  • Electrophonic Musical Instruments (AREA)

Abstract

УСТРОЙСТВО ДЛЯ BOCTIPOИЗВЕДЕНЙЯ ЭКСПОНЕНЦИАЛЬНОЙ ЗАВИСИМОСТИ , содержащее триггер, элемент задержки, и-разр дный счетчик функции, выходы разр дов которого соеданены с первыми входами ш элементов И группы, выходы ( ум -1) элементов И которой подключены к соответствующим вко-дам (уп-1 )-входового элемента ИЛИ, выходы ( 101-1)-разр дно го счетчика аргумента соединены с вторыми входами ( Ум -1) элементов И группы, отличающеес  тем, что, с целью повышени  точности, в него введены управл емь1Й делитель частоты, делитель частоты и двухвходовой элемент ИЛИ, первый вход которого через последовательно соединенные элемент задержки и триггер соединен с выходом ( И1-1)-входового элемента ИЛИ, вход устройства через управл емый делитель частоты подключен к входу (yvi-1)-разр дного счетчика аргумента, выход первого разр да которого соединен g с вторым входом первого элемента И гру пы выход которого подключен к второму входу двухвходового элемента ИЛИ, выход F которого через делитель частоты соединен с входом УМ-разр дного счетчика функции.

Description

Ю
4
СО 1 Устройство относитс  к вычислитепьной технике и может быть использовано дл  вычислени  функции V 6 . Известно устройство дл  вычислени  функции , содержЕОнее счетчик , счетчик-регистри схемы зешрета |jlj . Однако это устройство имеет низкую точность воспроизведени  экепонешшапьгной зависимости. Наиболее близким к предлагаемому по технической сущности  вл етс  устройство дл  вычислени  функции З 6, содернсашее счетчик, счетчик- регистр, схемы запрета, элемент ИЛИ, элемент задержки , триггер, а также первый и второй дополнительные счетчики и схему сравнени  . Недостатком известного устройства  вл етс  низка  точность вычислени . Цель изобретени  - повышение точности вычисленуш экспоненциальной зависимости . Поставленна  цель достигаетс  тем, что в устройство дл  воспроизведени  экспоненциальной завис имости, содерокащее триггер, элемент задержки, yyi -разр дный счетчик функции, выходы разр дов которого соединены с первыми входами m элементов И группы, выходы { И1 -1) элементов И которой подключены к соответствуюшим входам ()-входовогр эл мента ИЛИ, выходы (vn-1)-разр дного счетчика аргумента соединены с вторыми входами (утп-1) элементов И группы, введены управл емый делитель частоты, делитель частоты и двухвходовый элемен ИЛИ, первый вход которого через последовательно соединенные элемент задержки и триггер соединен с выходом (w-1 входового элемента ИЛИ, вход ус тройств через управл емый делитель частоты подключен к входу (vn-l)-разр дного счетчика аргумента, выход первого разр  которого соединен с вторым входом пбрвого элемента И группы, выход которого подключен к второму входу двухвходовог элемента Или, выход которого через целитель частоты с.оепинен с входом -раар аного счетчика функции. На фиг. 1 показана структурна  схема предлагаемого устройства; на фиг. схема управл емого делител  частоты. Устройство содержит (ум-1)-разр дный счетчик аргумента l,vr -разр дный счетчик 2 функции, группу элементов ИЗ, (уп-1)-входовой элемент ИЛИ 4, управл емый делитель 5 частоты,, триггер 6, элемент 7 задержки, двухвкодо172 вой элемент ИЛИ 8 н пепитель 9 частоты. Делитель 5 состоит из элемента 1О задержки , двоичного умножител  11 и элемента ИЛИ 12. Делитель 9 частоты и управл емый делитель 5 частоты реализованы на основе двоичного умножител . Такой умножитель состоит из счетчика-Д1Влитеп  и группы элементов И с элементом ИЛИ Hia выходе. Одни входы элементов И подключены к выходам счетчика-делител , вторые  вл ютс  входами установки требуемого коэффициента К . Работа двоичного умножител  описываетс  выражением JSl.- (Л Q.W VV где X - число импульсов, поступивших .на вход двоичного умножите - число импульсов, поступивших на выход двоичного умножигеп ; VW - число разр дов двоичного умножител .. Коэффициент KV может принимать значени  0- К j 1. Из выражени  X (1) следует , что при kv 1 nW 4, J Дл  того, чтобы коэффициент делени  двоичного умножител  &ш равен единице, следует соединить его вход с Выходом. Управл емый делитель 5 частоты в 2 раз можно получить путем охвата двоичкого умножител  офатйой св зью. Импульсы входной последовательности X через элемент ИЛИ 12 .поступают на вход двоичного умножител  11. Число импульсов Z на выходе двоичного умножител  11 равно .W где - число гшпутпасов, поступивших на вход двоичного умножител  11; 2. -Кч|- числовое значение управл ющего кода. Импульсы последовательности Z через элемент. 10 задержки поступают на Второй вход элемента ИЛИ 12. Число импульсов ма выходе элемента ИЛИ 12 равно . (Ъ) Из выражений (2) и (3) -. W 1 . Если выбрать 0: УстроЙсгво раЬотаег следующим образом .: На вход управл емого делител  5 чист ты оосгупаетУ,- импульсов. Если известн что частота сле/ овани  кмптаьсов входной последовательности в 2 раз меньше максимельно и рабочей частоты элементной базы, го перед началом преофа зовани  коэффициент размножени  управл емого делител  5 частоты и коэффици . ент делени  делител  9 частоты нео&содимо установить равным 2 . Установка этих коэффициентов осуществл етс  путем подачи соответствуюших логических сигналов I или О на входы установки коэффициентов управл емого делител  5 частоты и делител  9 частоты. Это позвол ет устранить погрешности, равгаьте 1 : 1 ,..., :j . а также пар 242 ное число погретцностей, равньк 1 . , .--, .. 2 Если частота следовани  импульсов входной последовательности равна макси мальной рабочей частоте элементной базы , коэффициенты размножени  и делени равнь единице, а повышение точности устройства достигаетс  за счет исключе ни  парного числа погрешностей, равньпс Д и возникающих во всех каналах ст : 2. ; ;, ,, . ; , Jюйcтвaj кроме первого. Первый канал образован младшим разр дом счетчика аргумейта 1, старшгам w-ь|м разр дом счетчика функции 2 и дервым элементом И 3 группы, выход которого соединен через двухвходовой элемент ИЛИ 8 и делитель 9 частоты с входом счетчика Исключение из погрешности устройства четнотх количества погрешностей , равных Д и возникающих в 2. ( 1-1) каналах устройства, достигаетс  благодар  увеличению в два раза частоты следовани  ймпу ьсов, поступающих на входы 2-го, 3-го..,, -го элементов . ИЗ группы, и делению суммы количеств иктульсов. .триггером б на два. С выхоа триггера 6 импугаьсы через элемент 7 задержки поступают на вход дв:ухвходового элемента ИЛИ 8 и далее через делитель 9 частоты на йход счетчика 2 функции. Работа устройства описываетс  выражением ±41(2.. -Vae Исследование погрешностей известного и предлагаемого устройств экспериментальным путем и путем моделировани  их работы на ЭВМ показывает, что предлагаемое устройство обеспечивает существенно высшую точность реализации экспоненциальной зависимости, чем известное. Так, например, значени  абсолютной погрешности предлагаемого устройства при wi 3 - 6 меньше единшсы младшего разр да , при m 14 не превышают двух единиц младшего разр да; Тех ико-экономичес ца  эффективность от внедрени  изофетен   достигаетс  йа счет повышени  точности, что св зано с существенным уменьшением времени преофазовани  и сокрашепием аш1аратурных затрат. Так, например, при ш 16 - 20 погрешность предлагаемого устройства прибп)|зительно в Ю раз меньше погрешности известных. Дл  достижени  известными устро11сгвАми той же точности иеоСкодимо у&ел читъ разр дность усTpoilcTBa на декаду, что в дес ть раз еличивеют )ем  преофазов шш .
Фнг.Е

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ВОСПРОИЗВЕДЕНИЯ ЭКСПОНЕНЦИАЛЬНОЙ ЗАВИСИМОСТИ, содержащее триггер, элемент задержки, уи-разрядный счетчик функции, выходы разрядов которого соединены с первыми входами ш элементов И группы, выходы ( w -1) элементов И ко- торой'подключены к соответствующим вхо—· дам (ш-1 )-входового элемента ИЛИ, выходы ( п-1)-разрядного счетчика аргумента соединены с вторыми входами ( Уп -1) элементов И группы, отличающееся тем, что, с целью повышения точности, в него введены управляемый делитель частоты, делитель частоты и двухвходовой элемент ИЛИ, первый вход которого через последовательно соединенные элемент задержки и триггер соединен с выходом ( m-1)-входового элемента ИЛИ, вход устройства через управляемый делитель частоты подключен к входу (УМ -1)-разрядного счетчика аргумента, выход первого разряда которого соединен с вторым входом первого элемента И трупы* выход которого подключен к второму входу двухвходового элемента ИЛИ, выход которого через делитель частоты соединен с входом Уг-разрядного счетчика функции.
SU813342984A 1981-10-08 1981-10-08 Устройство дл воспроизведени экспоненциальной зависимости SU1024917A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813342984A SU1024917A1 (ru) 1981-10-08 1981-10-08 Устройство дл воспроизведени экспоненциальной зависимости

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813342984A SU1024917A1 (ru) 1981-10-08 1981-10-08 Устройство дл воспроизведени экспоненциальной зависимости

Publications (1)

Publication Number Publication Date
SU1024917A1 true SU1024917A1 (ru) 1983-06-23

Family

ID=20978618

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813342984A SU1024917A1 (ru) 1981-10-08 1981-10-08 Устройство дл воспроизведени экспоненциальной зависимости

Country Status (1)

Country Link
SU (1) SU1024917A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 369565. кл. GO6F 7/38, 197О. . 2. Авторское свидетельство СССР № 624228, кл. G06F 7/556, 1977 (протогип). *

Similar Documents

Publication Publication Date Title
US4354249A (en) Processing unit for multiplying two mathematical quantities including at least one complex multiplier
US4135249A (en) Signed double precision multiplication logic
SU1024917A1 (ru) Устройство дл воспроизведени экспоненциальной зависимости
US3426184A (en) Logarithmic circuit
US3590231A (en) Digital signal generator using digital differential analyzer techniques
SU633017A1 (ru) Устройство дл потенцировани
SU1012243A1 (ru) Устройство дл сложени @ чисел
SU1658147A1 (ru) Устройство дл умножени чисел
SU1115050A1 (ru) Устройство дл вычислени функции вида @
SU696453A1 (ru) Множительное устройство
SU894592A1 (ru) Цифровой частотомер
SU746506A1 (ru) Арифметическое устройство
RU2011220C1 (ru) Устройство для определения продолжительности вычислительного эксперимента, проводимого на эвм
SU1125619A1 (ru) Устройство дл определени ранга числа
SU518777A1 (ru) Устройство дл вычислени среднеквадратического отклонени
RU2057364C1 (ru) Программируемый цифровой фильтр
SU807278A1 (ru) Устройство дл вычислени частичныхпРОизВЕдЕНий C КОНТРОлЕМ
SU949654A1 (ru) Устройство дл извлечени квадратного корн
SU1383345A1 (ru) Логарифмический преобразователь
SU1264168A1 (ru) Генератор псевдослучайной последовательности
SU479111A1 (ru) Устройство дл одновременного выполнени арифметических операций над множеством чисел
SU1287150A1 (ru) Устройство дл вычислени функций
SU1157541A1 (ru) Устройство дл умножени последовательного действи
SU834698A1 (ru) Устройство дл вычислени квадрат-НОгО КОРН
SU1728861A1 (ru) Устройство дл выполнени векторно-скал рных операций над действительными числами