SU1674140A2 - Устройство дл контрол интерфейса ввода-вывода - Google Patents

Устройство дл контрол интерфейса ввода-вывода Download PDF

Info

Publication number
SU1674140A2
SU1674140A2 SU884415272A SU4415272A SU1674140A2 SU 1674140 A2 SU1674140 A2 SU 1674140A2 SU 884415272 A SU884415272 A SU 884415272A SU 4415272 A SU4415272 A SU 4415272A SU 1674140 A2 SU1674140 A2 SU 1674140A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
signal
trigger
register
Prior art date
Application number
SU884415272A
Other languages
English (en)
Inventor
Андрей Васильевич Тупица
Борис Григорьевич Шаров
Богдан Антонович Швед
Original Assignee
Предприятие П/Я В-8751
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751 filed Critical Предприятие П/Я В-8751
Priority to SU884415272A priority Critical patent/SU1674140A2/ru
Application granted granted Critical
Publication of SU1674140A2 publication Critical patent/SU1674140A2/ru

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

Изобретение относитс  к области вычислительной техники. Целью изобретени   вл етс  расширение функциональных возможностей за счет обеспечени  обнаружени  ошибок в последовательности передачи управлени  интерфейсом и исключени  данной последовательности при обнаружении ошибки из набора последовательностей обмена. С этой целью в устройство введены второй и третий элементы И и четвертый триггер. 1 ил.

Description

Изобретение относитс  к области вычислительной техники.
Целью изобретений  вл етс  расширение функциональных возможностей за счет обеспечени  обнаружени  ошибок в последовательности передачи управлени  интерфейсом и исключени  данной последовательности при обнаружении ошибки из набора последовательностей обмена .
На чертеже представлена структурна  схема устройства.
Устройство содержит регистр 1, триггер 2, схему 3 сравнени , дешифратор 4 состо ний интерфейса, элемент ИЛИ 5, генератор 6, таймер 7. регистр 8, элемент НЕ 9, схему 10 сравнени , блок 11 пам ти, элемент И 12, коммутатор 13 адреса, элементы ИЛИ 14 и 15, элемент И 16, таймер 17, триггер 18, регистр 19, одновибратор 20, триггер 21, элемент И 22, регистр 23, счетчик 24, триггер 25 и имеет информационный вход 26, вход 27 признака запроса магистрали, вход 28 сброса, вход 29 константы, адресный вход 30, вход 31 признака коммутации, выход 32
признака запроса магистрали, выход 33 признака ошибки, выходы 34-36.
Информационный вход регистра 1 совместно с первым входом схемы 3 сравнени  соединен с входом 26 устройства и входом 27. Выход регистра 1 соединен с входом дешифратора 4, вторым входом схемы 3 сравнени  и информационным входом блока 11 пам ти. Выход схемы 3 сравнени  подключен к одному из входов элемента 12, другой вход которого соединен с выходом элемента 9, а третий вход элемента 12 соединен с инверсным выходом триггера 25. Выход элемента 12 соединен с одним из входов элемента 14, выход которого соединен с синхровходами регистров 1 и 8. Выход регистра 8 подключен к другому информационному входу блока 11 пам ти. Кроме того , выход элемента 14 соединен с входом одновибратора 20. Выход одновибратора 20 соединен, со счетным входом счетчика 24, синхровходом триггера 25, входом элемента 9, установочным входом триггера 2, одним из входов элемента 5 и входом режима блока 11 пам ти. Другой вход элемента 5 под&
fe
О
|
S
ю
ключей к инверсному выходу триггера 2. Выход элемента 5 соединен с входом сброса таймера 7, выход которого соединен с входом регистра 8 и одним из входов схемы 10 сравнени . Другой вход схемы 10 сравнени  подключен к входу 29 константы. Выход схемы 10 сравнени  соединен с оставшимс  входом элемента 14, одним из входов элемента 15 и элемента 16. Другой вход элемента 15 соединен с одним из выходов дешифратора 4. Выход элемента 15 соединен с установочным входом триггера 21 и синхровходами регистров 19 и 23. Выход триггера 21 подключен к информационному входу триггера 25. Другой вход элемента 16 соединен с оставшимс  выходом дешифратора 4. Выход элемента 16 подключен к установочному входу триггера 18. Инверсный выход триггера 18 соединен с одним из входов элемента 22, другой вход которого соединен с входом 21 устройства. Выход элемента 22 подключен к выходу 32 признака запроса устройства. Пр мой выход триггера 18 соединен с выходом 33 сигнала ошибки. Выход генератора 6 подключен к счетным входам таймеров 7 и 17. Вход 28 сброса устройства соединен с входами сброса регистра 1, триггера 2, таймера 17, триггеров 18, 21, 25 и счетчика 24. Выходы блока 11 пам ти и регистров 19 и 23 соединены соответственно с информационными выходами 34-36 устройства.
Устройство работает следующим образом .
В исходном состо нии на вход 28 устройства подаетс  сигнал сброса, в соответствии с которым регистр 1. триггеры 2. 18, 21 и 25. таймер 17 и счетчик 24 обнул ютс .
Устройство работает в двух режимах Контроль и Вывод.
В режиме Контроль осуществл етс  контроль состо ни  сигналов интерфейса и фиксаци  последовательности изменени  состо ни  сигналов интерфейса.
В режиме Вывод осуществл етс  считывание из блока 11 информации о состо нии интерфейса с последующей обработкой и регистрацией на одном из стандартных устройств вывода.
Режим работы устройства определ етс  сигналом на входе 31 устройства. В режиме Контроль при наличии соответствующего сигнала на входе 31 устройства осуществл етс  подключение выходов счетчика 23 через коммутатор 13 к адресному входу блока 11 пам ти. В режиме Вывод при наличии соответствующего сигнала на входе 29 обеспечиваетс  подключение адресного входа 30 устройства через коммутатор 13 к адресному входу блока 11 пам ти.
В режиме Контроль сигналы интерфейса с входа 26 устройства поступают на
входы регистра 1 и схемы 3 сравнени . Поскольку в исходном состо нии регистр 1 обнулен , то при по влении на входе 26 устройства сигналов интерфейса на входе схемы 3 сравнени  по вл етс  единичный
0 сигнал. В этот момент времени на входах дешифратора 4 присутствует О, а на выходе его находитс  нулевой сигнал, При поступлении сигнала на вход элемента 12 на остальных его входах наход тс  единичные
5 разрешающие сигналы, так как в исходном состо нии триггер 24 был обнулен, и на его инверсном выходе присутствует единичный сигнал, а запуск одновибратора 20 отсутствовал , В результате на выходе элемента 20
0 по вл етс  сигнал, поступающий на вход элемента 14. Сигналом с инверсного выхода триггера 2 таймер 7 удерживаетс  в исходном состо нии. На входе 29 устройства присутствует константа, равна  значению
5 интервала времени, в течение которого допускаетс  отсутствие изменени  состо ни  сигналов интерфейса, поэтому на выходе схемы 10 сравнени  находитс  нулевой сигнал , поступающий на входы элементов 14 и
0 15, и после поступлени  единичного сигнала с выхода элемента 12 на вход элемента 14 на его выходе формируетс  единичный сигнал . По переднему фронту сигнала с выхода элемента 14 в регистре 1 фиксируетс  состо5  ние сигналов интерфейса на входе 26, а в регистре 8 - код на выходе таймера 7 (в данном случае нулевой код). Кроме того, по сигналу с выхода элемента 14 осуществл етс  запуск одновибратора 20, С выхода
0 схемы 3 сравнени  снимаетс  единичный сигнал. С выхода регистра 1 код сигналов текущего состо ни  интерфейса поступает на вход дешифратора 4. Если код сигналов состо ни  интерфейса, поступающий с вы5 хода регистра 1, соответствует нормальной последовательности обмена, то на выходе дешифратора 4 сохран етс  нулевой сигнал . Установка триггера 21 при этом отсутствует . По сигналу с выхода одновибратора
0 20 осуществл етс  запись информации с выходов регистров 1 и 8 по адресу, заданному счетчиком 24, а на выходе элемента 9 по вл етс  сигнал, блокирующий по вление сигналов на выходе элемента 12 на вре5 м  цикла записи а блок 11 пам ти. По заднему фронту сигнал  с выхода одновибратора 20 осуществл етс  модификаци  счетчика 24 адреса и запись состо ни  триггера 21 в триггер 25. При отсутствии ошиб- ки, зафиксированной триггером 21, триггер
25 подтвердит свое исходное состо ние, а на его инверсном выходе сохранитс  единичный сигнал. Кроме того, пс переднему фронту сигнала с выхода одновибратора 20 устанавливаетс  триггер 2. На его инверсном выходе по вл етс  нулевой сигнал, подключающий вход сброса таймера 7 через элемент 5 к выходу одновибратора 20. Поскольку на выходе одновибратора 20 присутствует единичный сигнал, то таймер 7 удерживаетс  в исходном состо нии. После окончани  сигнала на выходе одновибратора 20 снимаетс  сигнал со входа сброса таймера 7. При последующем поступлении сигналов временных меток с выхода генератора 6 таймер 7 осуществл ет отсчет временного интервала. Код текущего значени  интервала времени с выхода таймера 7 поступает на вход схемы 10 сравнени , при помощи которой осуществл етс  сравнение его со значением константы на выходе 29 устройства.
При отсутствии сигнала на вы/оде схемы 1U сравнени , свидетельствующего об окончании допустимого интервала времени , и при изменении состо ни  сигналов на входе 26 устройства на выходе схемы 3 сравнени  по вл етс  единичный сигнал, поступающий на в.ход элемента 12. Дальнейша  работа устройства осуществл етс  аналогично описанному.
Если в процессе обмена при помощи регистра 1 зафиксирована комбинаци  сигналов интерфейса, не соответствующа  нормальной последовательности, то на выходе дешифратора 4 формируетс  сигнал ошибок, поступающий на вход элемента 15. На выходе элемента 15 формируетс  сигнал , в соответствии с которым осуществл етс  установка триггера 21, а также фиксац и  в регистре 19 адреса  чейки блока 11 пам ти, в которую записывалось последнее состо ние сигналов интерфейса и фиксаци  в регистре 19 времени останова.
По заднему фронту сигнала с выхода одновибратора 20 информаци  с выхода триггера 21 записываетс  в триггер 25. На инверсном выходе триггера 25 по вл етс  нулевой сигнал останова, блокирующий по вление сигналов на выходе элемента 12.
Если в процессе обмена в течение интервала времени, заданного при помощи константы, на выходе 29 устройства изменение состо ни  сигналов интерфейса отсутствовало , то после поступлени  очередного сигнала с генератора 6 код на выходе таймера 7 станет равным значению константы из выходе 29, и на выходе схемы 10 сравнени  формируетс  единичный сигнал, поступающий на входы элементов 14 и 15. На.
выходах элементов 14 и 15 формируютс  сигналы, по которым в регистре 1 фиксируетс  состо ние сигналов интерфейса на входе 26 устройства и осуществл етс  запуск 5 одновибратора 20. а также установка триггера 21.
Дальнейша  работа устройства осуществл етс  аналогично описанному.
При запросе магистрали интерфейса 0 дл  осуществлени  передачи данных в режиме пр мого доступа в пам ть из соотзет ствующего устройства на шину магистрали, подключенной к входу 27 устройства, подаетс  сигнал запроса (BIVi), поступающий на
5 вход регистра 1, вход схемы 3 сравнени  и вход элемента 22. На выходе схемы 3 сравнени  формируетс  сигнал, поступающий через элементы 12 и 14 на вход регистра 1. и в регистре 1 фиксируетс  состо ние сигна0 лов интерфейса на входах 26 и 27 устройства . При наличии на выходах регистра 1 сигнала запроса магистрали (ЗМ) в отсутствие сигнала разрешени  захвата магистрали (РЗМ) от ведущего устройства на
5 выходе дешифратора 4 присутствует нулевой сигнал, поступающий на вход элемента 16 и блокирующий по вление сигнала уста- носки триггера 18. В результате на выходах 35 и 36 устройства по вл етс  информаци ,
О соответствующа  адресу  чейки блока 11. в котирую произведена последн   запись информации , и коду времени останова. Триггер 13 находитс  в нулевом состо нии, и с его инверсного выхода поступает единич5 ный сигнал, разрешающий передачу сигнала с входа 27 устройства на выход 32 устройства. С выхода 32 устройства сигнал запроса магистрали (ЗМ) поступает на соответствующий вход ведущего устройства
0 магистрали. В ответ на поступление сигнала запроса магистрали (ЗМ) ведущее устройство вырабатывает сигнал разрешени  захвата магистрали (РЗМ), передаваемый через устройства системы, а также парал5 лельно с этим поступающий на вход 26 устройства . На выходе схемы 3 сравнени  формируетс  сигнал, поступающий через элементы 12 и 14 на вход регистра 1. В регистре 1 фиксируетс  состо ние сигналов
0 на входах 26 и 27 устройства. С выхода регистра 1 комбинаци  сигналов, содержаща  сигналы запроса магистрали (ЗМ) и разрешени  захвата магистрали (РЗМ), поступает на входы блока 11 пам ти, схемы 3
5 сравнени  и дешифратора 4. На выходе дешифратора 4 вырабатываетс  единичный разрешающий сигнал, поступающий на вход элемента 16 Поскольку в этот момент времени на выходе схемы 1С сравнени  присутствует нулевой сигнал (код на выходе
таймера 7 не равен коду на входе 29 устройства ), установка триггера 18 отсутствует. При по влении сигнала подтверждени  захвата магистрали (ПЗ) на входе 26 устройства на выходе схемы 3 сравнени  формируетс  сигнал, в соответствии с которым осуществл етс  запись в регистр 1 состо ни  сигналов на входах 26 и 27 устройства. На выходе регистра 1 по вл етс  комбинаци  сигналов, включающа  сигнал подтверждени  захвата магистрали (ПЗ), а с выхода дешифратора 4 снимаетс  разрешающий сигнал, блокиру  установку триггера 18.
Дальнейша  работа устройства осуществл етс  аналогично описанному.
Если неисправность одного из устройств , через которые транслируетс  сигнал разрешени  захвата магистрали (РЗМ), приводит его к потере дл  остальных устройств и в результате этого сигнал разрешени  не поступает на вход запросившего магистраль устройства, работа системы , магистраль которой контролируетс , блокируетс  и изменение состо ни  сигналов интерфейса на входах 26 и 27 устройства прекращаетс . После Поступлени  очередного сигнала с выхода генератора 6 на вход таймера 7 код на выходе его станет равным значению константы на входе 29 устройства, и на выходе схемы 10 сравнени  вырабатываетс  единичный разрешающий сигнал, поступающий на входы элементов 14-16. На другом входе элемента 16 присутствует единичный разрешающий сигнал. В результате на выходе элемента 16 формируетс  Сигнал установки триггера 18. Нулевой сигнал с выхода триггера 18 блокируетс  передачу сигнала с входа 27 на выход 32 устройства. Сигнал запроса магистрали (ЗМ) с выхода 32 устройства снимаетс , в ответ ведущее устройство сбрасывает сигнал разрешени  захвата магистрали (РЗМ) и возобновл етс  дальнейша  работа контролируемой системы. С пр мого выхода триггера 18 на выход 33 поступает сигнал ошибки, свидетельствующий о неисправности одного из устройств системы. Данный сигнал может использоватьс  в качестве радиального прерывани  ведущего устройства магистрали.
В режиме Вывод осуществл етс  считывание блока 11 пам ти зафиксированной в процессе контрол  информации по адресам , задаваемым при помощи сигналов на входе 30 устройства, дл  дальнейшей ее обработки и регистрации на одном из стандартных носителей. Дл  этого на вход 31 подаетс  сигнал, в соответствии с которым осуществл етс  подключение входа 30 устройства к адресному входу блока 11 пам ти.
Далее на вход 30 устройства подаетс  адрес считываемой  чейки блока 11, на выходе которого по вл етс  информаци , содержаща с  в выбранной  чейке и поступающа  на выход 34 устройства дл  дальнейшей обработки .

Claims (1)

  1. Формула изобретени  Устройство дл  контрол  интерфейса ввода-вывода по авт.св. N: 1383374, отличающеес  тем, что, с целью расширени 
    функциональнах возможностей за счет обеспечени  обнаружени  ошибок в последовательности передачи управлени  интерфейсом и исключени  данной последовательности при обнаружении
    ошибки из набора последовательностей обмена , в него введены второй и третий элементы И и четвертый триггер, причем первый и второй входы и выход второго элемента И соединены с вторым выходом дешифратора состо ний интерфейса, выходом второй схемы сравнени  и установочным входом четвертого триггера, вход сброса которого подключен к входу сброса устройства , пр мой выход четвертого триггера
     вл етс  выходом признака ошибки устройства , первый и второй входы третьего элемента И соединены соответственно с инверсным выходом четвертого триггера и разр дом признака запроса магистрали информационного входа устройства, а выход третьего элемента И  вл етс  выходом признака запроса магистрали устройства.
SU884415272A 1988-01-25 1988-01-25 Устройство дл контрол интерфейса ввода-вывода SU1674140A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884415272A SU1674140A2 (ru) 1988-01-25 1988-01-25 Устройство дл контрол интерфейса ввода-вывода

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884415272A SU1674140A2 (ru) 1988-01-25 1988-01-25 Устройство дл контрол интерфейса ввода-вывода

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1383374 Addition

Publications (1)

Publication Number Publication Date
SU1674140A2 true SU1674140A2 (ru) 1991-08-30

Family

ID=21370754

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884415272A SU1674140A2 (ru) 1988-01-25 1988-01-25 Устройство дл контрол интерфейса ввода-вывода

Country Status (1)

Country Link
SU (1) SU1674140A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1383374, кл. G 06 F 13/00,G 06 F 11/00, 1988. *

Similar Documents

Publication Publication Date Title
SU1674140A2 (ru) Устройство дл контрол интерфейса ввода-вывода
KR940006014A (ko) 비교기를 갖는 타이머 회로
SU1383374A1 (ru) Устройство дл контрол интерфейса ввода-вывода
SU1290285A1 (ru) Устройство дл управлени энергопотреблением микропроцессорной системы
SU1649557A2 (ru) Устройство дл контрол интерфейса ввода-вывода
JPH06187256A (ja) バストレース機構
SU1658165A1 (ru) Устройство дл сопр жени источника информации с процессором
SU1495778A1 (ru) Многоканальное устройство дл ввода аналоговой информации
SU1283769A1 (ru) Устройство дл контрол логических блоков
SU1341636A1 (ru) Устройство дл прерывани программ
SU1339569A1 (ru) Устройство дл формировани сигнала прерывани при отладке программ
SU1559351A1 (ru) Устройство дл сопр жени двух ЭВМ
SU1411744A1 (ru) Приоритетное устройство
SU1104495A2 (ru) Устройство управлени вводом-выводом
RU1829039C (ru) Устройство дл контрол интерфейса ввода-вывода
SU1642472A1 (ru) Устройство дл контрол выполнени последовательности действий оператора
SU1596339A1 (ru) Устройство дл сопр жени периферийного устройства с ЭВМ
SU1317443A1 (ru) Устройство дл отладки программ
SU1453412A1 (ru) Устройство дл ввода информации от двухпозиционных датчиков
SU1437861A1 (ru) Приоритетное устройство
RU1798792C (ru) Устройство дл контрол интерфейса ввода-вывода
SU1615719A1 (ru) Устройство дл обслуживани запросов
JPS57111720A (en) System for data protection of data transfer control
SU1201829A1 (ru) Устройство дл управлени энергопитанием микропроцессорной системы
SU1182526A1 (ru) Система дл контрол и испытаний блоков пам ти бортовых ЭВМ