SU1559351A1 - Устройство дл сопр жени двух ЭВМ - Google Patents

Устройство дл сопр жени двух ЭВМ Download PDF

Info

Publication number
SU1559351A1
SU1559351A1 SU884421724A SU4421724A SU1559351A1 SU 1559351 A1 SU1559351 A1 SU 1559351A1 SU 884421724 A SU884421724 A SU 884421724A SU 4421724 A SU4421724 A SU 4421724A SU 1559351 A1 SU1559351 A1 SU 1559351A1
Authority
SU
USSR - Soviet Union
Prior art keywords
outputs
inputs
group
information
decoder
Prior art date
Application number
SU884421724A
Other languages
English (en)
Inventor
Александр Александрович Шайков
Original Assignee
Центральное конструкторское бюро с опытным производством АН БССР
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Центральное конструкторское бюро с опытным производством АН БССР filed Critical Центральное конструкторское бюро с опытным производством АН БССР
Priority to SU884421724A priority Critical patent/SU1559351A1/ru
Application granted granted Critical
Publication of SU1559351A1 publication Critical patent/SU1559351A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  сопр жени  двух разноскоростных ЭВМ или других устройств обработки данных. С целью сокращени  аппаратурных затрат устройства и предотвращени  потери информации в устройство, содержащее сумматор, коммутатор вывода информации, блок буферной пам ти, дешифратор управл ющих сигналов, счетчики записи и считывани , группу элементов НЕ, дешифраторы максимального и минимального кодов, введены два шинных формировател , три селектора импульсов, коммутатор ввода информации. 2 ил.

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  сопр жени  двух разноскоростных устройств обработки данных.
Целью изобретени   вл етс  сокращение аппаратурных затрат устройства.
На фиг. 1 представлена блок-схема устройства-, на фиг. 2 - схема дешифратора управл ющих сигналов.
Устройство (фиг. 1) содержит дешифратор 1 управл ющих сигналов, соединенный шиной 2 с дешифратором 3 максимального кода и шиной 4 с дешифратором 5 минимального кода, шину 6 ответа дл  первой ЭВМ 7 от второй ЭВМ 8, шину 9 ответа дл  второй ЭВМ
8 от первой ЭВМ 7, шину 10 управлени  вторым шинным формирователем 11 и вторым селектором 12 импульсов, шину 13 управлени  первым шинным формирователем 14 и первым 15 и третьим 16 селекторами импульсов, шины 17 и 18 разрешени , шину 19 запроса, шину 20 синхроимпульсов, информационные шины 21, шину 22 запроса, шину 23 синхроимпульсов , информационные шины 24, коммутаторы вывода 25 и ввода 26 информации , регистры 27 блока 28 буферной пам ти, группу элементов НЕ 29, сумматор 30, счетчики считывани  31 и записи 32.
Дешифратор 1 (фиг. 2) содержит элемент НЕ 33, элементы И-НЕ 34 и 35,
сл
СП
со
оо
СП
1
2
2
элемент НЕ 36, элементы И-НЕ 37 и 38, элемент НЕ 39, элементы И-НЕ 40-42 и элемент НЕ 43.
Устройство работает следующим образом .
В исходном состо нии счетчики считывани  31 и записи 32 установлены в исходное положение, например нулевое. Передача информации ЭВМ 7 начинаетс  выдачей сигнала запроса по шине 29.. Если ЭВМ 8 готова к приему информации, то она выдает с задержкой по шине 6 сигнал Готово ЭВМ 7. Дешифратор 1 под управлением шин 10 и 13 подключа-1 ет шинный формирователь 14 к приему информации по шине 24 от ЭВМ 7 и далее через селектор 15 на входы коммутатора 26, шинный формирователь 11 подключает выход коммутатора 25 через шинный формирователь 11 по шине 21 ЭВМ 8 и выдает сигналы на шины 17 и 18, разрешающие ЭВМ 7 и 8 выдавать синхроимпульсы по шинам 23 и 20.
После этого ЭВМ генерирует последовательность кодов, поступающих через шину 24, шинный формирователь 14, селектор 15 на информационные входы коммутатора 26. Одновременно кажда  кодова  посыпка сопровождаетс  синхроимпульсом , которым она записываетс  в соответствующий регистр 27, определ емый кодом коммутатора 26, и одновременно синхроимпульс своим задним фронтом формирует на выходе счетчика 3 32 код нового адреса на входе коммутатора 26, по которому записываетс  следующа  кодова  посылка информации в блок 28.
Приход щим синхроимпульсом по шине 4 20 из ЭВМ 8 информаци  с соответствующего регистра 27 блока 28 буферной пам ти, определ емого кодом коммутатора 25, через шинный формирователь 11, шину 21 считываетс  ЭВМ 8. Одновре- 4 менно этот же синхроимпульс своим задним фронтом формирует на выходе счетчика 31 считывани  новый код адреса на входе коммутатора 25, по которому считываетс  следующа  кодова  посыпка 5 информации из блока 28 буферной пам  - ти ЭВМ 8.
3
При этом код адреса с чика 32 записи поступает
-J Л -JWIlJ I.V-.ri. I1.WV-
входы слагаемого суммато вые входы слагаемого котет код адреса с выхода с
считывани  через элемент
10
0
25
15
35
40 45 50
ходит 3514
сумматоре 30 происходит вычитание из величины кода с выхода счетчика 32 записи величины кода с выхода счетчика 31 считывани  в дополнительном коде. В результате этого на выходе сумматора 30 формируетс  код, равный разности его входных кодов. При этом результат на выходе сумматора получаетс  верным и в случае одновременного прихода синхроимпульсов на выходы счетчиков 31 и 32, так как эти счетчики работают по входу независимо один от другого, а сравнение их выходных кодов происходит на чисто комбинационной схеме сумматора.
В исходном состо нии, когда коды адресов на выходах счетчиков 31 и 32 равны нулю, на выходе сумматора 30 код также равен нулю, и дешифратор 5 минимального кода выдает сигнал по шине 4 в дешифратор 1, который запрещает по шине 18 (логический нуль), выдачу синхроимпульсов из ЭВМ 8 дл  считывани  информации из блока 28 буферной пам ти, а по шине 17 (логическа  единица) разрешает ЭВМ 7 выдачу синхроимпульсов дл  записи информации в блок 28 буферной пам ти. Первый же синхроимпульс по шине 23 измен ет на выходе счетчика 32 записи код, одновременно на выходе сумматора 30 по вл етс  код, отличный от нул , что измен ет состо ние выхода дешифратора 5 минимального кода на нулевое , в результате дешифратор 1 выдает на шину 18 разрешение на считывание информации из блока 28 буферной пам ти.
ЕсЛи запись информации в блок 28 буферной пам ти происходит быстрее считывани  из нее, то запись происходит до тех пор, пока разность кодов на выходе сумматора 30 не станет равной максимальному коду, тогда дешифратор 3 максимального кода формирует логическую единицу по шине 2,а дешифратор 1 по шине 17 выдает логический нуль, запрещающий подачу синхроимпульсов по шине 23 на запись следующих информационных кодов в блок 28 буферной пам ти до тех пор, пока не освободитс  хот  бы один из регистров 27.
Если считывание информации проис- записи, то считывание
30
быстрее
с блока 28 буферной пам ти происходит до тех пор, пока коды записи и считывани  на выходе сумматора 30 не
10
15
20
сравн ютс , тогда дешифратор 5 минимального кода формирует логическую единицу по шине 4, которой дешифратор 1 вьщает по шине 18 логический нуль, запрещающий считывающему устройству выдачу синхроимпульсов на считывание из блока 28 буферной пам ти до тех пор, пока не заполнитс  новой информацией хот  бы еще один регистр 27 блока 28 буферной пам ти.
ЭВМ 7 информирует ЭВМ 8 о том, что она закончила передачу информации в блок 28 сн тием сигнала запроса на шине 22. После этого ЭВМ 8 вьщает синхроимпульсы по шине 20 на считывание информации из блока 28 буферной пам ти до тех пор, пока не сравн ютс  коды адресов на входе сумматора 30, после чего на выходах сумматора 30 и дешифратора 5 минимального кода образуетс  лЬгический нуль, в результате дешифратор 1 по шине 18 вьщает логический нуль, оповеща  ЭВМ 8 об окончании считывани  информации с блока 28 буферной пам ти и прекраща  выдачу синхроимпульсов по шине 20. После этого ЭВМ 8 снимает с шины 6 сигнал ответа и освобождает устройство дл  обмена дл  работы по обмену новой информацией между двум  ЭВМ. Если, например, ЭВМ 8 выставила запрос на шине 19 о начале обмена информацией , то ЭВМ 7 после подготовки выставл ет с задержкой сигнал Готово на шине 9, дешифратор 1 вырабатывает сигналы на шины 10 и 13, переключающие селектор 12 на прием синхроимпульсов от ЭВМ 8 по шине 20, а селектор 16 - на прием синхроимпульсов по шине 23, на прием информации через шину 21 и далее через двунаправленные шины (В) приема и выдачи шинного формировател  11 и его шины (С) выдачи, через селектор 15 на информа- 5 ционные входы коммутатора 26, а выходы коммутатора 25 подключает через шины (А) приема шинного формировател  14 (информации) и через его двунаправленные шины (В) приема и выда- чи, через шины 24 на информационные входы ЭВМ 7. Дальше работа устройства дл  обмена протекает аналогично.
25
30
35
40
50

Claims (1)

  1. Формула изо
    е т е н и  
    Устройство дл  сопр жени  двух ЭВМ, содержащее счетчик записи и счетчик считывани , группы выходов которых .
    0
    5
    0
    5
    соединены соответственно с первой группой информационных входов сумматора и группой адресных входов коммутатора вывода информации, блок буферной пам ти, дешифратор управл ющих сигналов , первый, второй информационные входы которого подключены соответственно к выходам дешифратора максимального кода и дешифратора минимального кода, группы входов которых соединены с группой выходов сумматора, второй группой информационных входов подключенного через группу элементов НЕ к группе выходов счетчика считывани } отличающеес  тем, что8с целью сокращени  аппаратурных затрат устройства, в него введены три селектора импульсов, коммутатор ввода информации и два шинных формировател ,
    причем группа информационных входов и группа выходов коммутатора вывода информации соединены соответственно с группой выходов блока буферной па
    5 м ти и группами информационных входов первого и второго шинных формирователей , управл ющие входы которых соединены соответственно с первым и вторым выходами дешифратора управл ющих сигналов, а группы выходов - соответственно с первой и второй группами информационных входов первого селектора импульсов, группой выходов подключенного к группе информационных входов коммутатора ввода информации, группа адресных входов и группа выходов которого соединены соответственно с группой выходов счетчика записи и группой информационных входов блока буферной пам ти, счетные входы счетчика записи и счетчика считывани  подключены соответственно к выходам второго и третьего селекторов импульсов, первые и вторые информационные входы которых  вл ютс  соответствующими входами устройства дл  подключени  к выходам синхроимпульсов первой и второй ЭВМ, а управл ющие входы соответственно соединены с вторым и первым выходами дешифратора управл ющих сигналов, третий и четвертый выходы которого  вл ютс  соответствующими выходами устройства дл  подключени  к входам разрешени  первой и
    5 второй ЭВМ, а третий и четвертый информационные входы  вл ютс  соответствующими входами устройства дл  подключени  к выходам ответа второй и первой ЭВМ, первый выход деиифрато0
    5
    0
    0
    pa управл ющих сигналов соединен с управл ющим входом первого селектора импульсов, группы входов-выходов первого и второго шинных формирователей
     вл ютс  соответствующими группами входов-выходов устройства дл  подключени  к информационным шинам первой и второй ЭВМ. 6
    Фие.1
SU884421724A 1988-05-05 1988-05-05 Устройство дл сопр жени двух ЭВМ SU1559351A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884421724A SU1559351A1 (ru) 1988-05-05 1988-05-05 Устройство дл сопр жени двух ЭВМ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884421724A SU1559351A1 (ru) 1988-05-05 1988-05-05 Устройство дл сопр жени двух ЭВМ

Publications (1)

Publication Number Publication Date
SU1559351A1 true SU1559351A1 (ru) 1990-04-23

Family

ID=21373452

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884421724A SU1559351A1 (ru) 1988-05-05 1988-05-05 Устройство дл сопр жени двух ЭВМ

Country Status (1)

Country Link
SU (1) SU1559351A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 881722, кл. G 06 F 13/00, 1979. Авторское свидетельство СССР К 1290339, кл. G 06 F 13/00, 1985. *

Similar Documents

Publication Publication Date Title
SU1559351A1 (ru) Устройство дл сопр жени двух ЭВМ
SU1515165A1 (ru) Устройство дл сопр жени ЭВМ с внешним устройством
SU1615719A1 (ru) Устройство дл обслуживани запросов
SU1571604A1 (ru) Устройство обмена данными дл магистральной многомашинной вычислительной системы
SU1117627A1 (ru) Устройство дл сопр жени электронной вычислительной машины с каналами св зи
SU1737460A1 (ru) Устройство дл сопр жени магистралей
SU1481854A1 (ru) Динамическое запоминающее устройство
RU2006920C1 (ru) Устройство приоритетных прерываний
SU1513462A1 (ru) Устройство дл сопр жени эвм с внешним устройством
SU1550523A1 (ru) Устройство дл сопр жени двух магистралей
SU1524062A2 (ru) Устройство дл сопр жени цифровой вычислительной машины с внешними устройствами
SU1156080A1 (ru) Двухпортовое устройство сопр жени в вычислительной системе
SU1383375A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1341636A1 (ru) Устройство дл прерывани программ
SU1550517A1 (ru) Устройство дл обслуживани запросов
SU1399750A1 (ru) Устройство дл сопр жени двух ЦВМ с общей пам тью
RU1786490C (ru) Устройство дл сопр жени микроЭВМ с каналами св зи
SU1689951A1 (ru) Устройство дл обслуживани запросов
SU881722A1 (ru) Устройство дл сопр жени
SU1201842A1 (ru) Устройство дл ввода информации
SU1056175A1 (ru) Устройство дл ввода информации
RU2022342C1 (ru) Устройство для реконфигурации многомашинного вычислительного комплекса
SU1767501A1 (ru) Устройство дл сопр жени источника информации с процессором
SU1569843A1 (ru) Многопроцессорна вычислительна система
SU1179349A1 (ru) Устройство дл контрол микропрограмм