SU1515165A1 - Устройство дл сопр жени ЭВМ с внешним устройством - Google Patents
Устройство дл сопр жени ЭВМ с внешним устройством Download PDFInfo
- Publication number
- SU1515165A1 SU1515165A1 SU874318598A SU4318598A SU1515165A1 SU 1515165 A1 SU1515165 A1 SU 1515165A1 SU 874318598 A SU874318598 A SU 874318598A SU 4318598 A SU4318598 A SU 4318598A SU 1515165 A1 SU1515165 A1 SU 1515165A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- block
- inputs
- outputs
- Prior art date
Links
Landscapes
- Information Transfer Systems (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано в качестве буфера данных в каналах ввода-вывода, в высокопроизводительных системах сбора и обработки данных. Целью изобретени вл етс повышение быстродействи . Устройство содержит два блока пам ти, блок управлени , дешифратор записи-чтени , три счетчика, регистр управлени , блок управлени запросами, шесть коммутаторов, блок синхронизации. 2 з.п. ф-лы, 14 ил.
Description
Изобретение относитс к вычислительной технике и может быть использовано в качестве буфера данных в каналах ввода-вывода, в высокопроизводительных системах сбора и обработки данных
Целью изобретени вл етс повышение быстродействи .
На фиг. 1 представлена блок-схема предлагаемого устройства-, на фиг. 2 - схема дешифратора записи чтени ; на фиг. 3 - регистр управлени ; на фиг. 4 - блок управлени запросами; на фиг. 5 - блок управлени ; на фиг. 6 - блок синхронизации; на фиг. 7 - четвертый коммутатор; на фиг. 8 - третий счетчик; на фиг. 9 - блок пам ти; на фиг. 10-14 - временные диаграммы в разных режимах работы устройства.
Устройство содержит (фиг. 1) первый 1 и второй 2 счетчики, первый 3 и второй 4 блоки пам ти, шестой коммутатор 5, третий счетчик 6, дешифратор
7 записи-чтени , регистр 8 управлени , блок 9 управлени запросами, блок 10 управлени , четвертый 11, третий 12, первый 13, второй 14, п тый 15 коммутаторы, блок 16 синхронизации. На фиг. 1 также обозначены группа входов-выходов 17, цепи сигналов 18-24, управл ющий вход 25 коммутатора 15, сигналов 26-79, группа входов-выходов 80. Дешифратор 7 записи-чтени содержит (фиг. 2) коммутатор 81, элементы И 82-84.
Регистр 8 управлени содержит (фиг. 3) триггер 85.
Блок 9 управлени запросами содержит (фиг. 4) злементы ИЛИ-НЕ 86-90, элементы И-ИЛИ-НЕ 91-94, триггеры 95 и 96, элементы И-НЕ 97-99.
Клок 10 управлени содержит (фиг .5) элементы И-НЕ 100 и 101, элементы НЕ 102-109, элементы И-НЕ 110-112, элементы И-ШIИ-f E 113-116, триггеры 117 и 118, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ
(Л
ел ел
о: ел
31515165
119-121, элемент И 122, элемент И- ИЛ11-11Е 123, элемент 1ШИ-ИЕ 124, триггер 125, элементы НЕ 126 и 127, элемент И-НЕ 128 и 129, элементы ШШ 130 и 131, элементы И 132-135, элемент НЕ 136.
Блок 16 синхронизации содержит (фиг, 6) коммутатор 137, триггер 138,
элементы НЕ 139 и 140, элемент НСКЛО- )о нын адрес пам ти на группе входов-выi-IAlUfllEE ИЛИ 141, одновибраторы 142 и
143. Четвертьп коммутатор 11 содержит
(фиг. 7) коммугаторы 114-146. Третий
счетчик 6 содержит (фиг. 8) счетчики
147-149. Блоки 3 и 4 пам ти содержат 15
(фиг. 9) по два узла 150-151 пам ти.
Устройство, работает след пощим образом .
Устройства, обменивающиес информацией , например ЭВМ и внешнее устрой-20 ство используют блоки 3 и 4 пам ти дл временного хранени передаваемых данных. Коммутатор 12 использует ЭВМ ,цл чтени данных на входы-выходы ЭВМ 1 7 с блока 3 пам ти по цепи 33 - либо с блока 4 пам ти по цепи 35. Коммутатор 15 использует внешнее устройство дл данных с цепи 33 либо 35. Коммутатор 13 использует ЭВМ и внешнее устройство дл записи 0 ных в блок 3, а коммутатор 14 соответственно в блок 4.
Таким образом, ЭВМ и внешнее устройство могут читать и писать данные в блоки 3 и 4, причем если ЭВМ рабо- 35 тает с блоком 3, то внешнее устройство - с блоком 4, если ЭВМ - с блоком 4, то внешнее устройство - с блоком 3. Этим обеспечиваетс параллельный независимый обмен данными между уст- 40 ройствами и согласование скоростей обмена. Выбор пам ти дл обмена данными определ ет сигнал цепи 50 блока 10 управлени . Нулевое значешш этого
ходон 17 и подает сигнал в цепь 22 установки адреса. Блок 10 управлени . вырабатывает на выходе цепи 41 сигнал записи в счетчик 1. Затем ЭВМ снимает сигнал цепи 22, на группе входов-выходов 17 устанавливает слово данных и выдает сигн:ш цепи 24 записи данных. Блок 10 управлени запоминает сигнал цепи 24 на элементах И-НЕ 100 и 101, лыццает сиги;ш на элементе НЕ 102, ко- горьш через элемент И-ИЛИ-НЕ 113 и НЕ 104 сигнал цени 40 инкремента счетчика 1, Одновременно сигнал цепи 24 посч упает на дешифратор 7 записи- чтени , дешифратор 7 вьщает сигнал цени 28 включени блока 3 и сигнал цепи писи писано в блок 3.
После этого ЭВМ CJiiiMaeT сигнал цепи 24, на группе входов-выходов 17 устанавливает следующее слово данных и тюБЧ Ор ет пдкл записи. Это слово данных будет записано в 6jioK З со сдвигом Ki один адрес. Количество слов данн1,1х, записываемых в блок 3, ограничено разр дностью адреса. В данном устрсГштве пам ть выполнена на мизфо- схомах КР541 РУ2 и позвол ет записать 1024 слова данных.
После записи данньк в блок 3 в количестве 1024 слова или. менее ЭВМ устанавливает на втором разр де группы входов-выходов 17 единичное значение
29 включени коммз татора 13 и за- в блок 3. Слово данных будет засигнала коммугирует ЭВМ в блоку 3, а 45 и подает сигнал цепи 19 записи управ- Бнешнее устройство - к блоку 4.л кмцего слова в регистр В. Регистр 8
Выбор режима чтени или запи-си ;щ внешнего устройства онредел ет цепи сигнала 66 блока 10 управлени . Нулевьщ ет сиг нал цепи 56 разреше1ад рабо ты с внешним устройством, который ус- тчнапзп .лает триггер 125. Сигнал инра 117, регистра 8 1 равлени и блока 9 Tipaнлени запросов. Единичное значение сигнала цепи 55 через блок 10 упра1-1леш1 устанавливает нулевое значение сигнала цепи 50 и, следовательно , ЭВМ тюдгглгочепа к блоку 3, а внешнее устройство - к блоку 4. Перед записью данньк ЭВМ устанавливает начальходон 17 и подает сигнал в цепь 22 установки адреса. Блок 10 управлени . вырабатывает на выходе цепи 41 сигнал записи в счетчик 1. Затем ЭВМ снимает сигнал цепи 22, на группе входов-выходов 17 устанавливает слово данных и выдает сигн:ш цепи 24 записи данных. Блок 10 управлени запоминает сигнал цепи 24 на элементах И-НЕ 100 и 101, лыццает сиги;ш на элементе НЕ 102, ко- горьш через элемент И-ИЛИ-НЕ 113 и НЕ 104 сигнал цени 40 инкремента счетчика 1, Одновременно сигнал цепи 24 посч упает на дешифратор 7 записи- чтени , дешифратор 7 вьщает сигнал цени 28 включени блока 3 и сигнал цепи писи писано в блок 3.
После этого ЭВМ CJiiiMaeT сигнал цепи 24, на группе входов-выходов 17 устанавливает следующее слово данных и тюБЧ Ор ет пдкл записи. Это слово данных будет записано в 6jioK З со сдвигом Ki один адрес. Количество слов данн1,1х, записываемых в блок 3, ограничено разр дностью адреса. В данном устрсГштве пам ть выполнена на мизфо- схомах КР541 РУ2 и позвол ет записать 1024 слова данных.
После записи данньк в блок 3 в количестве 1024 слова или. менее ЭВМ устанавливает на втором разр де группы входов-выходов 17 единичное значение
29 включени коммз татора 13 и за- в блок 3. Слово данных будет завьщ ет сиг нал цепи 56 разреше1ад работы с внешним устройством, который ус- тчнапзп .лает триггер 125. Сигнал ин
вое значеьше этого сигнала устанавли-59 версного выхода триггера 125 через
вает режим записи дан11ых из пам ти во внешнее устройство.
Рассмотрим работу устройства, например , п реткиме передачи данных из ЭВМ во внешнее устройство. При включении питани сигнал цепи 20 устанавливает нулевое значение счетчика 6 и блока 16 синхронизации, через элемент НЕ 136 сигнал цепи 45 - триггеэлемепт И 135 сигна.юм цепи 54 приходит на блок 16 синхронизац11и и запускает одновибратор 143. Сигнал цепи 69 через элементы И-1ШИ-НЕ 114 и НЕ 107 сиг|| лом цепи 43 производит декремент Счетчика 6, который устанавливает все разр ды в единичное состо ние, и старший разр д сигналом 61 через элемент НЕ 127 устанавливает триггер элемен515151656
тов И-НЕ 128 и 129. Сигнал 68 черезпам тью , через элементы ШШ-НЕ 88
элемент ИЛИ 130 сигналом 44 поступает на вход записи счетчика бив счетчик 6 перезаписьтаетс через коммутатор 5 состо ние шин счетчика 1 как длина передаваемых данных дл блока 3.
По окончании действи сигнал цепи 68 запускает одновибратор 142, который стробирует триггер 138. После этого сигнал цепи 67 через элементы ИЛИ-НЕ 90 и И 132 сигналом 42 сбрасывает счетчик 1 и сбрасьшает элементы И-НЕ 128 и 129, который через элемент НЕ 108 сигналом цепи 49 стробирует триггер 117 и триггер 118. В результате блок 3 подключаетс к внешнему устройству, а блок 4 - к ЭВМ, триггер 117 устанавливает значение элемента И-НЕ 100 и 101, т.е. запись во внеш- нее устройство. Триггер 138 через коммутатор 137 изменением потенциала сигнала цепи 71 (либо 72) ввдает во внешнее устройство готовность обмена. Сигнал цепи 66 включает коммутатор 15, коммутирует в коммутаторе 137 сигналы управлени записи во внешнее устройство и через коммутатор 81 и элемент И 83 сигналом цепи 28 включает блок 3. Слово данных устанавлива етс на группе входов-выходов 80.
При изменении потенциала сигнала цепи 75 с внешнего устройства сигнал цепи 67 запускает одновибратор 143, сигнал цепи 69 через элементы И-ИЛИ- НЕ 113 и НЕ 104 увеличивает адрес счетчика 1 и следующее слово данных устанавливаетс на группе входов-выходов 80. После этого одновибратор 142 стробирует триггер 138, сигнал цепи 67 обнул етс , измен етс потенциал сигнала цепи 71(72) и цикл обмена повтор етс . При этом возможны две ситуации .
Ситуаци 1 (фиг. 10). Передаетс максимальное количество слов данных дл одного блока пам ти (1024 слова). В этом случае при передаче последнего слова данных блока 3 установитс единичное значение одиннадцатого раз- р да счетчика 1 и двенадцатого разр д счетчика 6, сигнал цепи 27 через элементы НЕ 103, И-ИЛИ-НЕ 116, ИЛИ-НЕ 124 нулевым значением запрещает сигнал прекращени обмена данными, через 55 либо 4. Запись слова данных в соответэлемент И-ИЛИ-НЕ 113 запрещает инкремент счетчика 1. По сигна;.у цепи 44 состо ние счетчика 2 переписываетс в счетчик 6 как длина обмена данными с
и И-ИЛИ-НЕ 92 устанавливаетс триггер 95 и через элементы И-НЕ 97 и 99 сиг- нал цепи 63 сообщает ЭВМ о конц работы блока 3 с внешним устройством , а сигнал цепи 64 через коммутатор 11 сообщает ЭВМ номер пам ти. После обнулени сигнала цепи 67 через элементы ИЛИ-НЕ 90 и И 133 сигнал цепи 39 обнул ет счетчик 2 адреса, сигнал цепи 49 стробирует триггер 117 и устанавливает режим блока пам ти 4, сохраненный в элементах И-НЕ 100 и 101 (запись или чтение) стробирует триггер 118, который подключает блок 4 к внешнему устройству, а блок 3 - к ЭВМ. Далее процесс обмена данными продолжаетс с блоком 4 аналогично описанному.
Ситуаци 2 (фиг. 11). Передаетс количество слов данных менее 1024 дл одного блока пам ти. В этом случае при передаче последнего слова данных блока 3 установитс единичное значение только двенадцатого разр да счетчика 6, сигнал цепи 27 не сформируетс . Сигнал цепи 63 через элемент ИЛИ- НЕ 124 разрешает прекращение обмена с внешним устройством на элементе И-ИЛИ НЕ 123 и инвертирует значение сигнала на элементе ИСКЛЮЧАЮПЩ ШШ 119. Сигнал цепи 44 перезаписьшает состо ние счетчика 1 в счетчик 6 (длина обмена менее 1024 слов). Это необходимо дл ЭВМ при передаче данных из внешнего устройства в ЭВМ дл сигнала конца данных в не полностью заполненном блоке 3. Сигнал цепи 78 сбрасывает триггер 125 и на элементе И 135 задерживает выключение обмена с внешним устройством на врем своего действи . После выключени обмена данными обнуление сигнала цепи 67 через элементы ИЛИ-НЕ 90 и И 132 сигналом цепи 42 обнул ет счетчик 1. Сигна цепи 49 стробирует триггеры 117 и 118. Обмен данными завершен.
При передаче данных от внешнего устройства к ЭВМ (режим Чтение) данные с входов-выходов 80 через коммутатор 13 либо 14 поступают на цепь 33, либо 35 соответствующего блока 3
ствующий блок пам ти производитс сигналом цепи 70 через элемент И 82 и коммутатор 81. Работа остальных элементов аналогична описанному.
При чтении данных из пам ти в ЭВМ через коммутатор 12 на группу входов- выходов 17 признаком конца приема блока данных вл етс сброс сигнала це- пи 63. При этом возможны три ситуации. Ситуаци 3 (фиг. 12). Один блок пам ти установил сигнал цепи 63 и он заполнен полностью (1024 слови данных ) . В этом случае чтение данных в ЭВМ будет производитьс , пока не установитс в единичное состо ние одиннадцатый разр д счетчика 1 либо 2 и сигнал цепи 27 либо 32 придет на элемент И-ИЛИ-НЕ 91 либо 93. Сигнал цепи 21 стробировани данных от ЭВМ через элемент ИЛИ-НЕ 86 либо 87 соедин етс с сигналом цепи 47 обмена данными от ЭВМ и через элемент И-ИЛИ-НЕ 91 либо 93 сбросит триггер 95 либо 96 сообщений дл соответствующего блока пам ти. Сигнал цепи 63 будет сброшен.
Ситуаци 4 (фиг. 13). Один блок пам ти установил сигнал 63 и он заполнен не полностью (менее 1024 слов дан ньк). В этом случае при чтении данных в ЭВМ из пам ти сигнал цепи 47 через элементы И-ИЛИ-НЕ 115 и НЕ 106 сигналом цепи 37 будет производитьс декремент счетчика 6 длины, в котором бьиа сохранена информаи;и о не полной длине заполнени пам ти (см. ситуацию 2). При установлении единичного состо ни сигнала цепи 61 от счетчика 6 сигнал цепи 21 через элемент ИЛИ-НЕ 86 либо 87 соедин етс с сигналом цепи 48 и через элемент И-ИЛИ-НЕ 91 либо 93 сбросит триггер 95 либо 96 дл соответствующего блока пам ти. Сигнал цепи 63 будет сброшен.
Ситуаци 5 (фиг. 14). Эта ситуаци возможна только после завершени обмена данными. Оба блока пам ти установили сигнал цепи 63. В этом случае сигналы цепи 64 и 65 через элемент ИСКЛЮЧАЮЩЕЕ ИШ1 121 обнул ют элемент И 122, который запирает сигнал цепи 47 на элемент И-ШШ-НЕ 115 и через элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 120 запрещает переключение блоков пам ти. ЭВМ работает с той же пам тью. После сброса одного сигнала цепи 64 либо 65 (ЭВМ прочЛа данные из первого блока пам ти полностью) сигнал на элементе ИСКЛЮЧАЮЩЕЕ ИЛИ 121 инвертируетс , через элементы И 122 и ИСКЛЮЧАЮЩЕЕ ИЛИ 120 разрешаетс переключение блоков пам ти и прохождение сигнала цепи 47. ЭВМ работает с другой пам тью.
Продолжение работы описано в ситуации 4.
Claims (3)
1. Устройство дл сопр жени ЭВМ с внешним устройством, содержащее блок управлени , первый блок пам ти, два счетчика, причем группа выходов первого счетчика соединена с группой адресных входов первого блока пам тистаршие разр ды группы выходов первого , второго счетчиков соединены соответственно с первым, вторым входами логического услови блока управлени первый, второй выходы которого соединены со счетными входами первого, второго счетчиков соответственно, входы записи которых соединены с третьим, четвертым выходами блока управленид соответственно, п тый, шестой выходы которого соединены с установочными входами первого, второго счетчиков соответственно, отличающее- с тем, что, с целью повьш1ени быстродействи , в-устройство введены второй блок пам ти, блок управлени запросами, дешифратор записи-чтени , шесть коммутаторов, регистр управлени , третий счетхдак, блок синхронизации , причем группа информационных входов первого счетчика соединена с группой информационных входов второго счетчика, с группой информационных входов регистра управлени , с первыми группами информационных входов первого, второго коммутаторов, с группами информационных входов третьего, четвертого коммутаторов и образует группу входов-выходов устройства дл подключени к группе информационных входов-выходов ЭВМ, первый управл ющий вход третьего коммутатора соединен с первым информационным входом дешифратора записи-чтени , с третьим входом логического услови блока уп- равле ни и вл етс входом устройства дл подключени к первому выходу записи ЭВМ, вход записи регистра управлени вл етс входом устройства дл подключени к второму выходу записи ЭВМ, установочный вход третьего счетчика соединен с установочным входом блока синхронизации, с четвертым входом логического услови блока управлени и вл етс входом устройства дл подключени к установочному выходу ЭВМ, первый вход логического услови
блока управлени запросами вл етс входом устройства дл подключени к выходу стробировани данных ЭВМ, п тый вход логического услови блока управлени вл етс входом устройств дл подключени к выходу стробировани адреса ЭВМ, шестой вход логического услови блока управлени вл етс входом устройства дл подключени к первому выходу чтени ЭВМ, второй информационный вход дешифратора записи-чтени соединен с седьмым входом логического услови блока управлени и вл етс входом устройства дл подключени к третьему выходу записи ЭВМ, восьмой вход логического услови блока управлени соединен с первым управл ющим входом четвертого коммутатора и вл етс входом устрой- ства дл подключени к второму выходу чтени ЭВМ, первый выход блока управлени запросами вл етс выходом устройства дл подключени к первому входу готовности ЭВМ, второй выход блока управлени запросами соединен с дев тым входом логического услови блока управлени и вл етс выходом устройства дл подключени к второму входу готовности ЭВМ, группа информа- ционных выходов п того коммутатора соединена с вторыми группами информационных входов первого, второго коммутаторов и образует группу входов- выходов устройства дл подключени к группе информационных входов внешнего устройства, первый, второй, третий четвертый входы запуска вл ютс входами устройства дл подключени соответственно к первому, второму строби- рующим выходам, к выходам готовности приема и передачи внешнего устройства , первый, второй, третий, четвертый синхровыходы блока синхронизации вл ютс выходами устройства дл под- ключени соответственно к первому, второму входам готовности приема, к первому, второму входам готовности передачи внешнего устройства, при этом старший разр д группы выходов первого счетчика соединен с вторым входом логического услови блока управлени запросами и с первым информа ЦИОНН1Д4 входом шестого коммутатора,
второй информационный вход которого
соединен с третьим входом логического услови блока управлени запросами и со старшим разр дом группы выходов второго счетчика, группа выходов ко- торого соединена с группой адресных входов второго блока пам ти, синхро- вход которого соединен с первым выходом дешифратора записи-чтени , второй выход которого соединен с синхровхо- дом первого блока пам ти, вход записи которого соединен с разрешающим входом первого коммутатора и с третьим выходом дешифратора записи-чтени , четвертый выход которого соединен с разрешающим входом второго коммутатор и с входом записи второго блока пам ти , группа информационных входов-выходов которого соединена с первой группой информационных входов п того коммутатора, с группой информационных выходов второго коммутатора, с первой группой информационных входов третьего коммутатора, втора группа информационных входов которого соединена с группой информационных входов- выходов первого блока пам ти, с группой информационных выходов первого коммутатора, с второй группой информационных входов п того коммутатора, первый управл ющий вход которого соединен с третьим информационным входом дешифратора записи-чтени , с п тым входом запуска блока синхронизации и с седьмым выходом блока управлени , восьмой выход которого соединен с управл ющими входами первого , второго коммутаторов, с вторыми управл ющими входами третьего, п того коммутаторов, с первым информационным входом четвертого коммутатора, с четвертым входом логического услови блока управлени запросами, с четвертым информационным входом дешифратора записи-чтени , п тый инфор- мационньй вход которого соединен с п тым синхровыходом блока синхронизации и с дес тым входом логического услови блока управлени , одиннадцатый, двенадцатый,тринадцатый входы логического услови которого соединены соответственно с первым, вторым, третьим выходами регистра управлени , четвертый, п тый выходы которого соединены соответственно с вторым, третьим информационными входами п того коммутатора, группа информационных входов которого соединена с группой выходов третьего счетчика, старший разр д группы выходов которого соединен с чет ырнадцатым входом логического услови блока управлени , дев тый, дес тый и одиннадцатый выходы которого соединены с четвертым, п тым информационными входами и с вторым управл ющим входом п того коммутатора, шестой информационный вход которого соединен с шестым синхровыходом блока синхронизации, с п тнадцатьм входом логического услови , с п тым входом логического услови блока управлени запросами, шестой, седьмой, : восьмой, дев тый входы логического услови и третий выход которого соединены соответственно с двенадцатым, тринадцатым, четырнадцатым, п тнадцатым выходами и с шестнадцатым входом логического услови блока управлени , шестнадцатьй выход которого соединен со счетным входом третьего счетчика, информационный вход которого соединен с информационным выходом шестого ком- мутатора, управл ющий вход которого соединен с семнадцатым выходом блока управлени , восемнадцатый выход которого соединен с дес тым входом логического услови блока управлени за- просами и с установочным входом регистра управлени , шестой выход которого соединен с одиннадцатым входом логического услови блока управлени запросами, двенадцатый вход логическо го услови которого соединен с входом записи третьего счетчика и с дев тнадцатым выходом блока зшравлени , семнадцатый, восемнадцатый входы логического услови которого соединены соответственно с седьмым, восьмым син хровыходами блока синхронизации, шестой вход запуска которого соединен с двадцатым выходом блока управлени , дев тнадцатый вход логического уело- ВИЯ которого соединен с седьмым информационным входом четвертого коммутатора и с четвертым выходом блока управлени запросами, п тый выход которого соединен с восьмым информационным вхо дом четвертого коммутатора и с двадцатым входом логического услови блока управлени .
2. Устройство по п. 1, отличающеес тем, что блок управ- лени содержит три триггера, п ть элементов И-ИЛИ-НЕ, дес ть элементов Iffi .три элемента ИСКЛЮЧАЮЩЕЕ lillH, элемент :-ИЛИ-НЕ, два элемента ИЛИ, п ть элементов И, восемь элементов И-НЕ, причем выходы первого, второго элементов НЕ вл ютс соответственно первым, вторым выходами блока, выходы первого, второго элементов И-НЕ вл ютс соответственно третьим, четвертым выходами блока, выходы первого, второго элементов И вл ютс соответственно п тым , шестым выходами блока, нулевой выход первого триггера вл етс седьмым выходом блока, выход первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с первыми входами первого, второго, третьего элементов И-Ш1И-НЕ, с первым входом второго элемента И-НЕ, с входом третьего элемента НЕ и вл етс вось мым выходом блока, единичные выходы первого и второго триггеров вл ютс соответственно дев тым и дес тым выходами блока, третьего элемента И вл етс одиннадцатым выходом Злока, выход третьего элемента НЕ соединен с первым входом первого элемента И-ИЕ, с вторыми входами первого, второго, третьего элементов И-ИЛИ-НЕ и вл етс двенадцатым выходом блока, выход третьего элемента И-НЕ соединен с третьими входами первого, второго элементов И-ИЛИ-НЕ, с первым входом четвертого элемента И-ИЛИ-НЕ и вл етс тринадцатым выходом блока, выход четвертого элемента И-НЕ соединен с первым входом п того элемента И-НЕ, с третьим, четвертым входами третьего элемента И-ИЛИ-НЕ, с входом четвертого элемента НЕ и вл етс .четырнадцатым входом блока, вьскод четвертого элемента НЕ соединен с. синхровходами первого, третьего триггеров и вл етс п тнадцатым выходом блока, выход п того элемента НЕ вл етс шестнадцатым выходом блока, выход второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с информахщонным входом третьего триггера , с входом шестого элемента НЕ, с первьм входом первого элемента И и вл етс семнадцатым выходом блока, выход седьмого элемента НЕ соединен с нулевым входом первого триггера и вл етс восемнадцатым выходом блока, выход первого элемента ИЛИ вл етс дев тнадцатьм выходом блока, выход четвертого элемента И соединен с пер- вым входом п того элемента И, с первым входом шестого элемента И-НЕ и вл етс двадцатым выходом блока, входы восьмого, дев того элементов НЕ вл ютс соответственно первьм, вторым входами логического услови блока, первый вход третьего элемента И-НЕ соединен с первым входом седьмого элемента И-НЕ и вл етс третьим
входом логического услови блока, вход седьмого элемента НЕ вл етс четвертым входом логического услови блока, второй вход первого элемента И-НЕ соединен с вторым входом второго элемента И-НЕ и вл етс п тым входом логического услови блока, первый вход третьего элемента И вл етс шестым входом логического уело- ВИЯ блока, второй вход третьего элемента И-НЕ соединен с первым входом восьмого элемента И-НЕ и вл етс седьмым входом логического услови блока, второй вход третьего элемента И вл етс восьмым входом логического услови блока, второй вход шестог,о элемента И-НЕ соединен с первым входом элемента ИЛИ-НЕ и вл етс дев ты входом логического услови блока, пер вый и второй входы п того элемента И-ИЛИ- НЕ вл ютс дес тым входом логического услови блока, первый вход второго элемента ИЛИ, синхровход второго триггера, третий вход п того эле мента И-ИЛИ-НЕ, вход дес того элемента НЕ, второй вход п того элемента И-НЕ вл ютс соответственно одиннадцатым - п тнадцатым входами логического услови блока, второй вход пер- вого элемента И соединен с вторым входом второго элемента И и вл етс шестнадцатым входом логического услови блока, первый вход первого элемента ИЛИ вл етс семнадцатым входом логического услови блока, четвертый вход первого элемента ri-ИЛИ-НЕ соединен с четвертым входом второго элемента И-ИЛИ-НЕ, с вторым, третьим входами четвертого элемента И-ИЛИ-НЕ и вл - етс восемнадцатым входом логического услови блока, первый, второй входы третьего элемента ИСКЛЮЧАЮР(ЕЕ ИЛИ вл ютс соответственно дев тнадцатым , двадцатым входами логического услови блока, при этом в блоке управлени выход седьмого элемента И-НЕ соединен с вторым входом восьмого элемента И-НЕ, выход которого соединен с
вторым входом седьмого элемента И-НЕ
и с информационным входом первого триггера, выход восьмого элемента НЬ соединен с п тым входом третьего элемента И-ИЛИ-НЕ, с п тым, шестым входами первого элемента И-ИЛИ-НЕ, выход которого соединен с входом первого элемента НЕ, вход п того элемента НЕ соединен с выходом второго элемента И-ИЛИ-НЕ, п тый, шестой входы которо Q J5 2о 5 0 Q j 5
0
5
го соединены с выходом дев того элемента НЕ и с шестым входом третьего элемента И-ИЛИ-НЕ, выход которого соединен с вторым входом элемента Ш1И-НЕ, выход которого соединен с первым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и с четвертым входом п того элемента И-ИЛИ-НЕ, выход которого соединен с первым входом четвертого элемента И и с нулевым входом второго триггера, нулевой выход которого соединен с вторым входом четвертого элемента И, вход второго элемента.НЕ соединен с выходом четвертого элемента И-ИЛИ-НЕ, четвертый которого соединен с выходом п того элемента И и с первьм входом первого элемента ИСКГООЧАЮЩЕЕ ИЛИ, второй вход которого соединен с единичным выходом третьего триггера, нулевой выход которого соединен с вторым входом второго элемента ИСКЛО- ЧАЮЩЕЕ ИЛИ, выход третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с вторым входом п того элемента И, выход шестого элемента И-НЕ соединен с нулевым входом третьего триггера и с вторым входом второго элемента ИЛИ, выход которого соединен с единичным входом третьего триггера, выход шестого элемента НЕ соединен с вторым входом второго элемента И, выход дес того элемента НЕ соединен с первым входом четвертого элемента И-НЕ, второй вход которого соединен с вторым входом первого элемента ИЛИ и с выходом п того элемента И-НЕ, информационный и единичный входы второго триггера, единич- ньш вход первого триггера подключены к шине единичного пот.снциала устройства .
3. Устройство по п. 1, отличающеес тем, что блок управлени запросами содержит два триггера , четыре элемента И-ИЛИ-НЕ, три элемента И-НЕ, п ть элементов ИЛИ-НЕ, причем первый вход первого элемента ИЛИ-НЕ соединен с первым входом второго элемента ИЛИ-НЕ и вл етс первым входом логического услови (5лока, первый вход первого элемента И-ИЛИ-НЕ соединен с первьм входом второго элемента И-ИЛИ-НЕ и вл етс вторым входом логического услови блока, первый вход третьего элемента И-ИЛИ-НЕ соеди нен с первым входом четвертого элемента И-ИЛИ-НЕ и вл етс третьим входом логического слови блока, второй вход первого элемента ИЛИ-НЕ соединен с первым входом третьего элемента ИЛИ-НЕ и вл етс четвертьм входом логического услови блока, первый вход четвертого элемента ИЛИ-НЕ в- л етс п тым входом логического услови блока, второй вход второго элемента ИЛИ-НЕ соединен с первым входом п того элемента ИЛИ-НЕ и вл етс шестым входом логического услови
блока, первьй вход первого элемента И-НЕ Соединен с вторыми, третьими входами первого, третьего элементов И-ИЛИ-НЕ и вл етс седьмым входом логического услови блока четвертый вход первого элемента И-ИЛИ-НЕ соединен с вторыми входами второго, четвертого элементов И-ИЛИ-НЕ, с четвертым входом третьего элемента И-ИЛИ НЕ и вл етс восьмым входом логичес- кого услови блока, второй вход четвертого элемента ИЛИ-НЕ вл етс дев тым входом логического услови блока , синхровход первого триггера соединен с синхровходом второго триггера и вл етс дес тым входом логического услови блока, первый вход второго элемента И-НЕ вл етс одиннадцатым входом логического услови блока, второй вход третьего элемента ИЛИ-НЕ соединен с вторым входом п того элемента ШШ-НЕ и вл етс двенадцатым входом логического услови блока, выходы первого, второго элементов И-НЕ, выход четвертого элемента ИЛИ-НЕ, единичные выходы второго и первого триггеров вл ютс соответственно первым, вторым, третьим, четвертым и п тым выходами блока, при этом в блоке управлени запросами выход первого элемента ИЛИ-НЕ соединен с п тым и шестым входами первого элемента И-ИЛИ-НЕ, выход которого соединен с нулевым входом первого триггера, единичный вход которого соединен с выходом второго элемента И-ИЛИ-НЕ, третий и четвертый входы которого соединены с выходом п того элемента ИЛИ-НЕ, выход второго элемента ИЛИ-НЕ соединен с п тым и шестым входами третьего элемента И- ИЛИ-НЕ, выход которого соединен с нулевым входом второго триггера, единичный вход которого соединен с выходом четвертого элемента .И-ИЛИ-НЕ, третий и четвертый входы которого соединены с выходом третьего элемента ИЛИ-НЕ, вторые входы первого, второго элементов И-НЕ соединены с выходом третьего элемента И-НЕ, первьй и второй входы которого соединены с нулевыми выходами первого и второго триггеров соответственно , информационные входы которых подключены к шине нулевого потенциала устройства.
Фиг.2
Фиг.З
г2 516€ 36 56
г
Фив. 5
45.
/P.
5 Ж
w
Й
..o/ror
Фиад
33
Фиг,9
Фиг.ц
Фиг./4
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874318598A SU1515165A1 (ru) | 1987-10-16 | 1987-10-16 | Устройство дл сопр жени ЭВМ с внешним устройством |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874318598A SU1515165A1 (ru) | 1987-10-16 | 1987-10-16 | Устройство дл сопр жени ЭВМ с внешним устройством |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1515165A1 true SU1515165A1 (ru) | 1989-10-15 |
Family
ID=21332557
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874318598A SU1515165A1 (ru) | 1987-10-16 | 1987-10-16 | Устройство дл сопр жени ЭВМ с внешним устройством |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1515165A1 (ru) |
-
1987
- 1987-10-16 SU SU874318598A patent/SU1515165A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1151976, кл. G 06 F 13/00, 1985. Авторское свидетельство СССР № 1180908, кл. G 06 F 13/00, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4999769A (en) | System with plural clocks for bidirectional information exchange between DMA controller and I/O devices via DMA bus | |
US4577273A (en) | Multiple microcomputer system for digital computers | |
US4096572A (en) | Computer system with a memory access arbitrator | |
US4271466A (en) | Direct memory access control system with byte/word control of data bus | |
US4564899A (en) | I/O Channel bus | |
US6055598A (en) | Arrangement and method for allowing sequence-independent command responses across a computer bus bridge | |
GB1449229A (en) | Data processing system and method therefor | |
US4032898A (en) | Interface control unit for transferring sets of characters between a peripheral unit and a computer memory | |
SU1515165A1 (ru) | Устройство дл сопр жени ЭВМ с внешним устройством | |
SU1605241A1 (ru) | Устройство дл сопр жени двух электронных вычислительных машин | |
SU1559351A1 (ru) | Устройство дл сопр жени двух ЭВМ | |
SU1156080A1 (ru) | Двухпортовое устройство сопр жени в вычислительной системе | |
SU1399750A1 (ru) | Устройство дл сопр жени двух ЦВМ с общей пам тью | |
SU1647581A2 (ru) | Двухканальное устройство дл сопр жени двух электронно-вычислительных машин | |
SU1425692A2 (ru) | Двухканальное устройство дл сопр жени двух электронно-вычислительных машин | |
SU1341636A1 (ru) | Устройство дл прерывани программ | |
SU1679497A1 (ru) | Устройство дл объема информацией между ЭВМ и периферийными устройствами | |
SU1667089A1 (ru) | Устройство дл сопр жени вычислительных машин | |
SU1180906A1 (ru) | Двухканальное устройство дл сопр жени двух электронно-вычислительных машин | |
SU1513462A1 (ru) | Устройство дл сопр жени эвм с внешним устройством | |
SU1278872A1 (ru) | Устройство дл обмена информацией | |
SU1508227A1 (ru) | Устройство дл сопр жени ЭВМ с магистралью | |
CA1234220A (en) | Bus translator | |
SU1686451A1 (ru) | Устройство дл сопр жени источника информации с процессором | |
SU1401470A1 (ru) | Устройство дл сопр жени ЭВМ с внешним устройством |