SU1615729A1 - Устройство дл сопр жени ЭВМ с абонентом - Google Patents

Устройство дл сопр жени ЭВМ с абонентом Download PDF

Info

Publication number
SU1615729A1
SU1615729A1 SU894643341A SU4643341A SU1615729A1 SU 1615729 A1 SU1615729 A1 SU 1615729A1 SU 894643341 A SU894643341 A SU 894643341A SU 4643341 A SU4643341 A SU 4643341A SU 1615729 A1 SU1615729 A1 SU 1615729A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
elements
inputs
output
group
Prior art date
Application number
SU894643341A
Other languages
English (en)
Inventor
Валерий Николаевич Корзун
Владимир Иванович Тихон
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU894643341A priority Critical patent/SU1615729A1/ru
Application granted granted Critical
Publication of SU1615729A1 publication Critical patent/SU1615729A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в системах дл  сопр жени  устройств, осуществл ющих обмен информацией. Целью изобретени   вл етс  расширение области применени  за счет обеспечени  обмена информацией между разноскоростными, а также синхронными и асинхронными источниками и приемниками информации. Устройство содержит два блока пам ти, дешифратор, два счетчика, четыре триггера, семнадцать элементов И, восемь элементов ИЛИ, два элемента И-Не, элемент НЕ, восемь групп элементов И, две группы элементов ИЛИ. 2 ил.

Description

Изобретение относитс  к вычислительной технике и может быть использовано в системах дл  сопр жени  устройств , осуществл ющих обмен информацией .
Цель изобретени  - расширение области применени  за счет обеспечени  обмена информацией между разноскорост ными, а также синхронными и асинхронными источником и приемником информации .
На фиг. 1 представлена блок-схема устройства; на фиг. 2 - схема блока пам ти..
Устройство Хфиг„ 1) содержит элементы И 1 и 2, группу элементов ИЗ, элементы И 4 и 5, группу элементов И 6, элемент И 7, группу элементов И 8, элемент И 9, группу элементов . И 10, элементы И 11-14, триггер 15, элемент ИЛИ 16, вторую группу элемен-,. тов ИЛИ 17, блоки 18 и 19 пам ти.
элемент И 20, элемент НЕ 21, элементы ИЛИ 22 и 23, И 24, счетчики 25 и 26, .элементы ИЛИ 27 и 28, И 29, ИЛИ 30, группы элементов И 31 и 32, элементы И 33, И-НЕ 34, ИЛИ 35, И 36, дешифра- .тор 37, элемент ИЛИ 38, триггеры 39- 41, первую группу элементов ИЛИ 42, элемент И 43, группу элементов И 44, элемент И 45, группу элементов И 46, элемент И-НЕ 47, входы 48-55, внутренние входы и выходы 56-106 и выходы 107-110.
. . 18 и 19 пам ти содержат (фиг. 2) дешифратор Ш; элемент НЕ 112, группы элементов И 113 и 114, группу регистров из, группу элемен- .тов ШШ 116, входы 117-119, внутренние входы и выходы 120-124 и выходы .125.
Устройство может использоватьс  при организации обмена информацией как однотипных (синхронных или асино:
ел ю
ico
3161
хронных)5 так, и разнотипных (синхронного с асинхронным) источником и при- емником информации.
Устройство работает, например, при сопр жении ЭВМ с аппаратом магнитной записи (канал вывода ЭВМ синхронный, канал ввода асинхронный, аппарат магнитной записи - синхронное устройство ) следующим образом.
К каналу вывода ЭВМ подключаютс  входы 48-52 устройства, к каналу ввода ЭВМ - выходы 109 и 110 устройства, Выходы 107 и 108 устройства подключа- ютс  к соответствзпощим входам аппара- та магнитной записи, а входы - к соответствующим выходам аппарата магнитной записи.
Режим работы устройства задаетс  при подаче на входы 48 устройства и дешифратора 37 кода соответствующей команды При выводе информации из ЭВМ на входы 48 устройства и дешифратора 37 формируетс  код команды Вьюод ( При этом триггер 39 устанавливаетс  в единичное состо ние, т.е. на выходе 100 триггера 39 и на соответствующих входах элементов-И 43, - 1 2 и групп элементов И 44 и 52 устанавливаетс  высокий (разрешающий) потенциал, а на выходе 101 триггера 39 и на со©т- ветствующих входах элементов И 45 36, 5, 4, групп элементов И 46 и 6 - низкий (запрещающий) потенциал. При этом в устройстве разрешаютс  два параллельных процесса; запись информа ции и сигнала сопровождени  информа- ции (стробируёт ка;«дое слово информации ) от ЭВМ в блок 18 или 19 пам ти
40
(определ етс  состо нием триггера 15) и вывод информации из блока 19 или 18 пам ти (определ етс  состо нием триггера 15) на аппарат магнитной, записи
Если триггер 15 в единичном состо -. НИИ (на выходах 70 и 71 триг:гера 15 .с соответственно высокий и низкий потен циалы),, запись информации разрешаетс  в блок 19 пам ти, а чтение - из блока 18 пам ти. При этом высокий разрешающий потенциал подаетс  с выхода 70 триггера 15 на соответствзтащие входы элемента И 9 и группы элементов И 10, элементов И-11, 14 и 47.i
Слово информации с входов 52 ройства и группы элементов И 3 через группу элементов И 3 (на вторых вхрдак/ элементов И разрешающий высокий потен - циал с выхода 100 триггера 39), груп- пу элементов ИЛИ 17, группу элементов
50
, 0
15
20 , 25 о , ,
35
40
. .с
к/ -
50
И 10 (на вторых входах элементов И . | paзpeшaюш й высокий потенциал с выхо- да 70 триггера 15) подаетс  на входы
65блока 19 пам тио Сигнал сопровождени  с входа 51 устройства и элемен та И 3 через элемент И 2 (на втором входе элемента И высокий разрешающий потенциал с выхода 100 триггера 53) элемент ИЛИ 10, элемент И 9 подаетс  на вход 64 блока 19 пам ти. Одновременно на вход 106 блока 19 пам ти с выхода 106 элемента И 47 подаетс  низкий разрешающий запись в блок 19 пам ти (на фиг, 2 вход 119 элементов НЕ 112 и элементов И 113) потенциал, так как сигнал соп1 ово кдени  слова и информации с выхода 72 элемента ИЛИ 16 через элемент И 11 (на входе 72 элементс1 И 11 высо7 :ий разрешающий потенциа.т; с выхода 70 триггера 15) и элемент ШЖ 38 подаетс  на вход 105 элемента И 47,.на вход 70 которого подан высокий разрешаю1г(ий по анциал
с выхода 70 триггера 15
Кроме того, на входы 82 (старший разр д) и 83 блока 19 пам ти (на фиг„ 2 входы 118 дешифратора 111) подаетс  код адреса  чейки пам ти (содержимого счетчиков .26), Код адреса  чейки пам ти форг-сируетс  в данном случае по заднему фронту сигнала сопровожл,еви , которьй с. выхода
66элемента И 11 через элемент ИШ 22 подаетс  на счетный вход 76 счетчика 26, При этом код адреса подаетс  ка входы 118 дешифратора 111 и на одном из выходов 120 дешифратора 111 (опре - делаетс  кодом адреса) формируетс  разрешающий сигнал; коуорьй через со- ответствуюшда элемент И 113 (на втором входе 121 элемента И высокий разрешающий потенциал) подаетс  на вход 122 разрешени  записи в соответствующий регистр 115„ Таким образом организует - с  запись слова информации и значени  бита сопровожденил в соответствуюкгую  чейку пам ти„
По заднему фронту сигнала сопровождени  слова информации содержимое счетчика 26 увеличиваетс  на еданицу и снимаетс  разрешающий запись потенциал с входа 106 блока 19 пам ти (устанавливаетс  высокий потенциал на выходе 106 элемента И 47 и низкий на входах 121 элементов И 113) Следую- i ш;ее слово информации и бк сопрово;-: дени  записьшаютс  в регистр 115s со- ответствуютций новому (большему на едиединицу ) адресу (содержимому счетчика 26) и ТоД,
Одновременно с приемом информации и ее записью в блок 19 пам ти ocjraiecT вл ютс  чтение информации из блока 18 пам ти и ее, вывод из устройства. Чтение информации из блока 18 пам ти разрешаетс  высоким потенциалом с выхода 92 элемента И-НЕ 34 (на входе 71 элемента И-НЕ 34 низкий потенциал, та как триггер 15 находитс  в единргчном состо нии). При этом на входах 119 элементов И 114 присутствует высокий разрешающий потенциал, так как на входе 71 элемента И-НЕ 34 поддерживаетс  низкий потенциал, так как на входе 71 элемента И-НЕ 34 поддержива етс  низкий потенциал (триггер 15 находитс  S единичном состо нии). Код адреса содержимое счетчика 25) подаетс  на входы ВО (старший разр д) и В1 блока 18 пам ти (входы 118 де1аи- фратора 1М).
Содержимое счетчика 25 (код адреса ) формируетс  в данном случае по заднему фронту синхросигнала, который с входа 50 устройств а дл  сопр жени  через элемент И 1, элемент И 20 (на входе 70 элемента И 20 высокий потенциал ) и через элемент ИЛИ 23 подаетс  на счетный вход 77 счетчика 25. Высокий потенциал с одного из выходов 120 дешифратора 111 подаетс  через соответствующий элемент И 114 на вход 123 разрешени  чтени  регистра 115. Содержимое регистра 113 через элементы ИЛИ 11 б подаетс  на входы 74 груп -- пы элементов 31. При наличии на входе 50 устройства синхросигнала, которьй через элемент И 1 (на входе 110 элемента И 1 высокий потенциал с соответствующего выхода триггера 39) и элемент И 20 (на входе 70 элемента
При этом высокий разрешающий по щ-1ал с выхода 71 триггера 15 подае на входы 71 элемента И 7 и группы элементов И 8 (разрешаетс  запись слов информации и битов сопровожде в блок 18 пам ти), на вход 71 элем
И 20 высокий.потенхщал с соответству- 5 та И 12 (разрешаетс  формирование
ющего выхода триггера 15) подаетс  на вход 78 группы элементов И.31, поэтому содержимое регистра 115 через труппу элемен;ров И 31 через группу элементов ШШ 2 м группу элементов И 44 (на входах 110 группы элементов И 44 высокий потенциал с выхода 100 триггера 39) подаютс  на выходы 108 устройства .
По заднему фронту синхросигнала на входе 50 устройства снимаетс  разрешающий потенхдаал с выходов 78 группы элементов И 31 и регистр 115 отключаетс  от выходов.108 устройства, Кросигналов разрешени  записи на вход 92 блока 18 пам ти и сигналов сопр волсдени  на счетный вход 77 счетчи 25), на вход 71 элемента И 24 (раз
50 шаетс  подача на входы 79 группы э ментов И 39 синхросигналов, разреш ющих подачу слов информации и бита сопровождени  с выходов 75 блока 1 пам ти через группу элементов И 32
55 группу элементов ИЛИ 42 и группу э ментов И 44 на выходы 108 устройст а также через элемент ИЛИ 22 синхр сигналов на счетньш вход 76 счетчи ка 26) ..
не того, по заднему фронту синхросигнала увеличиваетс  на единицу содер- жимое счетчика 25. Поэтому при по влении на входе 50 устройства следующего синхросигнала через группу элементов И 31 к выходам устройства подключаютс  выходы следующего регистра 115 и т.д.
Очевидно, что скорость вывода на выходы 108 устройства слов информации (слово информации и бит сигнала сопровождени ) определ етс  частотой синхросигнапов, подаваемых на вход 5 50.,устройствао
Оба параллельных процесса (запись слов информапли и сигналов сопровождени  соответственно входов 52 и 51 устройства в блок 19 пам ти и вывод 0 информации и битов сопровождени  из блока 19 пам ти на выходы 108 устройства ) протекают без изменени  до по влени  единицы в старшем разр де (потенциала нм выходе 80) счетчика 25.
При этом высокий потенциал с выхода 80 счетчика 25 через элементы ИЛИ 27 и И 29 (на втором входе элемента И 29 устанавливаетс  высокий разрешающий потенциал при отсутствии сигнала сопровождени  на входе 51 устройства) подаетс  на входы 88 Сброс счетчиков 25 и 26 (счетчики 25 и 26 устанавливаютс  в исходное нулевое состо ние) через элемент ИЛИ 35 на счетньш вход 93 триггера 15 (триггер 15 переключаетс  в нулевое состо ние) и через элементы ИЛИ 28 и И 43 на выход 107 устройства.
При этом высокий разрешающий потен-- щ-1ал с выхода 71 триггера 15 подаетс  на входы 71 элемента И 7 и группы элементов И 8 (разрешаетс  запись слов информации и битов сопровождени  в блок 18 пам ти), на вход 71 элемен-
5
0
5
0
сигналов разрешени  записи на вход 92 блока 18 пам ти и сигналов сопро- волсдени  на счетный вход 77 счетчика 25), на вход 71 элемента И 24 (разрешаетс  подача на входы 79 группы элементов И 39 синхросигналов, разрешающих подачу слов информации и бита сопровождени  с выходов 75 блока 19 пам ти через группу элементов И 32,
группу элементов ИЛИ 42 и группу элементов И 44 на выходы 108 устройства, а также через элемент ИЛИ 22 синхросигналов на счетньш вход 76 счетчика 26) ..
Таким образом, разрешаютс  два па раплельных процесса, однако запись слов информации и битов сопровожде ;ни  разрешаетс  в блок 18 пам ти, а :чтение из блока 19 пам ти и т.д. до :по влени  высокого потенциала на вы- I ходе 82 старшего разр да счетчика 26 Iкоторьм устанавливает в исходное ну- Iлевое состо ние оба счетчика и т.д., I как-описано.
I Таким образом, вывод информации I осуществл етс  в данном случае из |ЭВМ на аппарат магнитной записи. Вхо I50 может быть подключен и к выходу принимающего устройства. При вводе I информации в ЭВМ на входы 48 устройс |ва и дешифратора 37 формируетс  код команды Ввод. При этом триггер 39 устанавливаетс  в нулевое состо ние, {т.е. на выходе 101 триггера 39 и на соответствующих входах элементов |И45, 36и5и4и групп элементов И 46 и 6 устанавливаетс  высокий разрешающий потенциал, а на выходе 100 триггера 39 и на соответствующих входах элементов И 43, 1 и 2 и групп |элементов И 3 и 44 низкий разреша- ющий потенциал.
При этом в устройстве, как и в- пр дьщзтцем случае, разрешаютс  два параллельных процесса.
1. Запись информации и битов сопрвождени  соответственно с входов 55 и 54 устройства-в блок 18 или 19 па- |м ти (определ етс  состо нием тригге 1ра 15), а также прием от абонента ; (вход 53 устройства) сигнала запроса на обслуживание и формирование по си налу запроса на обслуживание потенциала на выход 109 устройства. При это сигнал с выхода 59 элемента И 4 подаетс  на соответствующий вход триггер 41 и устанавливает его в нулевое со- сто ние. Высокий потенциал с выхода 103 триггера 41 подаетс  через элемент И 45 на йыход 109 устройства.
.2. Вывод информации из блока 19; или 18 пам ти (определ етс  состо ни триггера 15) в ЭВМ.
Оканчиваетс  процесс подачей на входы 48 устройства кода команды Сброс счетчика. При .этом сигналом с выхода 97 дешифратора 37 через эле менты ИЛИ 27,.И 29 и счетчики 25 и 26 устанавливаютс  в исходное нулевое состо ние, Оба процесса в данном случае должны быть упор дочены во времени; т.е. сигнал запроса на обслуживание на входе 53 устройства дол жен формироватьс  после записи в бло 18 или 19 пам ти (зависит от состо ни  триггера 15) блока данных, вывод блока данных из блока 19 или 18 пам  ти (непосредственно формирование на входы 48 устройства кода команды Сброс счетчика); должны.быть обеспе
Оба процесса аналогичны описанным., 50 ены до начала записи в блок 19 или
Однако переключение состо ний триггера 15 в отличие от описанного осущест - вл етс  по сигналам запроса на обслу- живание, подаваемом на вход 53 устрой- ства и элемента И 4. При этом сигнал i 55 с выхода 59 элемента И 4 подаетс  -че- рез элемент ИЛИ 35 на счетный вход 93 триггера 15. Кроме того, вывод слов информации из блоков 18 и 19 осу-«
18 пам ти нового блока данных.
Таким образом, предлагаемое уст- ройство в отличие от известного обес печивает сопр жение синхронных устройств с различной скоростью обмена. Согласование скоростей обмена синхронных устройств обеспечиваетс  вкл чением в состав устройства дл  сопр  жени  двух блоков пам ти. При этом
8
o
S
5
0
5
ществл етс  по сигналам запроса слова, формируемым принимаюшрм устройством (в данном случае ЭВМ), работающем в асинхронном режиме обмена, на вход 49 устройства дл  сопр жени .
Непосредственно вывод блока инфор нации из блока 18 или 19 пам ти (определ етс  состо 1шем триггера 15) осуществл етс  следующим образом. На входы 48 устройства подаетс  код ко манды Чтение и сигналом с выхода 98 дешифратора 37 триггер 40 устанавливаетс  в единичное состо ние. Высокий потенциал с выхода 102 триггера 40 подаетс  на соответствуюнщй вход элемента И 33 и разрешает прием сигналов запроса цлова которые через элементы И 33 и 36 и элемент И 14 или 13 (зависит от состо ни  триггера 15) подаютс  на счетный вход соответствующего счетчика. Дальнейшее течение процесса аналогично описанному.
По окончании приема блока данных на входы 48 устройства подаетс  код команды Сброс и сигналом с выхода 99 дешифратора 37 триггер 40 устанавливаетс  в нулевое состо ние (с выхода 102 триггера 40 снимаетс  высокий 0 разрешающий потенграл), а триггер 41 . в единичное состо ние,, На выходе 109 устройства устанавливаетс  нулевой потенциал.
Оканчиваетс  процесс подачей на входы 48 устройства кода команды Сброс счетчика. При .этом сигналом с выхода 97 дешифратора 37 через эле- менты ИЛИ 27,.И 29 и счетчики 25 и 26 устанавливаютс  в исходное нулевое состо ние, Оба процесса в данном случае должны быть упор дочены во времени; т.е. сигнал запроса на обслуживание на входе 53 устройства должен формироватьс  после записи в блок 18 или 19 пам ти (зависит от состо ни  триггера 15) блока данных, вывод блока данных из блока 19 или 18 пам ти (непосредственно формирование на входы 48 устройства кода команды Сброс счетчика); должны.быть обеспе0
5
0 ены до начала записи в блок 19 или
18 пам ти нового блока данных.
Таким образом, предлагаемое уст- .- ройство в отличие от известного обеспечивает сопр жение синхронных устройств с различной скоростью обмена. Согласование скоростей обмена синхронных устройств обеспечиваетс  включением в состав устройства дл  сопр жени  двух блоков пам ти. При этом
la
одновременно обеспечр ваютс  прием дан нЫх в один из блоков пам ти и вывод данных из другого блока пам ти, а также автоматическое переключение блоков пам ти после окончани  вывода данных ИЗ устройства дл  сопр жени . Автоматическое переключение блоков пам ти обеспечиваетс  при переполнении счетчика адреса, обслуживающего блок пам ти, из которого вывод тс  данные. При этом сигнал переполнени  передаетс  на счетньш вход триггера, управл  - ющие потенциалы с выходов которого обеспечивают коммутахщю блоков пам ти в устройстве дл  сопр жени .
Скорость вывода данных регулируетс  подачей синхропоследовательности на вход 50 устройства. Изменение частоты поступлени  сигналов в синхропоследовательности обеспечивает изменение скорости вывода данных. При этом вход 50 устройства может быть подключен как к источнику, так и к приемнику .
В отличие от известного предлагаемое устройство обеспечивает также сопр жение разнотипных (синхронных, и асинхронных) устройств. При этом обеспечиваетс  после приема в блок 18 или 19 пам ти (зависит от состо ни  iтриггера 15) формирование потенциала запроса на обслуживание а асинхрон- ньш приемник на выходе 109 устройства . Считывание слов информации и битов сопровождени  обеспечиваетс  по сигналам запроса слова данных, передаваемых на вход 49 устройства после приема запроса с выхода 109 устройства; Кроме того, обеспечиваетс  преобразование бита сопровождени  (записываетс  в блок пам ти совместно, со словом данных) в сигнал сопровождени  слова данных на выходах 110 устройства .
Предлагаемое устройство обеспечивает также сопр жение асинхронных (источника и приемника) устройств. В этом случае к источнику подключаютс  входы 53-55 и выход 109 устройст16
ва, к приемнику выходы 109 и ПО и входы 48 и 49 устройства.
Обмен информацией через устройство осуществл етс  следующим образом. Приемник формирует на входы 48 ройства коды команд Ввод и Чтение (по-включение). Выполн етс  процедура ПОДГОТОВЬ к- обмену, котора  заключаетс  в следующем. Источник формиру
729
10
ет при готовности к обмену сигнал готовности к обмену (вход 53 устройст- ва)..Устройство формирует и вьщает 2 на выход 109 потенциал готовности к обмену. Приемник формирует на входы 48 устройства коды команд Сброс, Сброс счетчиков и Чтение. Устройство снимает потенциал с выхода 109. 0 Дальше организуетс  процедура непосредственного обмена информацией,, котора  заключаетс  в следующем. Источник формирует сигнал на вход 53, слово информации на входы 55 и сигнал 5 сопровождени  на вход 54 устройства, которое формирует потенциал на выход 109. Приемник формирует сигнал на вход 49 (устройство обеспечивает вывод слова информации на выходы 110), 0 а также формирует и вьщает команды Сброс, Сброс счетчиков и Чтение. Устройство снимает потенциал с выхода 109 и т,д,
Таким образом, предлагаемое уст- 5 ройство в отличие от извест ного обеспечивает об.мен не только однотипных асинхронных с одинаковой скоростью обмена или асинхронных), но и разно- типньгх (синхронных с различными скоро- 0 ст ми обмена данным-и, а также синхронных с асннхроннь:ми.

Claims (1)

  1. Формула изобретен и
    35
    5
    , Устройство дл  сопр жени  ЭВМ с абонентом, содержащее восемь групп элементов И, дешифратор, два элемента ШШ, причем первый входы элементов И первой группы образуют группу вхо- 40 Дов устройства дл  подключени  к группе информационных выходов ЭВМ, группа входов деишфратора образует группу входов устройства дл  подютю- чени  к группе командных выходов ЭВМ, первые входы элементов И второй группы образуют группу входов устройства дл  подключени  к группе информационных выходов абонента, выходы элементов И третьей группы образуют группу выходов устройства дл  подключени  к группе информационных входов ЭВМ, выходы элементов И четвертой группы образуют группу выходов устройства дл  подключени  к группе информацион- 5 Ных входов абонента, о тл и ч а ю - Щ е е с   тем, что, с целью расширени  области применени  за счет обеспечени  обмена информацией между разно- скоростными, а также синхронными к
    0
    11
    асинхронными источником и приемником и -1формации, в устройство введены два i 6|iOKa пам ти, четыре триггера, два сЦетчика, семнадцать элементов Ир две| группы элементов ИЛИ, шесть элементов ИрШ, два элемента И - НЕ, элемент НЕ, пЬичем первые входы первого, второго и третьего элементов И  вл ютс  входами устройства дл  подключени  соответственно к выходам чтени , синхронизации и стробировага  ЭВМ, первые входы четвертого и п того элементов И  вл - нтс  входами устройства дл  подключени  соответственно к выходам запроса va обслуживание и стробировани  або- ента, выходы шестого и седьмого эле- ентов И  вл ютс  выходами устройства д  подключени  соответственно к ходам запроса на обслуживание ЭВМ и тробировани  абонента, при этом -пер- (ьш и второй выходы дешифратора сое10
    динены соответственно с единичньм и рулевыми входами первого триггераj идиничньй выход которого соединен с иторыми входами второго и третьего :шементов И, элементов И первой груп- (1ы, с первыми входами..элементов И чет Чертой группы, с первым входом ого элемента И, второй вход которого :оединен с. вькодами первого элемента iJM, первьй вход которого соединен с адресным входом первого блока пам тиj .:; первым входом второго элемента ИЛИ, с. выходом старшего разр да первого схчетчика, группа выходов младшего разр да которого соединена с группой Адресных входов первого блока пам ти, 1синхровход которого соединен с выходом восьмого элемента И, первый вход KOTOpoi o, соединен с первыми входами , элементов И п той группы, с первыми ; входами дев того, дес того и одиннадцатого элементов И, с первым входом - первого элемента И-НЕ, с нулевым вы- ходом второго триггера, счетньш вход которого соединен с выходом третьего элемента ИЛИ, первьй вход которого соединен с нулевым входом третьего триггера и с выходом четвертого эле°- мента И, второй вход которого соединен с вторым входом п того элемента И, вторыми входами элементов И второй группы, нулевым выходомг-первого триггера , первым входом шестого элемента И, первыми входами элементов И третьей группы, первым входом двенадцатого элемента И, второй вход которого сое дивен с выходом первого элемента И,
    161572912
    второй вход которого соединен с едй- . ничным выходом четвертого триггера, единичньй вход которого соединен с третьим выходом дешифратора, четвер- тьй выход которого соединен с нулевым входом четвертого триггера и единичным входом третьего триггера, нулевой выход которого соединен с вторым входом шестого элемента И, вторые входы элементов И четвертой группы соединены с вторыми входами элементов И третьей группы и выходами элементов ИШ первой группы, первые и вторые входы ко- 5 торых соединены соответственно с выходами элементов И шестой и седьмой групп, первые входы которых соединены соответственно с группами информационных выходов первого и второго 20 блоков пам ти соответственно, группы информационных входов которых соеди- нены соответственно с выходами эле- ментов И п той и восьмой групп, выходы элементов И первой и второй 25 групп соединены соответственно с первыми и вторыми входами элементов ИЛИ второй группы, выходы которых соединены с вторым входами элементов И п той группы и первыми входами элемен- 30 тов И восьмой группы, вторые входы элементов И восьмой группы соединены, с первыми входами тринадцатого, чет.ыр- надцатого, п тнадцатого и шестнадцатого элементов И, единичным выходом второго тр14:ггера и первым входом вто- - рого элемента И-НЕ, выход которого соединен с входом записи чтени  второго блока пам ти, синхровход которого соединен с выходом тринадцатого .Q элемента И., второй вход которого соединен с вторыми входами восьмого, дев того и четьфнадцатого элементов И, с-выходом первого элемента ИЛИ и входом элемента НЕ, выход которого 45 соединен с первым входом семнадцато-; го элемента И, второй вход которого соединен с выходом второго элемента ИЛИ, второй вход которого соединен с: вторым входом второго элемента ИЛИ, 50 выходом старшего разр да второго счетчика и .адресным входом второго блока пам ти, группа адресных входов которого соединена с группой выходов . младших разр дов второго счетчика, - установочньй вход которого соединен с установочным входом первого счетчика , вторым входом третьего элемента ИЛИ и выходом семнадцатого элемента И, п тый выход дешифратора соединен i
    с третьим входом второго элемента ИЛИ, выходы третьего и п того элементов И;соединены соответственно с пер- .вым и вторым входами четвертого эле мента ИЛИ, выход второго элемента И соединен с вторым входом одиннадцатого элемента И и вторым входом шестнадцатого элемента И, выход которого соединен с вторыми входами элементов И шестой группы, с первым входом п того элемента ЮШ и первым входом- шестого элемента ИЛИ, выход которого соединен с вторым входом первого элемента И-НЕ, выход которого соединен с входом записи/чтени  первого блока пам тки, выход двенадцатого элемента И соединен с вторыми входами дес того и п тнадцатого элементов И, выходы ко
    5
    торых соединены соответственно с первым входом седьмого элемента ИЛИ и вторым входом п того элемента ИЛИ, выходы которых соединены соответственно со счетными входами второго и первого счетчиков, выход одиннадцатого элемента И соединен с вторыми входами элементов И седьмой группы, первым входом восьмого элемента ИЛИ и вторым входом седьмого элемента ШШ третий вход которого соединен с выходом четырнадцатого элемента И и вторым входом восьмого элемента ИЛИ, выход кот,орого соединен с вторым входом вто-. роге элемента И-НЕ, выход дев того элемента И соединен с вторым входом шестого элемента И.ПИ и третьм входом
    п того элемента ШШ. . I
    ФигЛ
SU894643341A 1989-01-27 1989-01-27 Устройство дл сопр жени ЭВМ с абонентом SU1615729A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894643341A SU1615729A1 (ru) 1989-01-27 1989-01-27 Устройство дл сопр жени ЭВМ с абонентом

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894643341A SU1615729A1 (ru) 1989-01-27 1989-01-27 Устройство дл сопр жени ЭВМ с абонентом

Publications (1)

Publication Number Publication Date
SU1615729A1 true SU1615729A1 (ru) 1990-12-23

Family

ID=21425499

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894643341A SU1615729A1 (ru) 1989-01-27 1989-01-27 Устройство дл сопр жени ЭВМ с абонентом

Country Status (1)

Country Link
SU (1) SU1615729A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 225562, кл. G 06 F 9/00, 1965. Авторское свидетельство СССР № 481895, кл. G 06 F 13/00, 1972-. *

Similar Documents

Publication Publication Date Title
SU1615729A1 (ru) Устройство дл сопр жени ЭВМ с абонентом
SU1596341A1 (ru) Устройство дл сопр жени двух ЭВМ
SU1348839A1 (ru) Устройство дл отладки программно-аппаратных блоков
SU1667089A1 (ru) Устройство дл сопр жени вычислительных машин
SU1737454A1 (ru) Устройство дл запоминани трассы функционировани многопроцессорных систем
SU1374233A1 (ru) Устройство дл сопр жени ЦВМ с абонентами
SU1280645A1 (ru) Устройство дл сопр жени многоблочной пам ти с процессором и вводно-выводными устройствами
SU1615718A1 (ru) Устройство дл распределени заданий между ЭВМ
SU1464167A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1508222A1 (ru) Устройство дл сопр жени двух ЭВМ
SU809145A1 (ru) Устройство дл сопр жени электрон-НыХ ВычиСлиТЕльНыХ МАшиН
SU1594553A1 (ru) Устройство дл сопр жени ЭВМ с внешним абонентом
SU1605241A1 (ru) Устройство дл сопр жени двух электронных вычислительных машин
SU1446624A1 (ru) Устройство дл отладки многопроцессорных систем
SU760076A1 (ru) Устройство для сопряжения1
SU1012235A1 (ru) Устройство дл обмена данными
SU1365131A1 (ru) Буферное запоминающее устройство
SU900276A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1278869A1 (ru) Устройство дл сопр жени ЭВМ с внешними устройствами
SU1418727A1 (ru) Устройство дл обмена данными между процессором и периферийными устройствами
SU1441374A1 (ru) Устройство дл вывода информации
SU1241242A1 (ru) Устройство дл формировани сигнала прерывани
SU1515165A1 (ru) Устройство дл сопр жени ЭВМ с внешним устройством
SU1418652A1 (ru) Устройство дл программного управлени
SU1182534A1 (ru) Устройство для сопряжения процессора с внешними абонентами